]> pilppa.org Git - linux-2.6-omap-h63xx.git/blob - drivers/infiniband/hw/ipath/ipath_kernel.h
IB/ipath: EEPROM support for 7220 devices, robustness improvements, cleanup
[linux-2.6-omap-h63xx.git] / drivers / infiniband / hw / ipath / ipath_kernel.h
1 #ifndef _IPATH_KERNEL_H
2 #define _IPATH_KERNEL_H
3 /*
4  * Copyright (c) 2006, 2007 QLogic Corporation. All rights reserved.
5  * Copyright (c) 2003, 2004, 2005, 2006 PathScale, Inc. All rights reserved.
6  *
7  * This software is available to you under a choice of one of two
8  * licenses.  You may choose to be licensed under the terms of the GNU
9  * General Public License (GPL) Version 2, available from the file
10  * COPYING in the main directory of this source tree, or the
11  * OpenIB.org BSD license below:
12  *
13  *     Redistribution and use in source and binary forms, with or
14  *     without modification, are permitted provided that the following
15  *     conditions are met:
16  *
17  *      - Redistributions of source code must retain the above
18  *        copyright notice, this list of conditions and the following
19  *        disclaimer.
20  *
21  *      - Redistributions in binary form must reproduce the above
22  *        copyright notice, this list of conditions and the following
23  *        disclaimer in the documentation and/or other materials
24  *        provided with the distribution.
25  *
26  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND,
27  * EXPRESS OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
28  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND
29  * NONINFRINGEMENT. IN NO EVENT SHALL THE AUTHORS OR COPYRIGHT HOLDERS
30  * BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN
31  * ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN
32  * CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN THE
33  * SOFTWARE.
34  */
35
36 /*
37  * This header file is the base header file for infinipath kernel code
38  * ipath_user.h serves a similar purpose for user code.
39  */
40
41 #include <linux/interrupt.h>
42 #include <linux/pci.h>
43 #include <linux/dma-mapping.h>
44 #include <linux/mutex.h>
45 #include <asm/io.h>
46 #include <rdma/ib_verbs.h>
47
48 #include "ipath_common.h"
49 #include "ipath_debug.h"
50 #include "ipath_registers.h"
51
52 /* only s/w major version of InfiniPath we can handle */
53 #define IPATH_CHIP_VERS_MAJ 2U
54
55 /* don't care about this except printing */
56 #define IPATH_CHIP_VERS_MIN 0U
57
58 /* temporary, maybe always */
59 extern struct infinipath_stats ipath_stats;
60
61 #define IPATH_CHIP_SWVERSION IPATH_CHIP_VERS_MAJ
62 /*
63  * First-cut critierion for "device is active" is
64  * two thousand dwords combined Tx, Rx traffic per
65  * 5-second interval. SMA packets are 64 dwords,
66  * and occur "a few per second", presumably each way.
67  */
68 #define IPATH_TRAFFIC_ACTIVE_THRESHOLD (2000)
69 /*
70  * Struct used to indicate which errors are logged in each of the
71  * error-counters that are logged to EEPROM. A counter is incremented
72  * _once_ (saturating at 255) for each event with any bits set in
73  * the error or hwerror register masks below.
74  */
75 #define IPATH_EEP_LOG_CNT (4)
76 struct ipath_eep_log_mask {
77         u64 errs_to_log;
78         u64 hwerrs_to_log;
79 };
80
81 struct ipath_portdata {
82         void **port_rcvegrbuf;
83         dma_addr_t *port_rcvegrbuf_phys;
84         /* rcvhdrq base, needs mmap before useful */
85         void *port_rcvhdrq;
86         /* kernel virtual address where hdrqtail is updated */
87         void *port_rcvhdrtail_kvaddr;
88         /*
89          * temp buffer for expected send setup, allocated at open, instead
90          * of each setup call
91          */
92         void *port_tid_pg_list;
93         /* when waiting for rcv or pioavail */
94         wait_queue_head_t port_wait;
95         /*
96          * rcvegr bufs base, physical, must fit
97          * in 44 bits so 32 bit programs mmap64 44 bit works)
98          */
99         dma_addr_t port_rcvegr_phys;
100         /* mmap of hdrq, must fit in 44 bits */
101         dma_addr_t port_rcvhdrq_phys;
102         dma_addr_t port_rcvhdrqtailaddr_phys;
103         /*
104          * number of opens (including slave subports) on this instance
105          * (ignoring forks, dup, etc. for now)
106          */
107         int port_cnt;
108         /*
109          * how much space to leave at start of eager TID entries for
110          * protocol use, on each TID
111          */
112         /* instead of calculating it */
113         unsigned port_port;
114         /* non-zero if port is being shared. */
115         u16 port_subport_cnt;
116         /* non-zero if port is being shared. */
117         u16 port_subport_id;
118         /* chip offset of PIO buffers for this port */
119         u32 port_piobufs;
120         /* how many alloc_pages() chunks in port_rcvegrbuf_pages */
121         u32 port_rcvegrbuf_chunks;
122         /* how many egrbufs per chunk */
123         u32 port_rcvegrbufs_perchunk;
124         /* order for port_rcvegrbuf_pages */
125         size_t port_rcvegrbuf_size;
126         /* rcvhdrq size (for freeing) */
127         size_t port_rcvhdrq_size;
128         /* next expected TID to check when looking for free */
129         u32 port_tidcursor;
130         /* next expected TID to check */
131         unsigned long port_flag;
132         /* what happened */
133         unsigned long int_flag;
134         /* WAIT_RCV that timed out, no interrupt */
135         u32 port_rcvwait_to;
136         /* WAIT_PIO that timed out, no interrupt */
137         u32 port_piowait_to;
138         /* WAIT_RCV already happened, no wait */
139         u32 port_rcvnowait;
140         /* WAIT_PIO already happened, no wait */
141         u32 port_pionowait;
142         /* total number of rcvhdrqfull errors */
143         u32 port_hdrqfull;
144         /*
145          * Used to suppress multiple instances of same
146          * port staying stuck at same point.
147          */
148         u32 port_lastrcvhdrqtail;
149         /* saved total number of rcvhdrqfull errors for poll edge trigger */
150         u32 port_hdrqfull_poll;
151         /* total number of polled urgent packets */
152         u32 port_urgent;
153         /* saved total number of polled urgent packets for poll edge trigger */
154         u32 port_urgent_poll;
155         /* pid of process using this port */
156         pid_t port_pid;
157         pid_t port_subpid[INFINIPATH_MAX_SUBPORT];
158         /* same size as task_struct .comm[] */
159         char port_comm[16];
160         /* pkeys set by this use of this port */
161         u16 port_pkeys[4];
162         /* so file ops can get at unit */
163         struct ipath_devdata *port_dd;
164         /* A page of memory for rcvhdrhead, rcvegrhead, rcvegrtail * N */
165         void *subport_uregbase;
166         /* An array of pages for the eager receive buffers * N */
167         void *subport_rcvegrbuf;
168         /* An array of pages for the eager header queue entries * N */
169         void *subport_rcvhdr_base;
170         /* The version of the library which opened this port */
171         u32 userversion;
172         /* Bitmask of active slaves */
173         u32 active_slaves;
174         /* Type of packets or conditions we want to poll for */
175         u16 poll_type;
176         /* port rcvhdrq head offset */
177         u32 port_head;
178 };
179
180 struct sk_buff;
181
182 /*
183  * control information for layered drivers
184  */
185 struct _ipath_layer {
186         void *l_arg;
187 };
188
189 struct ipath_skbinfo {
190         struct sk_buff *skb;
191         dma_addr_t phys;
192 };
193
194 /* max dwords in small buffer packet */
195 #define IPATH_SMALLBUF_DWORDS (dd->ipath_piosize2k >> 2)
196
197 /*
198  * Possible IB config parameters for ipath_f_get/set_ib_cfg()
199  */
200 #define IPATH_IB_CFG_LIDLMC 0 /* Get/set LID (LS16b) and Mask (MS16b) */
201 #define IPATH_IB_CFG_HRTBT 1 /* Get/set Heartbeat off/enable/auto */
202 #define IPATH_IB_HRTBT_ON 3 /* Heartbeat enabled, sent every 100msec */
203 #define IPATH_IB_HRTBT_OFF 0 /* Heartbeat off */
204 #define IPATH_IB_CFG_LWID_ENB 2 /* Get/set allowed Link-width */
205 #define IPATH_IB_CFG_LWID 3 /* Get currently active Link-width */
206 #define IPATH_IB_CFG_SPD_ENB 4 /* Get/set allowed Link speeds */
207 #define IPATH_IB_CFG_SPD 5 /* Get current Link spd */
208 #define IPATH_IB_CFG_RXPOL_ENB 6 /* Get/set Auto-RX-polarity enable */
209 #define IPATH_IB_CFG_LREV_ENB 7 /* Get/set Auto-Lane-reversal enable */
210 #define IPATH_IB_CFG_LINKLATENCY 8 /* Get Auto-Lane-reversal enable */
211
212
213 struct ipath_devdata {
214         struct list_head ipath_list;
215
216         struct ipath_kregs const *ipath_kregs;
217         struct ipath_cregs const *ipath_cregs;
218
219         /* mem-mapped pointer to base of chip regs */
220         u64 __iomem *ipath_kregbase;
221         /* end of mem-mapped chip space; range checking */
222         u64 __iomem *ipath_kregend;
223         /* physical address of chip for io_remap, etc. */
224         unsigned long ipath_physaddr;
225         /* base of memory alloced for ipath_kregbase, for free */
226         u64 *ipath_kregalloc;
227         /*
228          * virtual address where port0 rcvhdrqtail updated for this unit.
229          * only written to by the chip, not the driver.
230          */
231         volatile __le64 *ipath_hdrqtailptr;
232         /* ipath_cfgports pointers */
233         struct ipath_portdata **ipath_pd;
234         /* sk_buffs used by port 0 eager receive queue */
235         struct ipath_skbinfo *ipath_port0_skbinfo;
236         /* kvirt address of 1st 2k pio buffer */
237         void __iomem *ipath_pio2kbase;
238         /* kvirt address of 1st 4k pio buffer */
239         void __iomem *ipath_pio4kbase;
240         /*
241          * points to area where PIOavail registers will be DMA'ed.
242          * Has to be on a page of it's own, because the page will be
243          * mapped into user program space.  This copy is *ONLY* ever
244          * written by DMA, not by the driver!  Need a copy per device
245          * when we get to multiple devices
246          */
247         volatile __le64 *ipath_pioavailregs_dma;
248         /* physical address where updates occur */
249         dma_addr_t ipath_pioavailregs_phys;
250         struct _ipath_layer ipath_layer;
251         /* setup intr */
252         int (*ipath_f_intrsetup)(struct ipath_devdata *);
253         /* fallback to alternate interrupt type if possible */
254         int (*ipath_f_intr_fallback)(struct ipath_devdata *);
255         /* setup on-chip bus config */
256         int (*ipath_f_bus)(struct ipath_devdata *, struct pci_dev *);
257         /* hard reset chip */
258         int (*ipath_f_reset)(struct ipath_devdata *);
259         int (*ipath_f_get_boardname)(struct ipath_devdata *, char *,
260                                      size_t);
261         void (*ipath_f_init_hwerrors)(struct ipath_devdata *);
262         void (*ipath_f_handle_hwerrors)(struct ipath_devdata *, char *,
263                                         size_t);
264         void (*ipath_f_quiet_serdes)(struct ipath_devdata *);
265         int (*ipath_f_bringup_serdes)(struct ipath_devdata *);
266         int (*ipath_f_early_init)(struct ipath_devdata *);
267         void (*ipath_f_clear_tids)(struct ipath_devdata *, unsigned);
268         void (*ipath_f_put_tid)(struct ipath_devdata *, u64 __iomem*,
269                                 u32, unsigned long);
270         void (*ipath_f_tidtemplate)(struct ipath_devdata *);
271         void (*ipath_f_cleanup)(struct ipath_devdata *);
272         void (*ipath_f_setextled)(struct ipath_devdata *, u64, u64);
273         /* fill out chip-specific fields */
274         int (*ipath_f_get_base_info)(struct ipath_portdata *, void *);
275         /* free irq */
276         void (*ipath_f_free_irq)(struct ipath_devdata *);
277         struct ipath_message_header *(*ipath_f_get_msgheader)
278                                         (struct ipath_devdata *, __le32 *);
279         void (*ipath_f_config_ports)(struct ipath_devdata *, ushort);
280         int (*ipath_f_get_ib_cfg)(struct ipath_devdata *, int);
281         int (*ipath_f_set_ib_cfg)(struct ipath_devdata *, int, u32);
282         void (*ipath_f_config_jint)(struct ipath_devdata *, u16 , u16);
283         void (*ipath_f_read_counters)(struct ipath_devdata *,
284                                         struct infinipath_counters *);
285         void (*ipath_f_xgxs_reset)(struct ipath_devdata *);
286         /* per chip actions needed for IB Link up/down changes */
287         int (*ipath_f_ib_updown)(struct ipath_devdata *, int, u64);
288
289         struct ipath_ibdev *verbs_dev;
290         struct timer_list verbs_timer;
291         /* total dwords sent (summed from counter) */
292         u64 ipath_sword;
293         /* total dwords rcvd (summed from counter) */
294         u64 ipath_rword;
295         /* total packets sent (summed from counter) */
296         u64 ipath_spkts;
297         /* total packets rcvd (summed from counter) */
298         u64 ipath_rpkts;
299         /* ipath_statusp initially points to this. */
300         u64 _ipath_status;
301         /* GUID for this interface, in network order */
302         __be64 ipath_guid;
303         /*
304          * aggregrate of error bits reported since last cleared, for
305          * limiting of error reporting
306          */
307         ipath_err_t ipath_lasterror;
308         /*
309          * aggregrate of error bits reported since last cleared, for
310          * limiting of hwerror reporting
311          */
312         ipath_err_t ipath_lasthwerror;
313         /* errors masked because they occur too fast */
314         ipath_err_t ipath_maskederrs;
315         u64 ipath_lastlinkrecov; /* link recoveries at last ACTIVE */
316         /* time in jiffies at which to re-enable maskederrs */
317         unsigned long ipath_unmasktime;
318         /* count of egrfull errors, combined for all ports */
319         u64 ipath_last_tidfull;
320         /* for ipath_qcheck() */
321         u64 ipath_lastport0rcv_cnt;
322         /* template for writing TIDs  */
323         u64 ipath_tidtemplate;
324         /* value to write to free TIDs */
325         u64 ipath_tidinvalid;
326         /* IBA6120 rcv interrupt setup */
327         u64 ipath_rhdrhead_intr_off;
328
329         /* size of memory at ipath_kregbase */
330         u32 ipath_kregsize;
331         /* number of registers used for pioavail */
332         u32 ipath_pioavregs;
333         /* IPATH_POLL, etc. */
334         u32 ipath_flags;
335         /* ipath_flags driver is waiting for */
336         u32 ipath_state_wanted;
337         /* last buffer for user use, first buf for kernel use is this
338          * index. */
339         u32 ipath_lastport_piobuf;
340         /* is a stats timer active */
341         u32 ipath_stats_timer_active;
342         /* number of interrupts for this device -- saturates... */
343         u32 ipath_int_counter;
344         /* dwords sent read from counter */
345         u32 ipath_lastsword;
346         /* dwords received read from counter */
347         u32 ipath_lastrword;
348         /* sent packets read from counter */
349         u32 ipath_lastspkts;
350         /* received packets read from counter */
351         u32 ipath_lastrpkts;
352         /* pio bufs allocated per port */
353         u32 ipath_pbufsport;
354         /*
355          * number of ports configured as max; zero is set to number chip
356          * supports, less gives more pio bufs/port, etc.
357          */
358         u32 ipath_cfgports;
359         /* count of port 0 hdrqfull errors */
360         u32 ipath_p0_hdrqfull;
361         /* port 0 number of receive eager buffers */
362         u32 ipath_p0_rcvegrcnt;
363
364         /*
365          * index of last piobuffer we used.  Speeds up searching, by
366          * starting at this point.  Doesn't matter if multiple cpu's use and
367          * update, last updater is only write that matters.  Whenever it
368          * wraps, we update shadow copies.  Need a copy per device when we
369          * get to multiple devices
370          */
371         u32 ipath_lastpioindex;
372         u32 ipath_lastpioindexl;
373         /* max length of freezemsg */
374         u32 ipath_freezelen;
375         /*
376          * consecutive times we wanted a PIO buffer but were unable to
377          * get one
378          */
379         u32 ipath_consec_nopiobuf;
380         /*
381          * hint that we should update ipath_pioavailshadow before
382          * looking for a PIO buffer
383          */
384         u32 ipath_upd_pio_shadow;
385         /* so we can rewrite it after a chip reset */
386         u32 ipath_pcibar0;
387         /* so we can rewrite it after a chip reset */
388         u32 ipath_pcibar1;
389
390         /* interrupt number */
391         int ipath_irq;
392         /* HT/PCI Vendor ID (here for NodeInfo) */
393         u16 ipath_vendorid;
394         /* HT/PCI Device ID (here for NodeInfo) */
395         u16 ipath_deviceid;
396         /* offset in HT config space of slave/primary interface block */
397         u8 ipath_ht_slave_off;
398         /* for write combining settings */
399         unsigned long ipath_wc_cookie;
400         unsigned long ipath_wc_base;
401         unsigned long ipath_wc_len;
402         /* ref count for each pkey */
403         atomic_t ipath_pkeyrefs[4];
404         /* shadow copy of struct page *'s for exp tid pages */
405         struct page **ipath_pageshadow;
406         /* shadow copy of dma handles for exp tid pages */
407         dma_addr_t *ipath_physshadow;
408         u64 __iomem *ipath_egrtidbase;
409         /* lock to workaround chip bug 9437 and others */
410         spinlock_t ipath_kernel_tid_lock;
411         spinlock_t ipath_tid_lock;
412         spinlock_t ipath_sendctrl_lock;
413
414         /*
415          * IPATH_STATUS_*,
416          * this address is mapped readonly into user processes so they can
417          * get status cheaply, whenever they want.
418          */
419         u64 *ipath_statusp;
420         /* freeze msg if hw error put chip in freeze */
421         char *ipath_freezemsg;
422         /* pci access data structure */
423         struct pci_dev *pcidev;
424         struct cdev *user_cdev;
425         struct cdev *diag_cdev;
426         struct class_device *user_class_dev;
427         struct class_device *diag_class_dev;
428         /* timer used to prevent stats overflow, error throttling, etc. */
429         struct timer_list ipath_stats_timer;
430         void *ipath_dummy_hdrq; /* used after port close */
431         dma_addr_t ipath_dummy_hdrq_phys;
432
433         unsigned long ipath_ureg_align; /* user register alignment */
434
435         /* HoL blocking / user app forward-progress state */
436         unsigned          ipath_hol_state;
437         unsigned          ipath_hol_next;
438         struct timer_list ipath_hol_timer;
439
440         /*
441          * Shadow copies of registers; size indicates read access size.
442          * Most of them are readonly, but some are write-only register,
443          * where we manipulate the bits in the shadow copy, and then write
444          * the shadow copy to infinipath.
445          *
446          * We deliberately make most of these 32 bits, since they have
447          * restricted range.  For any that we read, we won't to generate 32
448          * bit accesses, since Opteron will generate 2 separate 32 bit HT
449          * transactions for a 64 bit read, and we want to avoid unnecessary
450          * HT transactions.
451          */
452
453         /* This is the 64 bit group */
454
455         /*
456          * shadow of pioavail, check to be sure it's large enough at
457          * init time.
458          */
459         unsigned long ipath_pioavailshadow[8];
460         /* bitmap of send buffers available for the kernel to use with PIO. */
461         unsigned long ipath_pioavailkernel[8];
462         /* shadow of kr_gpio_out, for rmw ops */
463         u64 ipath_gpio_out;
464         /* shadow the gpio mask register */
465         u64 ipath_gpio_mask;
466         /* shadow the gpio output enable, etc... */
467         u64 ipath_extctrl;
468         /* kr_revision shadow */
469         u64 ipath_revision;
470         /*
471          * shadow of ibcctrl, for interrupt handling of link changes,
472          * etc.
473          */
474         u64 ipath_ibcctrl;
475         /*
476          * last ibcstatus, to suppress "duplicate" status change messages,
477          * mostly from 2 to 3
478          */
479         u64 ipath_lastibcstat;
480         /* hwerrmask shadow */
481         ipath_err_t ipath_hwerrmask;
482         ipath_err_t ipath_errormask; /* errormask shadow */
483         /* interrupt config reg shadow */
484         u64 ipath_intconfig;
485         /* kr_sendpiobufbase value */
486         u64 ipath_piobufbase;
487
488         /* these are the "32 bit" regs */
489
490         /*
491          * number of GUIDs in the flash for this interface; may need some
492          * rethinking for setting on other ifaces
493          */
494         u32 ipath_nguid;
495         /*
496          * the following two are 32-bit bitmasks, but {test,clear,set}_bit
497          * all expect bit fields to be "unsigned long"
498          */
499         /* shadow kr_rcvctrl */
500         unsigned long ipath_rcvctrl;
501         /* shadow kr_sendctrl */
502         unsigned long ipath_sendctrl;
503         unsigned long ipath_lastcancel; /* to not count armlaunch after cancel */
504
505         /* value we put in kr_rcvhdrcnt */
506         u32 ipath_rcvhdrcnt;
507         /* value we put in kr_rcvhdrsize */
508         u32 ipath_rcvhdrsize;
509         /* value we put in kr_rcvhdrentsize */
510         u32 ipath_rcvhdrentsize;
511         /* offset of last entry in rcvhdrq */
512         u32 ipath_hdrqlast;
513         /* kr_portcnt value */
514         u32 ipath_portcnt;
515         /* kr_pagealign value */
516         u32 ipath_palign;
517         /* number of "2KB" PIO buffers */
518         u32 ipath_piobcnt2k;
519         /* size in bytes of "2KB" PIO buffers */
520         u32 ipath_piosize2k;
521         /* number of "4KB" PIO buffers */
522         u32 ipath_piobcnt4k;
523         /* size in bytes of "4KB" PIO buffers */
524         u32 ipath_piosize4k;
525         /* kr_rcvegrbase value */
526         u32 ipath_rcvegrbase;
527         /* kr_rcvegrcnt value */
528         u32 ipath_rcvegrcnt;
529         /* kr_rcvtidbase value */
530         u32 ipath_rcvtidbase;
531         /* kr_rcvtidcnt value */
532         u32 ipath_rcvtidcnt;
533         /* kr_sendregbase */
534         u32 ipath_sregbase;
535         /* kr_userregbase */
536         u32 ipath_uregbase;
537         /* kr_counterregbase */
538         u32 ipath_cregbase;
539         /* shadow the control register contents */
540         u32 ipath_control;
541         /* PCI revision register (HTC rev on FPGA) */
542         u32 ipath_pcirev;
543
544         /* chip address space used by 4k pio buffers */
545         u32 ipath_4kalign;
546         /* The MTU programmed for this unit */
547         u32 ipath_ibmtu;
548         /*
549          * The max size IB packet, included IB headers that we can send.
550          * Starts same as ipath_piosize, but is affected when ibmtu is
551          * changed, or by size of eager buffers
552          */
553         u32 ipath_ibmaxlen;
554         /*
555          * ibmaxlen at init time, limited by chip and by receive buffer
556          * size.  Not changed after init.
557          */
558         u32 ipath_init_ibmaxlen;
559         /* size of each rcvegrbuffer */
560         u32 ipath_rcvegrbufsize;
561         /* localbus width (1, 2,4,8,16,32) from config space  */
562         u32 ipath_lbus_width;
563         /* localbus speed (HT: 200,400,800,1000; PCIe 2500) */
564         u32 ipath_lbus_speed;
565         /*
566          * number of sequential ibcstatus change for polling active/quiet
567          * (i.e., link not coming up).
568          */
569         u32 ipath_ibpollcnt;
570         /* low and high portions of MSI capability/vector */
571         u32 ipath_msi_lo;
572         /* saved after PCIe init for restore after reset */
573         u32 ipath_msi_hi;
574         /* MSI data (vector) saved for restore */
575         u16 ipath_msi_data;
576         /* MLID programmed for this instance */
577         u16 ipath_mlid;
578         /* LID programmed for this instance */
579         u16 ipath_lid;
580         /* list of pkeys programmed; 0 if not set */
581         u16 ipath_pkeys[4];
582         /*
583          * ASCII serial number, from flash, large enough for original
584          * all digit strings, and longer QLogic serial number format
585          */
586         u8 ipath_serial[16];
587         /* human readable board version */
588         u8 ipath_boardversion[80];
589         u8 ipath_lbus_info[32]; /* human readable localbus info */
590         /* chip major rev, from ipath_revision */
591         u8 ipath_majrev;
592         /* chip minor rev, from ipath_revision */
593         u8 ipath_minrev;
594         /* board rev, from ipath_revision */
595         u8 ipath_boardrev;
596
597         u8 ipath_r_portenable_shift;
598         u8 ipath_r_intravail_shift;
599         u8 ipath_r_tailupd_shift;
600         u8 ipath_r_portcfg_shift;
601
602         /* unit # of this chip, if present */
603         int ipath_unit;
604         /* saved for restore after reset */
605         u8 ipath_pci_cacheline;
606         /* LID mask control */
607         u8 ipath_lmc;
608         /* link width supported */
609         u8 ipath_link_width_supported;
610         /* link speed supported */
611         u8 ipath_link_speed_supported;
612         u8 ipath_link_width_enabled;
613         u8 ipath_link_speed_enabled;
614         u8 ipath_link_width_active;
615         u8 ipath_link_speed_active;
616         /* Rx Polarity inversion (compensate for ~tx on partner) */
617         u8 ipath_rx_pol_inv;
618
619         /* local link integrity counter */
620         u32 ipath_lli_counter;
621         /* local link integrity errors */
622         u32 ipath_lli_errors;
623         /*
624          * Above counts only cases where _successive_ LocalLinkIntegrity
625          * errors were seen in the receive headers of kern-packets.
626          * Below are the three (monotonically increasing) counters
627          * maintained via GPIO interrupts on iba6120-rev2.
628          */
629         u32 ipath_rxfc_unsupvl_errs;
630         u32 ipath_overrun_thresh_errs;
631         u32 ipath_lli_errs;
632
633         /* status check work */
634         struct delayed_work status_work;
635
636         /*
637          * Not all devices managed by a driver instance are the same
638          * type, so these fields must be per-device.
639          */
640         u64 ipath_i_bitsextant;
641         ipath_err_t ipath_e_bitsextant;
642         ipath_err_t ipath_hwe_bitsextant;
643
644         /*
645          * Below should be computable from number of ports,
646          * since they are never modified.
647          */
648         u32 ipath_i_rcvavail_mask;
649         u32 ipath_i_rcvurg_mask;
650         u16 ipath_i_rcvurg_shift;
651         u16 ipath_i_rcvavail_shift;
652
653         /*
654          * Register bits for selecting i2c direction and values, used for
655          * I2C serial flash.
656          */
657         u8 ipath_gpio_sda_num;
658         u8 ipath_gpio_scl_num;
659         u8 ipath_i2c_chain_type;
660         u64 ipath_gpio_sda;
661         u64 ipath_gpio_scl;
662
663         /* lock for doing RMW of shadows/regs for ExtCtrl and GPIO */
664         spinlock_t ipath_gpio_lock;
665
666         /*
667          * IB link and linktraining states and masks that vary per chip in
668          * some way.  Set at init, to avoid each IB status change interrupt
669          */
670         u8 ibcs_ls_shift;
671         u8 ibcs_lts_mask;
672         u32 ibcs_mask;
673         u32 ib_init;
674         u32 ib_arm;
675         u32 ib_active;
676
677         u16 ipath_rhf_offset; /* offset of RHF within receive header entry */
678
679         /*
680          * shift/mask for linkcmd, linkinitcmd, maxpktlen in ibccontol
681          * reg. Changes for IBA7220
682          */
683         u8 ibcc_lic_mask; /* LinkInitCmd */
684         u8 ibcc_lc_shift; /* LinkCmd */
685         u8 ibcc_mpl_shift; /* Maxpktlen */
686
687         u8 delay_mult;
688
689         /* used to override LED behavior */
690         u8 ipath_led_override;  /* Substituted for normal value, if non-zero */
691         u16 ipath_led_override_timeoff; /* delta to next timer event */
692         u8 ipath_led_override_vals[2]; /* Alternates per blink-frame */
693         u8 ipath_led_override_phase; /* Just counts, LSB picks from vals[] */
694         atomic_t ipath_led_override_timer_active;
695         /* Used to flash LEDs in override mode */
696         struct timer_list ipath_led_override_timer;
697
698         /* Support (including locks) for EEPROM logging of errors and time */
699         /* control access to actual counters, timer */
700         spinlock_t ipath_eep_st_lock;
701         /* control high-level access to EEPROM */
702         struct mutex ipath_eep_lock;
703         /* Below inc'd by ipath_snap_cntrs(), locked by ipath_eep_st_lock */
704         uint64_t ipath_traffic_wds;
705         /* active time is kept in seconds, but logged in hours */
706         atomic_t ipath_active_time;
707         /* Below are nominal shadow of EEPROM, new since last EEPROM update */
708         uint8_t ipath_eep_st_errs[IPATH_EEP_LOG_CNT];
709         uint8_t ipath_eep_st_new_errs[IPATH_EEP_LOG_CNT];
710         uint16_t ipath_eep_hrs;
711         /*
712          * masks for which bits of errs, hwerrs that cause
713          * each of the counters to increment.
714          */
715         struct ipath_eep_log_mask ipath_eep_st_masks[IPATH_EEP_LOG_CNT];
716
717         /* interrupt mitigation reload register info */
718         u16 ipath_jint_idle_ticks;      /* idle clock ticks */
719         u16 ipath_jint_max_packets;     /* max packets across all ports */
720 };
721
722 /* ipath_hol_state values (stopping/starting user proc, send flushing) */
723 #define IPATH_HOL_UP       0
724 #define IPATH_HOL_DOWN     1
725 /* ipath_hol_next toggle values, used when hol_state IPATH_HOL_DOWN */
726 #define IPATH_HOL_DOWNSTOP 0
727 #define IPATH_HOL_DOWNCONT 1
728
729 /* Private data for file operations */
730 struct ipath_filedata {
731         struct ipath_portdata *pd;
732         unsigned subport;
733         unsigned tidcursor;
734 };
735 extern struct list_head ipath_dev_list;
736 extern spinlock_t ipath_devs_lock;
737 extern struct ipath_devdata *ipath_lookup(int unit);
738
739 int ipath_init_chip(struct ipath_devdata *, int);
740 int ipath_enable_wc(struct ipath_devdata *dd);
741 void ipath_disable_wc(struct ipath_devdata *dd);
742 int ipath_count_units(int *npresentp, int *nupp, int *maxportsp);
743 void ipath_shutdown_device(struct ipath_devdata *);
744 void ipath_clear_freeze(struct ipath_devdata *);
745
746 struct file_operations;
747 int ipath_cdev_init(int minor, char *name, const struct file_operations *fops,
748                     struct cdev **cdevp, struct class_device **class_devp);
749 void ipath_cdev_cleanup(struct cdev **cdevp,
750                         struct class_device **class_devp);
751
752 int ipath_diag_add(struct ipath_devdata *);
753 void ipath_diag_remove(struct ipath_devdata *);
754
755 extern wait_queue_head_t ipath_state_wait;
756
757 int ipath_user_add(struct ipath_devdata *dd);
758 void ipath_user_remove(struct ipath_devdata *dd);
759
760 struct sk_buff *ipath_alloc_skb(struct ipath_devdata *dd, gfp_t);
761
762 extern int ipath_diag_inuse;
763
764 irqreturn_t ipath_intr(int irq, void *devid);
765 int ipath_decode_err(char *buf, size_t blen, ipath_err_t err);
766 #if __IPATH_INFO || __IPATH_DBG
767 extern const char *ipath_ibcstatus_str[];
768 #endif
769
770 /* clean up any per-chip chip-specific stuff */
771 void ipath_chip_cleanup(struct ipath_devdata *);
772 /* clean up any chip type-specific stuff */
773 void ipath_chip_done(void);
774
775 /* check to see if we have to force ordering for write combining */
776 int ipath_unordered_wc(void);
777
778 void ipath_disarm_piobufs(struct ipath_devdata *, unsigned first,
779                           unsigned cnt);
780 void ipath_cancel_sends(struct ipath_devdata *, int);
781
782 int ipath_create_rcvhdrq(struct ipath_devdata *, struct ipath_portdata *);
783 void ipath_free_pddata(struct ipath_devdata *, struct ipath_portdata *);
784
785 int ipath_parse_ushort(const char *str, unsigned short *valp);
786
787 void ipath_kreceive(struct ipath_portdata *);
788 int ipath_setrcvhdrsize(struct ipath_devdata *, unsigned);
789 int ipath_reset_device(int);
790 void ipath_get_faststats(unsigned long);
791 int ipath_wait_linkstate(struct ipath_devdata *, u32, int);
792 int ipath_set_linkstate(struct ipath_devdata *, u8);
793 int ipath_set_mtu(struct ipath_devdata *, u16);
794 int ipath_set_lid(struct ipath_devdata *, u32, u8);
795 int ipath_set_rx_pol_inv(struct ipath_devdata *dd, u8 new_pol_inv);
796 void ipath_enable_armlaunch(struct ipath_devdata *);
797 void ipath_disable_armlaunch(struct ipath_devdata *);
798 void ipath_hol_down(struct ipath_devdata *);
799 void ipath_hol_up(struct ipath_devdata *);
800 void ipath_hol_event(unsigned long);
801
802 /* for use in system calls, where we want to know device type, etc. */
803 #define port_fp(fp) ((struct ipath_filedata *)(fp)->private_data)->pd
804 #define subport_fp(fp) \
805         ((struct ipath_filedata *)(fp)->private_data)->subport
806 #define tidcursor_fp(fp) \
807         ((struct ipath_filedata *)(fp)->private_data)->tidcursor
808
809 /*
810  * values for ipath_flags
811  */
812                 /* chip can report link latency (IB 1.2) */
813 #define IPATH_HAS_LINK_LATENCY 0x1
814 /* The chip is up and initted */
815 #define IPATH_INITTED       0x2
816                 /* set if any user code has set kr_rcvhdrsize */
817 #define IPATH_RCVHDRSZ_SET  0x4
818                 /* The chip is present and valid for accesses */
819 #define IPATH_PRESENT       0x8
820                 /* HT link0 is only 8 bits wide, ignore upper byte crc
821                  * errors, etc. */
822 #define IPATH_8BIT_IN_HT0   0x10
823                 /* HT link1 is only 8 bits wide, ignore upper byte crc
824                  * errors, etc. */
825 #define IPATH_8BIT_IN_HT1   0x20
826                 /* The link is down */
827 #define IPATH_LINKDOWN      0x40
828                 /* The link level is up (0x11) */
829 #define IPATH_LINKINIT      0x80
830                 /* The link is in the armed (0x21) state */
831 #define IPATH_LINKARMED     0x100
832                 /* The link is in the active (0x31) state */
833 #define IPATH_LINKACTIVE    0x200
834                 /* link current state is unknown */
835 #define IPATH_LINKUNK       0x400
836                 /* Write combining flush needed for PIO */
837 #define IPATH_PIO_FLUSH_WC  0x1000
838                 /* no IB cable, or no device on IB cable */
839 #define IPATH_NOCABLE       0x4000
840                 /* Supports port zero per packet receive interrupts via
841                  * GPIO */
842 #define IPATH_GPIO_INTR     0x8000
843                 /* uses the coded 4byte TID, not 8 byte */
844 #define IPATH_4BYTE_TID     0x10000
845                 /* packet/word counters are 32 bit, else those 4 counters
846                  * are 64bit */
847 #define IPATH_32BITCOUNTERS 0x20000
848                 /* can miss port0 rx interrupts */
849                 /* Interrupt register is 64 bits */
850 #define IPATH_INTREG_64     0x40000
851 #define IPATH_DISABLED      0x80000 /* administratively disabled */
852                 /* Use GPIO interrupts for new counters */
853 #define IPATH_GPIO_ERRINTRS 0x100000
854 #define IPATH_SWAP_PIOBUFS  0x200000
855                 /* Suppress heartbeat, even if turning off loopback */
856 #define IPATH_NO_HRTBT      0x1000000
857 #define IPATH_HAS_MULT_IB_SPEED 0x8000000
858                 /* Linkdown-disable intentionally, Do not attempt to bring up */
859 #define IPATH_IB_LINK_DISABLED 0x40000000
860 #define IPATH_IB_FORCE_NOTIFY 0x80000000 /* force notify on next ib change */
861
862 /* Bits in GPIO for the added interrupts */
863 #define IPATH_GPIO_PORT0_BIT 2
864 #define IPATH_GPIO_RXUVL_BIT 3
865 #define IPATH_GPIO_OVRUN_BIT 4
866 #define IPATH_GPIO_LLI_BIT 5
867 #define IPATH_GPIO_ERRINTR_MASK 0x38
868
869 /* portdata flag bit offsets */
870                 /* waiting for a packet to arrive */
871 #define IPATH_PORT_WAITING_RCV   2
872                 /* master has not finished initializing */
873 #define IPATH_PORT_MASTER_UNINIT 4
874                 /* waiting for an urgent packet to arrive */
875 #define IPATH_PORT_WAITING_URG 5
876
877 /* free up any allocated data at closes */
878 void ipath_free_data(struct ipath_portdata *dd);
879 u32 __iomem *ipath_getpiobuf(struct ipath_devdata *, u32, u32 *);
880 void ipath_chg_pioavailkernel(struct ipath_devdata *dd, unsigned start,
881                                 unsigned len, int avail);
882 void ipath_init_iba6120_funcs(struct ipath_devdata *);
883 void ipath_init_iba6110_funcs(struct ipath_devdata *);
884 void ipath_get_eeprom_info(struct ipath_devdata *);
885 int ipath_update_eeprom_log(struct ipath_devdata *dd);
886 void ipath_inc_eeprom_err(struct ipath_devdata *dd, u32 eidx, u32 incr);
887 u64 ipath_snap_cntr(struct ipath_devdata *, ipath_creg);
888 void ipath_force_pio_avail_update(struct ipath_devdata *);
889 void signal_ib_event(struct ipath_devdata *dd, enum ib_event_type ev);
890
891 /*
892  * Set LED override, only the two LSBs have "public" meaning, but
893  * any non-zero value substitutes them for the Link and LinkTrain
894  * LED states.
895  */
896 #define IPATH_LED_PHYS 1 /* Physical (linktraining) GREEN LED */
897 #define IPATH_LED_LOG 2  /* Logical (link) YELLOW LED */
898 void ipath_set_led_override(struct ipath_devdata *dd, unsigned int val);
899
900 /*
901  * number of words used for protocol header if not set by ipath_userinit();
902  */
903 #define IPATH_DFLT_RCVHDRSIZE 9
904
905 int ipath_get_user_pages(unsigned long, size_t, struct page **);
906 void ipath_release_user_pages(struct page **, size_t);
907 void ipath_release_user_pages_on_close(struct page **, size_t);
908 int ipath_eeprom_read(struct ipath_devdata *, u8, void *, int);
909 int ipath_eeprom_write(struct ipath_devdata *, u8, const void *, int);
910 int ipath_tempsense_read(struct ipath_devdata *, u8 regnum);
911 int ipath_tempsense_write(struct ipath_devdata *, u8 regnum, u8 data);
912
913 /* these are used for the registers that vary with port */
914 void ipath_write_kreg_port(const struct ipath_devdata *, ipath_kreg,
915                            unsigned, u64);
916
917 /*
918  * We could have a single register get/put routine, that takes a group type,
919  * but this is somewhat clearer and cleaner.  It also gives us some error
920  * checking.  64 bit register reads should always work, but are inefficient
921  * on opteron (the northbridge always generates 2 separate HT 32 bit reads),
922  * so we use kreg32 wherever possible.  User register and counter register
923  * reads are always 32 bit reads, so only one form of those routines.
924  */
925
926 /*
927  * At the moment, none of the s-registers are writable, so no
928  * ipath_write_sreg(), and none of the c-registers are writable, so no
929  * ipath_write_creg().
930  */
931
932 /**
933  * ipath_read_ureg32 - read 32-bit virtualized per-port register
934  * @dd: device
935  * @regno: register number
936  * @port: port number
937  *
938  * Return the contents of a register that is virtualized to be per port.
939  * Returns -1 on errors (not distinguishable from valid contents at
940  * runtime; we may add a separate error variable at some point).
941  */
942 static inline u32 ipath_read_ureg32(const struct ipath_devdata *dd,
943                                     ipath_ureg regno, int port)
944 {
945         if (!dd->ipath_kregbase || !(dd->ipath_flags & IPATH_PRESENT))
946                 return 0;
947
948         return readl(regno + (u64 __iomem *)
949                      (dd->ipath_uregbase +
950                       (char __iomem *)dd->ipath_kregbase +
951                       dd->ipath_ureg_align * port));
952 }
953
954 /**
955  * ipath_write_ureg - write 32-bit virtualized per-port register
956  * @dd: device
957  * @regno: register number
958  * @value: value
959  * @port: port
960  *
961  * Write the contents of a register that is virtualized to be per port.
962  */
963 static inline void ipath_write_ureg(const struct ipath_devdata *dd,
964                                     ipath_ureg regno, u64 value, int port)
965 {
966         u64 __iomem *ubase = (u64 __iomem *)
967                 (dd->ipath_uregbase + (char __iomem *) dd->ipath_kregbase +
968                  dd->ipath_ureg_align * port);
969         if (dd->ipath_kregbase)
970                 writeq(value, &ubase[regno]);
971 }
972
973 static inline u32 ipath_read_kreg32(const struct ipath_devdata *dd,
974                                     ipath_kreg regno)
975 {
976         if (!dd->ipath_kregbase || !(dd->ipath_flags & IPATH_PRESENT))
977                 return -1;
978         return readl((u32 __iomem *) & dd->ipath_kregbase[regno]);
979 }
980
981 static inline u64 ipath_read_kreg64(const struct ipath_devdata *dd,
982                                     ipath_kreg regno)
983 {
984         if (!dd->ipath_kregbase || !(dd->ipath_flags & IPATH_PRESENT))
985                 return -1;
986
987         return readq(&dd->ipath_kregbase[regno]);
988 }
989
990 static inline void ipath_write_kreg(const struct ipath_devdata *dd,
991                                     ipath_kreg regno, u64 value)
992 {
993         if (dd->ipath_kregbase)
994                 writeq(value, &dd->ipath_kregbase[regno]);
995 }
996
997 static inline u64 ipath_read_creg(const struct ipath_devdata *dd,
998                                   ipath_sreg regno)
999 {
1000         if (!dd->ipath_kregbase || !(dd->ipath_flags & IPATH_PRESENT))
1001                 return 0;
1002
1003         return readq(regno + (u64 __iomem *)
1004                      (dd->ipath_cregbase +
1005                       (char __iomem *)dd->ipath_kregbase));
1006 }
1007
1008 static inline u32 ipath_read_creg32(const struct ipath_devdata *dd,
1009                                          ipath_sreg regno)
1010 {
1011         if (!dd->ipath_kregbase || !(dd->ipath_flags & IPATH_PRESENT))
1012                 return 0;
1013         return readl(regno + (u64 __iomem *)
1014                      (dd->ipath_cregbase +
1015                       (char __iomem *)dd->ipath_kregbase));
1016 }
1017
1018 static inline void ipath_write_creg(const struct ipath_devdata *dd,
1019                                     ipath_creg regno, u64 value)
1020 {
1021         if (dd->ipath_kregbase)
1022                 writeq(value, regno + (u64 __iomem *)
1023                        (dd->ipath_cregbase +
1024                         (char __iomem *)dd->ipath_kregbase));
1025 }
1026
1027 static inline void ipath_clear_rcvhdrtail(const struct ipath_portdata *pd)
1028 {
1029         *((u64 *) pd->port_rcvhdrtail_kvaddr) = 0ULL;
1030 }
1031
1032 static inline u32 ipath_get_rcvhdrtail(const struct ipath_portdata *pd)
1033 {
1034         return (u32) le64_to_cpu(*((volatile __le64 *)
1035                                 pd->port_rcvhdrtail_kvaddr));
1036 }
1037
1038 static inline u64 ipath_read_ireg(const struct ipath_devdata *dd, ipath_kreg r)
1039 {
1040         return (dd->ipath_flags & IPATH_INTREG_64) ?
1041                 ipath_read_kreg64(dd, r) : ipath_read_kreg32(dd, r);
1042 }
1043
1044 /*
1045  * from contents of IBCStatus (or a saved copy), return linkstate
1046  * Report ACTIVE_DEFER as ACTIVE, because we treat them the same
1047  * everywhere, anyway (and should be, for almost all purposes).
1048  */
1049 static inline u32 ipath_ib_linkstate(struct ipath_devdata *dd, u64 ibcs)
1050 {
1051         u32 state = (u32)(ibcs >> dd->ibcs_ls_shift) &
1052                 INFINIPATH_IBCS_LINKSTATE_MASK;
1053         if (state == INFINIPATH_IBCS_L_STATE_ACT_DEFER)
1054                 state = INFINIPATH_IBCS_L_STATE_ACTIVE;
1055         return state;
1056 }
1057
1058 /* from contents of IBCStatus (or a saved copy), return linktrainingstate */
1059 static inline u32 ipath_ib_linktrstate(struct ipath_devdata *dd, u64 ibcs)
1060 {
1061         return (u32)(ibcs >> INFINIPATH_IBCS_LINKTRAININGSTATE_SHIFT) &
1062                 dd->ibcs_lts_mask;
1063 }
1064
1065 /*
1066  * from contents of IBCStatus (or a saved copy), return logical link state
1067  * combination of link state and linktraining state (down, active, init,
1068  * arm, etc.
1069  */
1070 static inline u32 ipath_ib_state(struct ipath_devdata *dd, u64 ibcs)
1071 {
1072         u32 ibs;
1073         ibs = (u32)(ibcs >> INFINIPATH_IBCS_LINKTRAININGSTATE_SHIFT) &
1074                 dd->ibcs_lts_mask;
1075         ibs |= (u32)(ibcs &
1076                 (INFINIPATH_IBCS_LINKSTATE_MASK << dd->ibcs_ls_shift));
1077         return ibs;
1078 }
1079
1080 /*
1081  * sysfs interface.
1082  */
1083
1084 struct device_driver;
1085
1086 extern const char ib_ipath_version[];
1087
1088 extern struct attribute_group *ipath_driver_attr_groups[];
1089
1090 int ipath_device_create_group(struct device *, struct ipath_devdata *);
1091 void ipath_device_remove_group(struct device *, struct ipath_devdata *);
1092 int ipath_expose_reset(struct device *);
1093
1094 int ipath_init_ipathfs(void);
1095 void ipath_exit_ipathfs(void);
1096 int ipathfs_add_device(struct ipath_devdata *);
1097 int ipathfs_remove_device(struct ipath_devdata *);
1098
1099 /*
1100  * dma_addr wrappers - all 0's invalid for hw
1101  */
1102 dma_addr_t ipath_map_page(struct pci_dev *, struct page *, unsigned long,
1103                           size_t, int);
1104 dma_addr_t ipath_map_single(struct pci_dev *, void *, size_t, int);
1105
1106 /*
1107  * Flush write combining store buffers (if present) and perform a write
1108  * barrier.
1109  */
1110 #if defined(CONFIG_X86_64)
1111 #define ipath_flush_wc() asm volatile("sfence" ::: "memory")
1112 #else
1113 #define ipath_flush_wc() wmb()
1114 #endif
1115
1116 extern unsigned ipath_debug; /* debugging bit mask */
1117 extern unsigned ipath_linkrecovery;
1118 extern unsigned ipath_mtu4096;
1119
1120 #define IPATH_MAX_PARITY_ATTEMPTS 10000 /* max times to try recovery */
1121
1122 const char *ipath_get_unit_name(int unit);
1123
1124 extern struct mutex ipath_mutex;
1125
1126 #define IPATH_DRV_NAME          "ib_ipath"
1127 #define IPATH_MAJOR             233
1128 #define IPATH_USER_MINOR_BASE   0
1129 #define IPATH_DIAGPKT_MINOR     127
1130 #define IPATH_DIAG_MINOR_BASE   129
1131 #define IPATH_NMINORS           255
1132
1133 #define ipath_dev_err(dd,fmt,...) \
1134         do { \
1135                 const struct ipath_devdata *__dd = (dd); \
1136                 if (__dd->pcidev) \
1137                         dev_err(&__dd->pcidev->dev, "%s: " fmt, \
1138                                 ipath_get_unit_name(__dd->ipath_unit), \
1139                                 ##__VA_ARGS__); \
1140                 else \
1141                         printk(KERN_ERR IPATH_DRV_NAME ": %s: " fmt, \
1142                                ipath_get_unit_name(__dd->ipath_unit), \
1143                                ##__VA_ARGS__); \
1144         } while (0)
1145
1146 #if _IPATH_DEBUGGING
1147
1148 # define __IPATH_DBG_WHICH(which,fmt,...) \
1149         do { \
1150                 if(unlikely(ipath_debug&(which))) \
1151                         printk(KERN_DEBUG IPATH_DRV_NAME ": %s: " fmt, \
1152                                __func__,##__VA_ARGS__); \
1153         } while(0)
1154
1155 # define ipath_dbg(fmt,...) \
1156         __IPATH_DBG_WHICH(__IPATH_DBG,fmt,##__VA_ARGS__)
1157 # define ipath_cdbg(which,fmt,...) \
1158         __IPATH_DBG_WHICH(__IPATH_##which##DBG,fmt,##__VA_ARGS__)
1159
1160 #else /* ! _IPATH_DEBUGGING */
1161
1162 # define ipath_dbg(fmt,...)
1163 # define ipath_cdbg(which,fmt,...)
1164
1165 #endif /* _IPATH_DEBUGGING */
1166
1167 /*
1168  * this is used for formatting hw error messages...
1169  */
1170 struct ipath_hwerror_msgs {
1171         u64 mask;
1172         const char *msg;
1173 };
1174
1175 #define INFINIPATH_HWE_MSG(a, b) { .mask = INFINIPATH_HWE_##a, .msg = b }
1176
1177 /* in ipath_intr.c... */
1178 void ipath_format_hwerrors(u64 hwerrs,
1179                            const struct ipath_hwerror_msgs *hwerrmsgs,
1180                            size_t nhwerrmsgs,
1181                            char *msg, size_t lmsg);
1182
1183 #endif                          /* _IPATH_KERNEL_H */