]> pilppa.org Git - linux-2.6-omap-h63xx.git/blob - drivers/pcmcia/m32r_cfc.c
Pull release into acpica branch
[linux-2.6-omap-h63xx.git] / drivers / pcmcia / m32r_cfc.c
1 /*
2  *  drivers/pcmcia/m32r_cfc.c
3  *
4  *  Device driver for the CFC functionality of M32R.
5  *
6  *  Copyright (c) 2001, 2002, 2003, 2004
7  *    Hiroyuki Kondo, Naoto Sugai, Hayato Fujiwara
8  */
9
10 #include <linux/module.h>
11 #include <linux/moduleparam.h>
12 #include <linux/init.h>
13 #include <linux/config.h>
14 #include <linux/types.h>
15 #include <linux/fcntl.h>
16 #include <linux/string.h>
17 #include <linux/kernel.h>
18 #include <linux/errno.h>
19 #include <linux/timer.h>
20 #include <linux/sched.h>
21 #include <linux/slab.h>
22 #include <linux/ioport.h>
23 #include <linux/delay.h>
24 #include <linux/workqueue.h>
25 #include <linux/interrupt.h>
26 #include <linux/platform_device.h>
27 #include <linux/bitops.h>
28 #include <asm/irq.h>
29 #include <asm/io.h>
30 #include <asm/system.h>
31
32 #include <pcmcia/cs_types.h>
33 #include <pcmcia/ss.h>
34 #include <pcmcia/cs.h>
35
36 #undef MAX_IO_WIN       /* FIXME */
37 #define MAX_IO_WIN 1
38 #undef MAX_WIN          /* FIXME */
39 #define MAX_WIN 1
40
41 #include "m32r_cfc.h"
42
43 #ifdef DEBUG
44 static int m32r_cfc_debug;
45 module_param(m32r_cfc_debug, int, 0644);
46 #define debug(lvl, fmt, arg...) do {                            \
47         if (m32r_cfc_debug > (lvl))                             \
48                 printk(KERN_DEBUG "m32r_cfc: " fmt , ## arg);   \
49 } while (0)
50 #else
51 #define debug(n, args...) do { } while (0)
52 #endif
53
54 /* Poll status interval -- 0 means default to interrupt */
55 static int poll_interval = 0;
56
57 typedef enum pcc_space { as_none = 0, as_comm, as_attr, as_io } pcc_as_t;
58
59 typedef struct pcc_socket {
60         u_short                 type, flags;
61         struct pcmcia_socket    socket;
62         unsigned int            number;
63         kio_addr_t              ioaddr;
64         u_long                  mapaddr;
65         u_long                  base;   /* PCC register base */
66         u_char                  cs_irq1, cs_irq2, intr;
67         pccard_io_map           io_map[MAX_IO_WIN];
68         pccard_mem_map          mem_map[MAX_WIN];
69         u_char                  io_win;
70         u_char                  mem_win;
71         pcc_as_t                current_space;
72         u_char                  last_iodbex;
73 #ifdef CONFIG_PROC_FS
74         struct proc_dir_entry *proc;
75 #endif
76 } pcc_socket_t;
77
78 static int pcc_sockets = 0;
79 static pcc_socket_t socket[M32R_MAX_PCC] = {
80         { 0, }, /* ... */
81 };
82
83 /*====================================================================*/
84
85 static unsigned int pcc_get(u_short, unsigned int);
86 static void pcc_set(u_short, unsigned int , unsigned int );
87
88 static DEFINE_SPINLOCK(pcc_lock);
89
90 #if !defined(CONFIG_PLAT_USRV)
91 static inline u_long pcc_port2addr(unsigned long port, int size) {
92         u_long addr = 0;
93         u_long odd;
94
95         if (size == 1) {        /* byte access */
96                 odd = (port&1) << 11;
97                 port -= port & 1;
98                 addr = CFC_IO_MAPBASE_BYTE - CFC_IOPORT_BASE + odd + port;
99         } else if (size == 2)
100                 addr = CFC_IO_MAPBASE_WORD - CFC_IOPORT_BASE + port;
101
102         return addr;
103 }
104 #else   /* CONFIG_PLAT_USRV */
105 static inline u_long pcc_port2addr(unsigned long port, int size) {
106         u_long odd;
107         u_long addr = ((port - CFC_IOPORT_BASE) & 0xf000) << 8;
108
109         if (size == 1) {        /* byte access */
110                 odd = port & 1;
111                 port -= odd;
112                 odd <<= 11;
113                 addr = (addr | CFC_IO_MAPBASE_BYTE) + odd + (port & 0xfff);
114         } else if (size == 2)   /* word access */
115                 addr = (addr | CFC_IO_MAPBASE_WORD) + (port & 0xfff);
116
117         return addr;
118 }
119 #endif  /* CONFIG_PLAT_USRV */
120
121 void pcc_ioread_byte(int sock, unsigned long port, void *buf, size_t size,
122         size_t nmemb, int flag)
123 {
124         u_long addr;
125         unsigned char *bp = (unsigned char *)buf;
126         unsigned long flags;
127
128         debug(3, "m32r_cfc: pcc_ioread_byte: sock=%d, port=%#lx, buf=%p, "
129                  "size=%u, nmemb=%d, flag=%d\n",
130                   sock, port, buf, size, nmemb, flag);
131
132         addr = pcc_port2addr(port, 1);
133         if (!addr) {
134                 printk("m32r_cfc:ioread_byte null port :%#lx\n",port);
135                 return;
136         }
137         debug(3, "m32r_cfc: pcc_ioread_byte: addr=%#lx\n", addr);
138
139         spin_lock_irqsave(&pcc_lock, flags);
140         /* read Byte */
141         while (nmemb--)
142                 *bp++ = readb(addr);
143         spin_unlock_irqrestore(&pcc_lock, flags);
144 }
145
146 void pcc_ioread_word(int sock, unsigned long port, void *buf, size_t size,
147         size_t nmemb, int flag)
148 {
149         u_long addr;
150         unsigned short *bp = (unsigned short *)buf;
151         unsigned long flags;
152
153         debug(3, "m32r_cfc: pcc_ioread_word: sock=%d, port=%#lx, "
154                  "buf=%p, size=%u, nmemb=%d, flag=%d\n",
155                  sock, port, buf, size, nmemb, flag);
156
157         if (size != 2)
158                 printk("m32r_cfc: ioread_word :illigal size %u : %#lx\n", size,
159                         port);
160         if (size == 9)
161                 printk("m32r_cfc: ioread_word :insw \n");
162
163         addr = pcc_port2addr(port, 2);
164         if (!addr) {
165                 printk("m32r_cfc:ioread_word null port :%#lx\n",port);
166                 return;
167         }
168         debug(3, "m32r_cfc: pcc_ioread_word: addr=%#lx\n", addr);
169
170         spin_lock_irqsave(&pcc_lock, flags);
171         /* read Word */
172         while (nmemb--)
173                 *bp++ = readw(addr);
174         spin_unlock_irqrestore(&pcc_lock, flags);
175 }
176
177 void pcc_iowrite_byte(int sock, unsigned long port, void *buf, size_t size,
178         size_t nmemb, int flag)
179 {
180         u_long addr;
181         unsigned char *bp = (unsigned char *)buf;
182         unsigned long flags;
183
184         debug(3, "m32r_cfc: pcc_iowrite_byte: sock=%d, port=%#lx, "
185                  "buf=%p, size=%u, nmemb=%d, flag=%d\n",
186                  sock, port, buf, size, nmemb, flag);
187
188         /* write Byte */
189         addr = pcc_port2addr(port, 1);
190         if (!addr) {
191                 printk("m32r_cfc:iowrite_byte null port:%#lx\n",port);
192                 return;
193         }
194         debug(3, "m32r_cfc: pcc_iowrite_byte: addr=%#lx\n", addr);
195
196         spin_lock_irqsave(&pcc_lock, flags);
197         while (nmemb--)
198                 writeb(*bp++, addr);
199         spin_unlock_irqrestore(&pcc_lock, flags);
200 }
201
202 void pcc_iowrite_word(int sock, unsigned long port, void *buf, size_t size,
203         size_t nmemb, int flag)
204 {
205         u_long addr;
206         unsigned short *bp = (unsigned short *)buf;
207         unsigned long flags;
208
209         debug(3, "m32r_cfc: pcc_iowrite_word: sock=%d, port=%#lx, "
210                  "buf=%p, size=%u, nmemb=%d, flag=%d\n",
211                  sock, port, buf, size, nmemb, flag);
212
213         if(size != 2)
214                 printk("m32r_cfc: iowrite_word :illigal size %u : %#lx\n",
215                         size, port);
216         if(size == 9)
217                 printk("m32r_cfc: iowrite_word :outsw \n");
218
219         addr = pcc_port2addr(port, 2);
220         if (!addr) {
221                 printk("m32r_cfc:iowrite_word null addr :%#lx\n",port);
222                 return;
223         }
224 #if 1
225         if (addr & 1) {
226                 printk("m32r_cfc:iowrite_word port addr (%#lx):%#lx\n", port,
227                         addr);
228                 return;
229         }
230 #endif
231         debug(3, "m32r_cfc: pcc_iowrite_word: addr=%#lx\n", addr);
232
233         spin_lock_irqsave(&pcc_lock, flags);
234         while (nmemb--)
235                 writew(*bp++, addr);
236         spin_unlock_irqrestore(&pcc_lock, flags);
237 }
238
239 /*====================================================================*/
240
241 #define IS_REGISTERED           0x2000
242 #define IS_ALIVE                0x8000
243
244 typedef struct pcc_t {
245         char                    *name;
246         u_short                 flags;
247 } pcc_t;
248
249 static pcc_t pcc[] = {
250 #if !defined(CONFIG_PLAT_USRV)
251         { "m32r_cfc", 0 }, { "", 0 },
252 #else   /* CONFIG_PLAT_USRV */
253         { "m32r_cfc", 0 }, { "m32r_cfc", 0 }, { "m32r_cfc", 0 },
254         { "m32r_cfc", 0 }, { "m32r_cfc", 0 }, { "", 0 },
255 #endif  /* CONFIG_PLAT_USRV */
256 };
257
258 static irqreturn_t pcc_interrupt(int, void *, struct pt_regs *);
259
260 /*====================================================================*/
261
262 static struct timer_list poll_timer;
263
264 static unsigned int pcc_get(u_short sock, unsigned int reg)
265 {
266         unsigned int val = inw(reg);
267         debug(3, "m32r_cfc: pcc_get: reg(0x%08x)=0x%04x\n", reg, val);
268         return val;
269 }
270
271
272 static void pcc_set(u_short sock, unsigned int reg, unsigned int data)
273 {
274         outw(data, reg);
275         debug(3, "m32r_cfc: pcc_set: reg(0x%08x)=0x%04x\n", reg, data);
276 }
277
278 /*======================================================================
279
280         See if a card is present, powered up, in IO mode, and already
281         bound to a (non PC Card) Linux driver.  We leave these alone.
282
283         We make an exception for cards that seem to be serial devices.
284
285 ======================================================================*/
286
287 static int __init is_alive(u_short sock)
288 {
289         unsigned int stat;
290
291         debug(3, "m32r_cfc: is_alive:\n");
292
293         printk("CF: ");
294         stat = pcc_get(sock, (unsigned int)PLD_CFSTS);
295         if (!stat)
296                 printk("No ");
297         printk("Card is detected at socket %d : stat = 0x%08x\n", sock, stat);
298         debug(3, "m32r_cfc: is_alive: sock stat is 0x%04x\n", stat);
299
300         return 0;
301 }
302
303 static void add_pcc_socket(ulong base, int irq, ulong mapaddr, kio_addr_t ioaddr)
304 {
305         pcc_socket_t *t = &socket[pcc_sockets];
306
307         debug(3, "m32r_cfc: add_pcc_socket: base=%#lx, irq=%d, "
308                  "mapaddr=%#lx, ioaddr=%08x\n",
309                  base, irq, mapaddr, ioaddr);
310
311         /* add sockets */
312         t->ioaddr = ioaddr;
313         t->mapaddr = mapaddr;
314 #if !defined(CONFIG_PLAT_USRV)
315         t->base = 0;
316         t->flags = 0;
317         t->cs_irq1 = irq;               // insert irq
318         t->cs_irq2 = irq + 1;           // eject irq
319 #else   /* CONFIG_PLAT_USRV */
320         t->base = base;
321         t->flags = 0;
322         t->cs_irq1 = 0;                 // insert irq
323         t->cs_irq2 = 0;                 // eject irq
324 #endif  /* CONFIG_PLAT_USRV */
325
326         if (is_alive(pcc_sockets))
327                 t->flags |= IS_ALIVE;
328
329         /* add pcc */
330 #if !defined(CONFIG_PLAT_USRV)
331         request_region((unsigned int)PLD_CFRSTCR, 0x20, "m32r_cfc");
332 #else   /* CONFIG_PLAT_USRV */
333         {
334                 unsigned int reg_base;
335
336                 reg_base = (unsigned int)PLD_CFRSTCR;
337                 reg_base |= pcc_sockets << 8;
338                 request_region(reg_base, 0x20, "m32r_cfc");
339         }
340 #endif  /* CONFIG_PLAT_USRV */
341         printk(KERN_INFO "  %s ", pcc[pcc_sockets].name);
342         printk("pcc at 0x%08lx\n", t->base);
343
344         /* Update socket interrupt information, capabilities */
345         t->socket.features |= (SS_CAP_PCCARD | SS_CAP_STATIC_MAP);
346         t->socket.map_size = M32R_PCC_MAPSIZE;
347         t->socket.io_offset = ioaddr;   /* use for io access offset */
348         t->socket.irq_mask = 0;
349 #if !defined(CONFIG_PLAT_USRV)
350         t->socket.pci_irq = PLD_IRQ_CFIREQ ;    /* card interrupt */
351 #else   /* CONFIG_PLAT_USRV */
352         t->socket.pci_irq = PLD_IRQ_CF0 + pcc_sockets;
353 #endif  /* CONFIG_PLAT_USRV */
354
355 #ifndef CONFIG_PLAT_USRV
356         /* insert interrupt */
357         request_irq(irq, pcc_interrupt, 0, "m32r_cfc", pcc_interrupt);
358 #ifndef CONFIG_PLAT_MAPPI3
359         /* eject interrupt */
360         request_irq(irq+1, pcc_interrupt, 0, "m32r_cfc", pcc_interrupt);
361 #endif
362         debug(3, "m32r_cfc: enable CFMSK, RDYSEL\n");
363         pcc_set(pcc_sockets, (unsigned int)PLD_CFIMASK, 0x01);
364 #endif  /* CONFIG_PLAT_USRV */
365 #if defined(CONFIG_PLAT_M32700UT) || defined(CONFIG_PLAT_USRV) || defined(CONFIG_PLAT_OPSPUT)
366         pcc_set(pcc_sockets, (unsigned int)PLD_CFCR1, 0x0200);
367 #endif
368         pcc_sockets++;
369
370         return;
371 }
372
373
374 /*====================================================================*/
375
376 static irqreturn_t pcc_interrupt(int irq, void *dev, struct pt_regs *regs)
377 {
378         int i;
379         u_int events = 0;
380         int handled = 0;
381
382         debug(3, "m32r_cfc: pcc_interrupt: irq=%d, dev=%p, regs=%p\n",
383                 irq, dev, regs);
384         for (i = 0; i < pcc_sockets; i++) {
385                 if (socket[i].cs_irq1 != irq && socket[i].cs_irq2 != irq)
386                         continue;
387
388                 handled = 1;
389                 debug(3, "m32r_cfc: pcc_interrupt: socket %d irq 0x%02x ",
390                         i, irq);
391                 events |= SS_DETECT;    /* insert or eject */
392                 if (events)
393                         pcmcia_parse_events(&socket[i].socket, events);
394         }
395         debug(3, "m32r_cfc: pcc_interrupt: done\n");
396
397         return IRQ_RETVAL(handled);
398 } /* pcc_interrupt */
399
400 static void pcc_interrupt_wrapper(u_long data)
401 {
402         debug(3, "m32r_cfc: pcc_interrupt_wrapper:\n");
403         pcc_interrupt(0, NULL, NULL);
404         init_timer(&poll_timer);
405         poll_timer.expires = jiffies + poll_interval;
406         add_timer(&poll_timer);
407 }
408
409 /*====================================================================*/
410
411 static int _pcc_get_status(u_short sock, u_int *value)
412 {
413         u_int status;
414
415         debug(3, "m32r_cfc: _pcc_get_status:\n");
416         status = pcc_get(sock, (unsigned int)PLD_CFSTS);
417         *value = (status) ? SS_DETECT : 0;
418         debug(3, "m32r_cfc: _pcc_get_status: status=0x%08x\n", status);
419
420 #if defined(CONFIG_PLAT_M32700UT) || defined(CONFIG_PLAT_USRV) || defined(CONFIG_PLAT_OPSPUT)
421         if ( status ) {
422                 /* enable CF power */
423                 status = inw((unsigned int)PLD_CPCR);
424                 if (!(status & PLD_CPCR_CF)) {
425                         debug(3, "m32r_cfc: _pcc_get_status: "
426                                  "power on (CPCR=0x%08x)\n", status);
427                         status |= PLD_CPCR_CF;
428                         outw(status, (unsigned int)PLD_CPCR);
429                         udelay(100);
430                 }
431                 *value |= SS_POWERON;
432
433                 pcc_set(sock, (unsigned int)PLD_CFBUFCR,0);/* enable buffer */
434                 udelay(100);
435
436                 *value |= SS_READY;             /* always ready */
437                 *value |= SS_3VCARD;
438         } else {
439                 /* disable CF power */
440                 status = inw((unsigned int)PLD_CPCR);
441                 status &= ~PLD_CPCR_CF;
442                 outw(status, (unsigned int)PLD_CPCR);
443                 udelay(100);
444                 debug(3, "m32r_cfc: _pcc_get_status: "
445                          "power off (CPCR=0x%08x)\n", status);
446         }
447 #elif defined(CONFIG_PLAT_MAPPI2) || defined(CONFIG_PLAT_MAPPI3)
448         if ( status ) {
449                 status = pcc_get(sock, (unsigned int)PLD_CPCR);
450                 if (status == 0) { /* power off */
451                         pcc_set(sock, (unsigned int)PLD_CPCR, 1);
452                         pcc_set(sock, (unsigned int)PLD_CFBUFCR,0); /* force buffer off for ZA-36 */
453                         udelay(50);
454                 }
455                 *value |= SS_POWERON;
456
457                 pcc_set(sock, (unsigned int)PLD_CFBUFCR,0);
458                 udelay(50);
459                 pcc_set(sock, (unsigned int)PLD_CFRSTCR, 0x0101);
460                 udelay(25); /* for IDE reset */
461                 pcc_set(sock, (unsigned int)PLD_CFRSTCR, 0x0100);
462                 mdelay(2);  /* for IDE reset */
463
464                 *value |= SS_READY;
465                 *value |= SS_3VCARD;
466         } else {
467                 /* disable CF power */
468                 pcc_set(sock, (unsigned int)PLD_CPCR, 0);
469                 udelay(100);
470                 debug(3, "m32r_cfc: _pcc_get_status: "
471                          "power off (CPCR=0x%08x)\n", status);
472         }
473 #else
474 #error no platform configuration
475 #endif
476         debug(3, "m32r_cfc: _pcc_get_status: GetStatus(%d) = %#4.4x\n",
477                  sock, *value);
478         return 0;
479 } /* _get_status */
480
481 /*====================================================================*/
482
483 static int _pcc_get_socket(u_short sock, socket_state_t *state)
484 {
485 //      pcc_socket_t *t = &socket[sock];
486
487         state->flags = 0;
488         state->csc_mask = SS_DETECT;
489         state->csc_mask |= SS_READY;
490         state->io_irq = 0;
491         state->Vcc = 33;        /* 3.3V fixed */
492         state->Vpp = 33;
493
494         debug(3, "m32r_cfc: GetSocket(%d) = flags %#3.3x, Vcc %d, Vpp %d, "
495                   "io_irq %d, csc_mask %#2.2x\n", sock, state->flags,
496                   state->Vcc, state->Vpp, state->io_irq, state->csc_mask);
497         return 0;
498 } /* _get_socket */
499
500 /*====================================================================*/
501
502 static int _pcc_set_socket(u_short sock, socket_state_t *state)
503 {
504         debug(3, "m32r_cfc: SetSocket(%d, flags %#3.3x, Vcc %d, Vpp %d, "
505                   "io_irq %d, csc_mask %#2.2x)\n", sock, state->flags,
506                   state->Vcc, state->Vpp, state->io_irq, state->csc_mask);
507
508 #if defined(CONFIG_PLAT_M32700UT) || defined(CONFIG_PLAT_USRV) || defined(CONFIG_PLAT_OPSPUT) || defined(CONFIG_PLAT_MAPPI2) || defined(CONFIG_PLAT_MAPPI3)
509         if (state->Vcc) {
510                 if ((state->Vcc != 50) && (state->Vcc != 33))
511                         return -EINVAL;
512                 /* accept 5V and 3.3V */
513         }
514 #endif
515         if (state->flags & SS_RESET) {
516                 debug(3, ":RESET\n");
517                 pcc_set(sock,(unsigned int)PLD_CFRSTCR,0x101);
518         }else{
519                 pcc_set(sock,(unsigned int)PLD_CFRSTCR,0x100);
520         }
521         if (state->flags & SS_OUTPUT_ENA){
522                 debug(3, ":OUTPUT_ENA\n");
523                 /* bit clear */
524                 pcc_set(sock,(unsigned int)PLD_CFBUFCR,0);
525         } else {
526                 pcc_set(sock,(unsigned int)PLD_CFBUFCR,1);
527         }
528
529 #ifdef DEBUG
530         if(state->flags & SS_IOCARD){
531                 debug(3, ":IOCARD");
532         }
533         if (state->flags & SS_PWR_AUTO) {
534                 debug(3, ":PWR_AUTO");
535         }
536         if (state->csc_mask & SS_DETECT)
537                 debug(3, ":csc-SS_DETECT");
538         if (state->flags & SS_IOCARD) {
539                 if (state->csc_mask & SS_STSCHG)
540                         debug(3, ":STSCHG");
541         } else {
542                 if (state->csc_mask & SS_BATDEAD)
543                         debug(3, ":BATDEAD");
544                 if (state->csc_mask & SS_BATWARN)
545                         debug(3, ":BATWARN");
546                 if (state->csc_mask & SS_READY)
547                         debug(3, ":READY");
548         }
549         debug(3, "\n");
550 #endif
551         return 0;
552 } /* _set_socket */
553
554 /*====================================================================*/
555
556 static int _pcc_set_io_map(u_short sock, struct pccard_io_map *io)
557 {
558         u_char map;
559
560         debug(3, "m32r_cfc: SetIOMap(%d, %d, %#2.2x, %d ns, "
561                   "%#lx-%#lx)\n", sock, io->map, io->flags,
562                   io->speed, io->start, io->stop);
563         map = io->map;
564
565         return 0;
566 } /* _set_io_map */
567
568 /*====================================================================*/
569
570 static int _pcc_set_mem_map(u_short sock, struct pccard_mem_map *mem)
571 {
572
573         u_char map = mem->map;
574         u_long addr;
575         pcc_socket_t *t = &socket[sock];
576
577         debug(3, "m32r_cfc: SetMemMap(%d, %d, %#2.2x, %d ns, "
578                  "%#lx, %#x)\n", sock, map, mem->flags,
579                  mem->speed, mem->static_start, mem->card_start);
580
581         /*
582          * sanity check
583          */
584         if ((map > MAX_WIN) || (mem->card_start > 0x3ffffff)){
585                 return -EINVAL;
586         }
587
588         /*
589          * de-activate
590          */
591         if ((mem->flags & MAP_ACTIVE) == 0) {
592                 t->current_space = as_none;
593                 return 0;
594         }
595
596         /*
597          * Set mode
598          */
599         if (mem->flags & MAP_ATTRIB) {
600                 t->current_space = as_attr;
601         } else {
602                 t->current_space = as_comm;
603         }
604
605         /*
606          * Set address
607          */
608         addr = t->mapaddr + (mem->card_start & M32R_PCC_MAPMASK);
609         mem->static_start = addr + mem->card_start;
610
611         return 0;
612
613 } /* _set_mem_map */
614
615 #if 0 /* driver model ordering issue */
616 /*======================================================================
617
618         Routines for accessing socket information and register dumps via
619         /proc/bus/pccard/...
620
621 ======================================================================*/
622
623 static ssize_t show_info(struct class_device *class_dev, char *buf)
624 {
625         pcc_socket_t *s = container_of(class_dev, struct pcc_socket,
626                 socket.dev);
627
628         return sprintf(buf, "type:     %s\nbase addr:    0x%08lx\n",
629                 pcc[s->type].name, s->base);
630 }
631
632 static ssize_t show_exca(struct class_device *class_dev, char *buf)
633 {
634         /* FIXME */
635
636         return 0;
637 }
638
639 static CLASS_DEVICE_ATTR(info, S_IRUGO, show_info, NULL);
640 static CLASS_DEVICE_ATTR(exca, S_IRUGO, show_exca, NULL);
641 #endif
642
643 /*====================================================================*/
644
645 /* this is horribly ugly... proper locking needs to be done here at
646  * some time... */
647 #define LOCKED(x) do {                                  \
648         int retval;                                     \
649         unsigned long flags;                            \
650         spin_lock_irqsave(&pcc_lock, flags);            \
651         retval = x;                                     \
652         spin_unlock_irqrestore(&pcc_lock, flags);       \
653         return retval;                                  \
654 } while (0)
655
656
657 static int pcc_get_status(struct pcmcia_socket *s, u_int *value)
658 {
659         unsigned int sock = container_of(s, struct pcc_socket, socket)->number;
660
661         if (socket[sock].flags & IS_ALIVE) {
662                 debug(3, "m32r_cfc: pcc_get_status: sock(%d) -EINVAL\n", sock);
663                 *value = 0;
664                 return -EINVAL;
665         }
666         debug(3, "m32r_cfc: pcc_get_status: sock(%d)\n", sock);
667         LOCKED(_pcc_get_status(sock, value));
668 }
669
670 static int pcc_get_socket(struct pcmcia_socket *s, socket_state_t *state)
671 {
672         unsigned int sock = container_of(s, struct pcc_socket, socket)->number;
673
674         if (socket[sock].flags & IS_ALIVE) {
675                 debug(3, "m32r_cfc: pcc_get_socket: sock(%d) -EINVAL\n", sock);
676                 return -EINVAL;
677         }
678         debug(3, "m32r_cfc: pcc_get_socket: sock(%d)\n", sock);
679         LOCKED(_pcc_get_socket(sock, state));
680 }
681
682 static int pcc_set_socket(struct pcmcia_socket *s, socket_state_t *state)
683 {
684         unsigned int sock = container_of(s, struct pcc_socket, socket)->number;
685
686         if (socket[sock].flags & IS_ALIVE) {
687                 debug(3, "m32r_cfc: pcc_set_socket: sock(%d) -EINVAL\n", sock);
688                 return -EINVAL;
689         }
690         debug(3, "m32r_cfc: pcc_set_socket: sock(%d)\n", sock);
691         LOCKED(_pcc_set_socket(sock, state));
692 }
693
694 static int pcc_set_io_map(struct pcmcia_socket *s, struct pccard_io_map *io)
695 {
696         unsigned int sock = container_of(s, struct pcc_socket, socket)->number;
697
698         if (socket[sock].flags & IS_ALIVE) {
699                 debug(3, "m32r_cfc: pcc_set_io_map: sock(%d) -EINVAL\n", sock);
700                 return -EINVAL;
701         }
702         debug(3, "m32r_cfc: pcc_set_io_map: sock(%d)\n", sock);
703         LOCKED(_pcc_set_io_map(sock, io));
704 }
705
706 static int pcc_set_mem_map(struct pcmcia_socket *s, struct pccard_mem_map *mem)
707 {
708         unsigned int sock = container_of(s, struct pcc_socket, socket)->number;
709
710         if (socket[sock].flags & IS_ALIVE) {
711                 debug(3, "m32r_cfc: pcc_set_mem_map: sock(%d) -EINVAL\n", sock);
712                 return -EINVAL;
713         }
714         debug(3, "m32r_cfc: pcc_set_mem_map: sock(%d)\n", sock);
715         LOCKED(_pcc_set_mem_map(sock, mem));
716 }
717
718 static int pcc_init(struct pcmcia_socket *s)
719 {
720         debug(3, "m32r_cfc: pcc_init()\n");
721         return 0;
722 }
723
724 static struct pccard_operations pcc_operations = {
725         .init                   = pcc_init,
726         .get_status             = pcc_get_status,
727         .get_socket             = pcc_get_socket,
728         .set_socket             = pcc_set_socket,
729         .set_io_map             = pcc_set_io_map,
730         .set_mem_map            = pcc_set_mem_map,
731 };
732
733 /*====================================================================*/
734
735 static struct device_driver pcc_driver = {
736         .name = "cfc",
737         .bus = &platform_bus_type,
738         .suspend = pcmcia_socket_dev_suspend,
739         .resume = pcmcia_socket_dev_resume,
740 };
741
742 static struct platform_device pcc_device = {
743         .name = "cfc",
744         .id = 0,
745 };
746
747 /*====================================================================*/
748
749 static int __init init_m32r_pcc(void)
750 {
751         int i, ret;
752
753         ret = driver_register(&pcc_driver);
754         if (ret)
755                 return ret;
756
757         ret = platform_device_register(&pcc_device);
758         if (ret){
759                 driver_unregister(&pcc_driver);
760                 return ret;
761         }
762
763 #if defined(CONFIG_PLAT_MAPPI2) || defined(CONFIG_PLAT_MAPPI3)
764         pcc_set(0, (unsigned int)PLD_CFCR0, 0x0f0f);
765         pcc_set(0, (unsigned int)PLD_CFCR1, 0x0200);
766 #endif
767
768         pcc_sockets = 0;
769
770 #if !defined(CONFIG_PLAT_USRV)
771         add_pcc_socket(M32R_PCC0_BASE, PLD_IRQ_CFC_INSERT, CFC_ATTR_MAPBASE,
772                        CFC_IOPORT_BASE);
773 #else   /* CONFIG_PLAT_USRV */
774         {
775                 ulong base, mapaddr;
776                 kio_addr_t ioaddr;
777
778                 for (i = 0 ; i < M32R_MAX_PCC ; i++) {
779                         base = (ulong)PLD_CFRSTCR;
780                         base = base | (i << 8);
781                         ioaddr = (i + 1) << 12;
782                         mapaddr = CFC_ATTR_MAPBASE | (i << 20);
783                         add_pcc_socket(base, 0, mapaddr, ioaddr);
784                 }
785         }
786 #endif  /* CONFIG_PLAT_USRV */
787
788         if (pcc_sockets == 0) {
789                 printk("socket is not found.\n");
790                 platform_device_unregister(&pcc_device);
791                 driver_unregister(&pcc_driver);
792                 return -ENODEV;
793         }
794
795         /* Set up interrupt handler(s) */
796
797         for (i = 0 ; i < pcc_sockets ; i++) {
798                 socket[i].socket.dev.dev = &pcc_device.dev;
799                 socket[i].socket.ops = &pcc_operations;
800                 socket[i].socket.resource_ops = &pccard_nonstatic_ops;
801                 socket[i].socket.owner = THIS_MODULE;
802                 socket[i].number = i;
803                 ret = pcmcia_register_socket(&socket[i].socket);
804                 if (!ret)
805                         socket[i].flags |= IS_REGISTERED;
806
807 #if 0   /* driver model ordering issue */
808                 class_device_create_file(&socket[i].socket.dev,
809                                          &class_device_attr_info);
810                 class_device_create_file(&socket[i].socket.dev,
811                                          &class_device_attr_exca);
812 #endif
813         }
814
815         /* Finally, schedule a polling interrupt */
816         if (poll_interval != 0) {
817                 poll_timer.function = pcc_interrupt_wrapper;
818                 poll_timer.data = 0;
819                 init_timer(&poll_timer);
820                 poll_timer.expires = jiffies + poll_interval;
821                 add_timer(&poll_timer);
822         }
823
824         return 0;
825 } /* init_m32r_pcc */
826
827 static void __exit exit_m32r_pcc(void)
828 {
829         int i;
830
831         for (i = 0; i < pcc_sockets; i++)
832                 if (socket[i].flags & IS_REGISTERED)
833                         pcmcia_unregister_socket(&socket[i].socket);
834
835         platform_device_unregister(&pcc_device);
836         if (poll_interval != 0)
837                 del_timer_sync(&poll_timer);
838
839         driver_unregister(&pcc_driver);
840 } /* exit_m32r_pcc */
841
842 module_init(init_m32r_pcc);
843 module_exit(exit_m32r_pcc);
844 MODULE_LICENSE("Dual MPL/GPL");
845 /*====================================================================*/