]> pilppa.org Git - linux-2.6-omap-h63xx.git/blob - drivers/serial/sh-sci.c
serial: sh-sci: pr_debug() -> dev_dbg() conversion.
[linux-2.6-omap-h63xx.git] / drivers / serial / sh-sci.c
1 /*
2  * drivers/serial/sh-sci.c
3  *
4  * SuperH on-chip serial module support.  (SCI with no FIFO / with FIFO)
5  *
6  *  Copyright (C) 2002 - 2008  Paul Mundt
7  *  Modified to support SH7720 SCIF. Markus Brunner, Mark Jonas (Jul 2007).
8  *
9  * based off of the old drivers/char/sh-sci.c by:
10  *
11  *   Copyright (C) 1999, 2000  Niibe Yutaka
12  *   Copyright (C) 2000  Sugioka Toshinobu
13  *   Modified to support multiple serial ports. Stuart Menefy (May 2000).
14  *   Modified to support SecureEdge. David McCullough (2002)
15  *   Modified to support SH7300 SCIF. Takashi Kusuda (Jun 2003).
16  *   Removed SH7300 support (Jul 2007).
17  *
18  * This file is subject to the terms and conditions of the GNU General Public
19  * License.  See the file "COPYING" in the main directory of this archive
20  * for more details.
21  */
22 #if defined(CONFIG_SERIAL_SH_SCI_CONSOLE) && defined(CONFIG_MAGIC_SYSRQ)
23 #define SUPPORT_SYSRQ
24 #endif
25
26 #undef DEBUG
27
28 #include <linux/module.h>
29 #include <linux/errno.h>
30 #include <linux/timer.h>
31 #include <linux/interrupt.h>
32 #include <linux/tty.h>
33 #include <linux/tty_flip.h>
34 #include <linux/serial.h>
35 #include <linux/major.h>
36 #include <linux/string.h>
37 #include <linux/sysrq.h>
38 #include <linux/ioport.h>
39 #include <linux/mm.h>
40 #include <linux/init.h>
41 #include <linux/delay.h>
42 #include <linux/console.h>
43 #include <linux/platform_device.h>
44 #include <linux/serial_sci.h>
45 #include <linux/notifier.h>
46 #include <linux/cpufreq.h>
47 #include <linux/clk.h>
48 #include <linux/ctype.h>
49 #include <linux/err.h>
50
51 #ifdef CONFIG_SUPERH
52 #include <asm/clock.h>
53 #include <asm/sh_bios.h>
54 #endif
55
56 #include "sh-sci.h"
57
58 struct sci_port {
59         struct uart_port        port;
60
61         /* Port type */
62         unsigned int            type;
63
64         /* Port IRQs: ERI, RXI, TXI, BRI (optional) */
65         unsigned int            irqs[SCIx_NR_IRQS];
66
67         /* Port pin configuration */
68         void                    (*init_pins)(struct uart_port *port,
69                                              unsigned int cflag);
70
71         /* Port enable callback */
72         void                    (*enable)(struct uart_port *port);
73
74         /* Port disable callback */
75         void                    (*disable)(struct uart_port *port);
76
77         /* Break timer */
78         struct timer_list       break_timer;
79         int                     break_flag;
80
81 #ifdef CONFIG_HAVE_CLK
82         /* Port clock */
83         struct clk              *clk;
84 #endif
85 };
86
87 #ifdef CONFIG_SERIAL_SH_SCI_CONSOLE
88 static struct sci_port *serial_console_port;
89 #endif
90
91 /* Function prototypes */
92 static void sci_stop_tx(struct uart_port *port);
93
94 #define SCI_NPORTS CONFIG_SERIAL_SH_SCI_NR_UARTS
95
96 static struct sci_port sci_ports[SCI_NPORTS];
97 static struct uart_driver sci_uart_driver;
98
99 static inline struct sci_port *
100 to_sci_port(struct uart_port *uart)
101 {
102         return container_of(uart, struct sci_port, port);
103 }
104
105 #if defined(CONFIG_CONSOLE_POLL) || defined(CONFIG_SERIAL_SH_SCI_CONSOLE)
106 static inline void handle_error(struct uart_port *port)
107 {
108         /* Clear error flags */
109         sci_out(port, SCxSR, SCxSR_ERROR_CLEAR(port));
110 }
111
112 static int sci_poll_get_char(struct uart_port *port)
113 {
114         unsigned short status;
115         int c;
116
117         do {
118                 status = sci_in(port, SCxSR);
119                 if (status & SCxSR_ERRORS(port)) {
120                         handle_error(port);
121                         continue;
122                 }
123         } while (!(status & SCxSR_RDxF(port)));
124
125         c = sci_in(port, SCxRDR);
126
127         /* Dummy read */
128         sci_in(port, SCxSR);
129         sci_out(port, SCxSR, SCxSR_RDxF_CLEAR(port));
130
131         return c;
132 }
133
134 static void sci_poll_put_char(struct uart_port *port, unsigned char c)
135 {
136         unsigned short status;
137
138         do {
139                 status = sci_in(port, SCxSR);
140         } while (!(status & SCxSR_TDxE(port)));
141
142         sci_in(port, SCxSR);            /* Dummy read */
143         sci_out(port, SCxSR, SCxSR_TDxE_CLEAR(port));
144         sci_out(port, SCxTDR, c);
145 }
146 #endif /* CONFIG_CONSOLE_POLL || CONFIG_SERIAL_SH_SCI_CONSOLE */
147
148 #if defined(__H8300S__)
149 enum { sci_disable, sci_enable };
150
151 static void h8300_sci_config(struct uart_port *port, unsigned int ctrl)
152 {
153         volatile unsigned char *mstpcrl = (volatile unsigned char *)MSTPCRL;
154         int ch = (port->mapbase  - SMR0) >> 3;
155         unsigned char mask = 1 << (ch+1);
156
157         if (ctrl == sci_disable)
158                 *mstpcrl |= mask;
159         else
160                 *mstpcrl &= ~mask;
161 }
162
163 static inline void h8300_sci_enable(struct uart_port *port)
164 {
165         h8300_sci_config(port, sci_enable);
166 }
167
168 static inline void h8300_sci_disable(struct uart_port *port)
169 {
170         h8300_sci_config(port, sci_disable);
171 }
172 #endif
173
174 #if defined(__H8300H__) || defined(__H8300S__)
175 static void sci_init_pins_sci(struct uart_port *port, unsigned int cflag)
176 {
177         int ch = (port->mapbase - SMR0) >> 3;
178
179         /* set DDR regs */
180         H8300_GPIO_DDR(h8300_sci_pins[ch].port,
181                        h8300_sci_pins[ch].rx,
182                        H8300_GPIO_INPUT);
183         H8300_GPIO_DDR(h8300_sci_pins[ch].port,
184                        h8300_sci_pins[ch].tx,
185                        H8300_GPIO_OUTPUT);
186
187         /* tx mark output*/
188         H8300_SCI_DR(ch) |= h8300_sci_pins[ch].tx;
189 }
190 #else
191 #define sci_init_pins_sci NULL
192 #endif
193
194 #if defined(CONFIG_CPU_SUBTYPE_SH7707) || defined(CONFIG_CPU_SUBTYPE_SH7709)
195 static void sci_init_pins_irda(struct uart_port *port, unsigned int cflag)
196 {
197         unsigned int fcr_val = 0;
198
199         if (cflag & CRTSCTS)
200                 fcr_val |= SCFCR_MCE;
201
202         sci_out(port, SCFCR, fcr_val);
203 }
204 #else
205 #define sci_init_pins_irda NULL
206 #endif
207
208 #if defined(CONFIG_CPU_SUBTYPE_SH7710) || defined(CONFIG_CPU_SUBTYPE_SH7712)
209 static void sci_init_pins_scif(struct uart_port *port, unsigned int cflag)
210 {
211         unsigned int fcr_val = 0;
212
213         set_sh771x_scif_pfc(port);
214         if (cflag & CRTSCTS)
215                 fcr_val |= SCFCR_MCE;
216         sci_out(port, SCFCR, fcr_val);
217 }
218 #elif defined(CONFIG_CPU_SUBTYPE_SH7720) || defined(CONFIG_CPU_SUBTYPE_SH7721)
219 static void sci_init_pins_scif(struct uart_port *port, unsigned int cflag)
220 {
221         unsigned int fcr_val = 0;
222         unsigned short data;
223
224         if (cflag & CRTSCTS) {
225                 /* enable RTS/CTS */
226                 if (port->mapbase == 0xa4430000) { /* SCIF0 */
227                         /* Clear PTCR bit 9-2; enable all scif pins but sck */
228                         data = ctrl_inw(PORT_PTCR);
229                         ctrl_outw((data & 0xfc03), PORT_PTCR);
230                 } else if (port->mapbase == 0xa4438000) { /* SCIF1 */
231                         /* Clear PVCR bit 9-2 */
232                         data = ctrl_inw(PORT_PVCR);
233                         ctrl_outw((data & 0xfc03), PORT_PVCR);
234                 }
235                 fcr_val |= SCFCR_MCE;
236         } else {
237                 if (port->mapbase == 0xa4430000) { /* SCIF0 */
238                         /* Clear PTCR bit 5-2; enable only tx and rx  */
239                         data = ctrl_inw(PORT_PTCR);
240                         ctrl_outw((data & 0xffc3), PORT_PTCR);
241                 } else if (port->mapbase == 0xa4438000) { /* SCIF1 */
242                         /* Clear PVCR bit 5-2 */
243                         data = ctrl_inw(PORT_PVCR);
244                         ctrl_outw((data & 0xffc3), PORT_PVCR);
245                 }
246         }
247         sci_out(port, SCFCR, fcr_val);
248 }
249 #elif defined(CONFIG_CPU_SH3)
250 /* For SH7705, SH7706, SH7707, SH7709, SH7709A, SH7729 */
251 static void sci_init_pins_scif(struct uart_port *port, unsigned int cflag)
252 {
253         unsigned int fcr_val = 0;
254         unsigned short data;
255
256         /* We need to set SCPCR to enable RTS/CTS */
257         data = ctrl_inw(SCPCR);
258         /* Clear out SCP7MD1,0, SCP6MD1,0, SCP4MD1,0*/
259         ctrl_outw(data & 0x0fcf, SCPCR);
260
261         if (cflag & CRTSCTS)
262                 fcr_val |= SCFCR_MCE;
263         else {
264                 /* We need to set SCPCR to enable RTS/CTS */
265                 data = ctrl_inw(SCPCR);
266                 /* Clear out SCP7MD1,0, SCP4MD1,0,
267                    Set SCP6MD1,0 = {01} (output)  */
268                 ctrl_outw((data & 0x0fcf) | 0x1000, SCPCR);
269
270                 data = ctrl_inb(SCPDR);
271                 /* Set /RTS2 (bit6) = 0 */
272                 ctrl_outb(data & 0xbf, SCPDR);
273         }
274
275         sci_out(port, SCFCR, fcr_val);
276 }
277 #elif defined(CONFIG_CPU_SUBTYPE_SH7722)
278 static void sci_init_pins_scif(struct uart_port *port, unsigned int cflag)
279 {
280         unsigned int fcr_val = 0;
281         unsigned short data;
282
283         if (port->mapbase == 0xffe00000) {
284                 data = ctrl_inw(PSCR);
285                 data &= ~0x03cf;
286                 if (cflag & CRTSCTS)
287                         fcr_val |= SCFCR_MCE;
288                 else
289                         data |= 0x0340;
290
291                 ctrl_outw(data, PSCR);
292         }
293         /* SCIF1 and SCIF2 should be setup by board code */
294
295         sci_out(port, SCFCR, fcr_val);
296 }
297 #elif defined(CONFIG_CPU_SUBTYPE_SH7723)
298 static void sci_init_pins_scif(struct uart_port *port, unsigned int cflag)
299 {
300         /* Nothing to do here.. */
301         sci_out(port, SCFCR, 0);
302 }
303 #else
304 /* For SH7750 */
305 static void sci_init_pins_scif(struct uart_port *port, unsigned int cflag)
306 {
307         unsigned int fcr_val = 0;
308
309         if (cflag & CRTSCTS) {
310                 fcr_val |= SCFCR_MCE;
311         } else {
312 #if defined(CONFIG_CPU_SUBTYPE_SH7343) || defined(CONFIG_CPU_SUBTYPE_SH7366)
313                 /* Nothing */
314 #elif defined(CONFIG_CPU_SUBTYPE_SH7763) || \
315       defined(CONFIG_CPU_SUBTYPE_SH7780) || \
316       defined(CONFIG_CPU_SUBTYPE_SH7785) || \
317       defined(CONFIG_CPU_SUBTYPE_SHX3)
318                 ctrl_outw(0x0080, SCSPTR0); /* Set RTS = 1 */
319 #else
320                 ctrl_outw(0x0080, SCSPTR2); /* Set RTS = 1 */
321 #endif
322         }
323         sci_out(port, SCFCR, fcr_val);
324 }
325 #endif
326
327 #if defined(CONFIG_CPU_SUBTYPE_SH7760) || \
328     defined(CONFIG_CPU_SUBTYPE_SH7780) || \
329     defined(CONFIG_CPU_SUBTYPE_SH7785)
330 static inline int scif_txroom(struct uart_port *port)
331 {
332         return SCIF_TXROOM_MAX - (sci_in(port, SCTFDR) & 0xff);
333 }
334
335 static inline int scif_rxroom(struct uart_port *port)
336 {
337         return sci_in(port, SCRFDR) & 0xff;
338 }
339 #elif defined(CONFIG_CPU_SUBTYPE_SH7763)
340 static inline int scif_txroom(struct uart_port *port)
341 {
342         if ((port->mapbase == 0xffe00000) ||
343             (port->mapbase == 0xffe08000)) {
344                 /* SCIF0/1*/
345                 return SCIF_TXROOM_MAX - (sci_in(port, SCTFDR) & 0xff);
346         } else {
347                 /* SCIF2 */
348                 return SCIF2_TXROOM_MAX - (sci_in(port, SCFDR) >> 8);
349         }
350 }
351
352 static inline int scif_rxroom(struct uart_port *port)
353 {
354         if ((port->mapbase == 0xffe00000) ||
355             (port->mapbase == 0xffe08000)) {
356                 /* SCIF0/1*/
357                 return sci_in(port, SCRFDR) & 0xff;
358         } else {
359                 /* SCIF2 */
360                 return sci_in(port, SCFDR) & SCIF2_RFDC_MASK;
361         }
362 }
363 #else
364 static inline int scif_txroom(struct uart_port *port)
365 {
366         return SCIF_TXROOM_MAX - (sci_in(port, SCFDR) >> 8);
367 }
368
369 static inline int scif_rxroom(struct uart_port *port)
370 {
371         return sci_in(port, SCFDR) & SCIF_RFDC_MASK;
372 }
373 #endif
374
375 static inline int sci_txroom(struct uart_port *port)
376 {
377         return (sci_in(port, SCxSR) & SCI_TDRE) != 0;
378 }
379
380 static inline int sci_rxroom(struct uart_port *port)
381 {
382         return (sci_in(port, SCxSR) & SCxSR_RDxF(port)) != 0;
383 }
384
385 /* ********************************************************************** *
386  *                   the interrupt related routines                       *
387  * ********************************************************************** */
388
389 static void sci_transmit_chars(struct uart_port *port)
390 {
391         struct circ_buf *xmit = &port->info->xmit;
392         unsigned int stopped = uart_tx_stopped(port);
393         unsigned short status;
394         unsigned short ctrl;
395         int count;
396
397         status = sci_in(port, SCxSR);
398         if (!(status & SCxSR_TDxE(port))) {
399                 ctrl = sci_in(port, SCSCR);
400                 if (uart_circ_empty(xmit))
401                         ctrl &= ~SCI_CTRL_FLAGS_TIE;
402                 else
403                         ctrl |= SCI_CTRL_FLAGS_TIE;
404                 sci_out(port, SCSCR, ctrl);
405                 return;
406         }
407
408         if (port->type == PORT_SCI)
409                 count = sci_txroom(port);
410         else
411                 count = scif_txroom(port);
412
413         do {
414                 unsigned char c;
415
416                 if (port->x_char) {
417                         c = port->x_char;
418                         port->x_char = 0;
419                 } else if (!uart_circ_empty(xmit) && !stopped) {
420                         c = xmit->buf[xmit->tail];
421                         xmit->tail = (xmit->tail + 1) & (UART_XMIT_SIZE - 1);
422                 } else {
423                         break;
424                 }
425
426                 sci_out(port, SCxTDR, c);
427
428                 port->icount.tx++;
429         } while (--count > 0);
430
431         sci_out(port, SCxSR, SCxSR_TDxE_CLEAR(port));
432
433         if (uart_circ_chars_pending(xmit) < WAKEUP_CHARS)
434                 uart_write_wakeup(port);
435         if (uart_circ_empty(xmit)) {
436                 sci_stop_tx(port);
437         } else {
438                 ctrl = sci_in(port, SCSCR);
439
440                 if (port->type != PORT_SCI) {
441                         sci_in(port, SCxSR); /* Dummy read */
442                         sci_out(port, SCxSR, SCxSR_TDxE_CLEAR(port));
443                 }
444
445                 ctrl |= SCI_CTRL_FLAGS_TIE;
446                 sci_out(port, SCSCR, ctrl);
447         }
448 }
449
450 /* On SH3, SCIF may read end-of-break as a space->mark char */
451 #define STEPFN(c)  ({int __c = (c); (((__c-1)|(__c)) == -1); })
452
453 static inline void sci_receive_chars(struct uart_port *port)
454 {
455         struct sci_port *sci_port = to_sci_port(port);
456         struct tty_struct *tty = port->info->port.tty;
457         int i, count, copied = 0;
458         unsigned short status;
459         unsigned char flag;
460
461         status = sci_in(port, SCxSR);
462         if (!(status & SCxSR_RDxF(port)))
463                 return;
464
465         while (1) {
466                 if (port->type == PORT_SCI)
467                         count = sci_rxroom(port);
468                 else
469                         count = scif_rxroom(port);
470
471                 /* Don't copy more bytes than there is room for in the buffer */
472                 count = tty_buffer_request_room(tty, count);
473
474                 /* If for any reason we can't copy more data, we're done! */
475                 if (count == 0)
476                         break;
477
478                 if (port->type == PORT_SCI) {
479                         char c = sci_in(port, SCxRDR);
480                         if (uart_handle_sysrq_char(port, c) ||
481                             sci_port->break_flag)
482                                 count = 0;
483                         else
484                                 tty_insert_flip_char(tty, c, TTY_NORMAL);
485                 } else {
486                         for (i = 0; i < count; i++) {
487                                 char c = sci_in(port, SCxRDR);
488                                 status = sci_in(port, SCxSR);
489 #if defined(CONFIG_CPU_SH3)
490                                 /* Skip "chars" during break */
491                                 if (sci_port->break_flag) {
492                                         if ((c == 0) &&
493                                             (status & SCxSR_FER(port))) {
494                                                 count--; i--;
495                                                 continue;
496                                         }
497
498                                         /* Nonzero => end-of-break */
499                                         dev_dbg(port->dev, "debounce<%02x>\n", c);
500                                         sci_port->break_flag = 0;
501
502                                         if (STEPFN(c)) {
503                                                 count--; i--;
504                                                 continue;
505                                         }
506                                 }
507 #endif /* CONFIG_CPU_SH3 */
508                                 if (uart_handle_sysrq_char(port, c)) {
509                                         count--; i--;
510                                         continue;
511                                 }
512
513                                 /* Store data and status */
514                                 if (status&SCxSR_FER(port)) {
515                                         flag = TTY_FRAME;
516                                         dev_notice(port->dev, "frame error\n");
517                                 } else if (status&SCxSR_PER(port)) {
518                                         flag = TTY_PARITY;
519                                         dev_notice(port->dev, "parity error\n");
520                                 } else
521                                         flag = TTY_NORMAL;
522
523                                 tty_insert_flip_char(tty, c, flag);
524                         }
525                 }
526
527                 sci_in(port, SCxSR); /* dummy read */
528                 sci_out(port, SCxSR, SCxSR_RDxF_CLEAR(port));
529
530                 copied += count;
531                 port->icount.rx += count;
532         }
533
534         if (copied) {
535                 /* Tell the rest of the system the news. New characters! */
536                 tty_flip_buffer_push(tty);
537         } else {
538                 sci_in(port, SCxSR); /* dummy read */
539                 sci_out(port, SCxSR, SCxSR_RDxF_CLEAR(port));
540         }
541 }
542
543 #define SCI_BREAK_JIFFIES (HZ/20)
544 /* The sci generates interrupts during the break,
545  * 1 per millisecond or so during the break period, for 9600 baud.
546  * So dont bother disabling interrupts.
547  * But dont want more than 1 break event.
548  * Use a kernel timer to periodically poll the rx line until
549  * the break is finished.
550  */
551 static void sci_schedule_break_timer(struct sci_port *port)
552 {
553         port->break_timer.expires = jiffies + SCI_BREAK_JIFFIES;
554         add_timer(&port->break_timer);
555 }
556 /* Ensure that two consecutive samples find the break over. */
557 static void sci_break_timer(unsigned long data)
558 {
559         struct sci_port *port = (struct sci_port *)data;
560
561         if (sci_rxd_in(&port->port) == 0) {
562                 port->break_flag = 1;
563                 sci_schedule_break_timer(port);
564         } else if (port->break_flag == 1) {
565                 /* break is over. */
566                 port->break_flag = 2;
567                 sci_schedule_break_timer(port);
568         } else
569                 port->break_flag = 0;
570 }
571
572 static inline int sci_handle_errors(struct uart_port *port)
573 {
574         int copied = 0;
575         unsigned short status = sci_in(port, SCxSR);
576         struct tty_struct *tty = port->info->port.tty;
577
578         if (status & SCxSR_ORER(port)) {
579                 /* overrun error */
580                 if (tty_insert_flip_char(tty, 0, TTY_OVERRUN))
581                         copied++;
582
583                 dev_notice(port->dev, "overrun error");
584         }
585
586         if (status & SCxSR_FER(port)) {
587                 if (sci_rxd_in(port) == 0) {
588                         /* Notify of BREAK */
589                         struct sci_port *sci_port = to_sci_port(port);
590
591                         if (!sci_port->break_flag) {
592                                 sci_port->break_flag = 1;
593                                 sci_schedule_break_timer(sci_port);
594
595                                 /* Do sysrq handling. */
596                                 if (uart_handle_break(port))
597                                         return 0;
598
599                                 dev_dbg(port->dev, "BREAK detected\n");
600
601                                 if (tty_insert_flip_char(tty, 0, TTY_BREAK))
602                                         copied++;
603                         }
604
605                 } else {
606                         /* frame error */
607                         if (tty_insert_flip_char(tty, 0, TTY_FRAME))
608                                 copied++;
609
610                         dev_notice(port->dev, "frame error\n");
611                 }
612         }
613
614         if (status & SCxSR_PER(port)) {
615                 /* parity error */
616                 if (tty_insert_flip_char(tty, 0, TTY_PARITY))
617                         copied++;
618
619                 dev_notice(port->dev, "parity error");
620         }
621
622         if (copied)
623                 tty_flip_buffer_push(tty);
624
625         return copied;
626 }
627
628 static inline int sci_handle_breaks(struct uart_port *port)
629 {
630         int copied = 0;
631         unsigned short status = sci_in(port, SCxSR);
632         struct tty_struct *tty = port->info->port.tty;
633         struct sci_port *s = &sci_ports[port->line];
634
635         if (uart_handle_break(port))
636                 return 0;
637
638         if (!s->break_flag && status & SCxSR_BRK(port)) {
639 #if defined(CONFIG_CPU_SH3)
640                 /* Debounce break */
641                 s->break_flag = 1;
642 #endif
643                 /* Notify of BREAK */
644                 if (tty_insert_flip_char(tty, 0, TTY_BREAK))
645                         copied++;
646
647                 dev_dbg(port->dev, "BREAK detected\n");
648         }
649
650 #if defined(SCIF_ORER)
651         /* XXX: Handle SCIF overrun error */
652         if (port->type != PORT_SCI && (sci_in(port, SCLSR) & SCIF_ORER) != 0) {
653                 sci_out(port, SCLSR, 0);
654                 if (tty_insert_flip_char(tty, 0, TTY_OVERRUN)) {
655                         copied++;
656                         dev_notice(port->dev, "overrun error\n");
657                 }
658         }
659 #endif
660
661         if (copied)
662                 tty_flip_buffer_push(tty);
663
664         return copied;
665 }
666
667 static irqreturn_t sci_rx_interrupt(int irq, void *port)
668 {
669         /* I think sci_receive_chars has to be called irrespective
670          * of whether the I_IXOFF is set, otherwise, how is the interrupt
671          * to be disabled?
672          */
673         sci_receive_chars(port);
674
675         return IRQ_HANDLED;
676 }
677
678 static irqreturn_t sci_tx_interrupt(int irq, void *ptr)
679 {
680         struct uart_port *port = ptr;
681
682         spin_lock_irq(&port->lock);
683         sci_transmit_chars(port);
684         spin_unlock_irq(&port->lock);
685
686         return IRQ_HANDLED;
687 }
688
689 static irqreturn_t sci_er_interrupt(int irq, void *ptr)
690 {
691         struct uart_port *port = ptr;
692
693         /* Handle errors */
694         if (port->type == PORT_SCI) {
695                 if (sci_handle_errors(port)) {
696                         /* discard character in rx buffer */
697                         sci_in(port, SCxSR);
698                         sci_out(port, SCxSR, SCxSR_RDxF_CLEAR(port));
699                 }
700         } else {
701 #if defined(SCIF_ORER)
702                 if ((sci_in(port, SCLSR) & SCIF_ORER) != 0) {
703                         struct tty_struct *tty = port->info->port.tty;
704
705                         sci_out(port, SCLSR, 0);
706                         tty_insert_flip_char(tty, 0, TTY_OVERRUN);
707                         tty_flip_buffer_push(tty);
708                         dev_notice(port->dev, "overrun error\n");
709                 }
710 #endif
711                 sci_rx_interrupt(irq, ptr);
712         }
713
714         sci_out(port, SCxSR, SCxSR_ERROR_CLEAR(port));
715
716         /* Kick the transmission */
717         sci_tx_interrupt(irq, ptr);
718
719         return IRQ_HANDLED;
720 }
721
722 static irqreturn_t sci_br_interrupt(int irq, void *ptr)
723 {
724         struct uart_port *port = ptr;
725
726         /* Handle BREAKs */
727         sci_handle_breaks(port);
728         sci_out(port, SCxSR, SCxSR_BREAK_CLEAR(port));
729
730         return IRQ_HANDLED;
731 }
732
733 static irqreturn_t sci_mpxed_interrupt(int irq, void *ptr)
734 {
735         unsigned short ssr_status, scr_status;
736         struct uart_port *port = ptr;
737         irqreturn_t ret = IRQ_NONE;
738
739         ssr_status = sci_in(port, SCxSR);
740         scr_status = sci_in(port, SCSCR);
741
742         /* Tx Interrupt */
743         if ((ssr_status & 0x0020) && (scr_status & SCI_CTRL_FLAGS_TIE))
744                 ret = sci_tx_interrupt(irq, ptr);
745         /* Rx Interrupt */
746         if ((ssr_status & 0x0002) && (scr_status & SCI_CTRL_FLAGS_RIE))
747                 ret = sci_rx_interrupt(irq, ptr);
748         /* Error Interrupt */
749         if ((ssr_status & 0x0080) && (scr_status & SCI_CTRL_FLAGS_REIE))
750                 ret = sci_er_interrupt(irq, ptr);
751         /* Break Interrupt */
752         if ((ssr_status & 0x0010) && (scr_status & SCI_CTRL_FLAGS_REIE))
753                 ret = sci_br_interrupt(irq, ptr);
754
755         return ret;
756 }
757
758 #ifdef CONFIG_HAVE_CLK
759 /*
760  * Here we define a transistion notifier so that we can update all of our
761  * ports' baud rate when the peripheral clock changes.
762  */
763 static int sci_notifier(struct notifier_block *self,
764                         unsigned long phase, void *p)
765 {
766         int i;
767
768         if ((phase == CPUFREQ_POSTCHANGE) ||
769             (phase == CPUFREQ_RESUMECHANGE))
770                 for (i = 0; i < SCI_NPORTS; i++) {
771                         struct sci_port *s = &sci_ports[i];
772                         s->port.uartclk = clk_get_rate(s->clk);
773                 }
774
775         return NOTIFY_OK;
776 }
777
778 static struct notifier_block sci_nb = { &sci_notifier, NULL, 0 };
779 #endif
780
781 static int sci_request_irq(struct sci_port *port)
782 {
783         int i;
784         irqreturn_t (*handlers[4])(int irq, void *ptr) = {
785                 sci_er_interrupt, sci_rx_interrupt, sci_tx_interrupt,
786                 sci_br_interrupt,
787         };
788         const char *desc[] = { "SCI Receive Error", "SCI Receive Data Full",
789                                "SCI Transmit Data Empty", "SCI Break" };
790
791         if (port->irqs[0] == port->irqs[1]) {
792                 if (unlikely(!port->irqs[0]))
793                         return -ENODEV;
794
795                 if (request_irq(port->irqs[0], sci_mpxed_interrupt,
796                                 IRQF_DISABLED, "sci", port)) {
797                         dev_err(port->port.dev, "Can't allocate IRQ\n");
798                         return -ENODEV;
799                 }
800         } else {
801                 for (i = 0; i < ARRAY_SIZE(handlers); i++) {
802                         if (unlikely(!port->irqs[i]))
803                                 continue;
804
805                         if (request_irq(port->irqs[i], handlers[i],
806                                         IRQF_DISABLED, desc[i], port)) {
807                                 dev_err(port->port.dev, "Can't allocate IRQ\n");
808                                 return -ENODEV;
809                         }
810                 }
811         }
812
813         return 0;
814 }
815
816 static void sci_free_irq(struct sci_port *port)
817 {
818         int i;
819
820         if (port->irqs[0] == port->irqs[1])
821                 free_irq(port->irqs[0], port);
822         else {
823                 for (i = 0; i < ARRAY_SIZE(port->irqs); i++) {
824                         if (!port->irqs[i])
825                                 continue;
826
827                         free_irq(port->irqs[i], port);
828                 }
829         }
830 }
831
832 static unsigned int sci_tx_empty(struct uart_port *port)
833 {
834         /* Can't detect */
835         return TIOCSER_TEMT;
836 }
837
838 static void sci_set_mctrl(struct uart_port *port, unsigned int mctrl)
839 {
840         /* This routine is used for seting signals of: DTR, DCD, CTS/RTS */
841         /* We use SCIF's hardware for CTS/RTS, so don't need any for that. */
842         /* If you have signals for DTR and DCD, please implement here. */
843 }
844
845 static unsigned int sci_get_mctrl(struct uart_port *port)
846 {
847         /* This routine is used for geting signals of: DTR, DCD, DSR, RI,
848            and CTS/RTS */
849
850         return TIOCM_DTR | TIOCM_RTS | TIOCM_DSR;
851 }
852
853 static void sci_start_tx(struct uart_port *port)
854 {
855         unsigned short ctrl;
856
857         /* Set TIE (Transmit Interrupt Enable) bit in SCSCR */
858         ctrl = sci_in(port, SCSCR);
859         ctrl |= SCI_CTRL_FLAGS_TIE;
860         sci_out(port, SCSCR, ctrl);
861 }
862
863 static void sci_stop_tx(struct uart_port *port)
864 {
865         unsigned short ctrl;
866
867         /* Clear TIE (Transmit Interrupt Enable) bit in SCSCR */
868         ctrl = sci_in(port, SCSCR);
869         ctrl &= ~SCI_CTRL_FLAGS_TIE;
870         sci_out(port, SCSCR, ctrl);
871 }
872
873 static void sci_start_rx(struct uart_port *port, unsigned int tty_start)
874 {
875         unsigned short ctrl;
876
877         /* Set RIE (Receive Interrupt Enable) bit in SCSCR */
878         ctrl = sci_in(port, SCSCR);
879         ctrl |= SCI_CTRL_FLAGS_RIE | SCI_CTRL_FLAGS_REIE;
880         sci_out(port, SCSCR, ctrl);
881 }
882
883 static void sci_stop_rx(struct uart_port *port)
884 {
885         unsigned short ctrl;
886
887         /* Clear RIE (Receive Interrupt Enable) bit in SCSCR */
888         ctrl = sci_in(port, SCSCR);
889         ctrl &= ~(SCI_CTRL_FLAGS_RIE | SCI_CTRL_FLAGS_REIE);
890         sci_out(port, SCSCR, ctrl);
891 }
892
893 static void sci_enable_ms(struct uart_port *port)
894 {
895         /* Nothing here yet .. */
896 }
897
898 static void sci_break_ctl(struct uart_port *port, int break_state)
899 {
900         /* Nothing here yet .. */
901 }
902
903 static int sci_startup(struct uart_port *port)
904 {
905         struct sci_port *s = &sci_ports[port->line];
906
907         if (s->enable)
908                 s->enable(port);
909
910 #ifdef CONFIG_HAVE_CLK
911         s->clk = clk_get(NULL, "module_clk");
912 #endif
913
914         sci_request_irq(s);
915         sci_start_tx(port);
916         sci_start_rx(port, 1);
917
918         return 0;
919 }
920
921 static void sci_shutdown(struct uart_port *port)
922 {
923         struct sci_port *s = &sci_ports[port->line];
924
925         sci_stop_rx(port);
926         sci_stop_tx(port);
927         sci_free_irq(s);
928
929         if (s->disable)
930                 s->disable(port);
931
932 #ifdef CONFIG_HAVE_CLK
933         clk_put(s->clk);
934         s->clk = NULL;
935 #endif
936 }
937
938 static void sci_set_termios(struct uart_port *port, struct ktermios *termios,
939                             struct ktermios *old)
940 {
941         struct sci_port *s = &sci_ports[port->line];
942         unsigned int status, baud, smr_val;
943         int t = -1;
944
945         baud = uart_get_baud_rate(port, termios, old, 0, port->uartclk/16);
946         if (likely(baud))
947                 t = SCBRR_VALUE(baud, port->uartclk);
948
949         do {
950                 status = sci_in(port, SCxSR);
951         } while (!(status & SCxSR_TEND(port)));
952
953         sci_out(port, SCSCR, 0x00);     /* TE=0, RE=0, CKE1=0 */
954
955         if (port->type != PORT_SCI)
956                 sci_out(port, SCFCR, SCFCR_RFRST | SCFCR_TFRST);
957
958         smr_val = sci_in(port, SCSMR) & 3;
959         if ((termios->c_cflag & CSIZE) == CS7)
960                 smr_val |= 0x40;
961         if (termios->c_cflag & PARENB)
962                 smr_val |= 0x20;
963         if (termios->c_cflag & PARODD)
964                 smr_val |= 0x30;
965         if (termios->c_cflag & CSTOPB)
966                 smr_val |= 0x08;
967
968         uart_update_timeout(port, termios->c_cflag, baud);
969
970         sci_out(port, SCSMR, smr_val);
971
972         if (t > 0) {
973                 if (t >= 256) {
974                         sci_out(port, SCSMR, (sci_in(port, SCSMR) & ~3) | 1);
975                         t >>= 2;
976                 } else
977                         sci_out(port, SCSMR, sci_in(port, SCSMR) & ~3);
978
979                 sci_out(port, SCBRR, t);
980                 udelay((1000000+(baud-1)) / baud); /* Wait one bit interval */
981         }
982
983         if (likely(s->init_pins))
984                 s->init_pins(port, termios->c_cflag);
985
986         sci_out(port, SCSCR, SCSCR_INIT(port));
987
988         if ((termios->c_cflag & CREAD) != 0)
989                 sci_start_rx(port, 0);
990 }
991
992 static const char *sci_type(struct uart_port *port)
993 {
994         switch (port->type) {
995         case PORT_IRDA:
996                 return "irda";
997         case PORT_SCI:
998                 return "sci";
999         case PORT_SCIF:
1000                 return "scif";
1001         case PORT_SCIFA:
1002                 return "scifa";
1003         }
1004
1005         return NULL;
1006 }
1007
1008 static void sci_release_port(struct uart_port *port)
1009 {
1010         /* Nothing here yet .. */
1011 }
1012
1013 static int sci_request_port(struct uart_port *port)
1014 {
1015         /* Nothing here yet .. */
1016         return 0;
1017 }
1018
1019 static void sci_config_port(struct uart_port *port, int flags)
1020 {
1021         struct sci_port *s = &sci_ports[port->line];
1022
1023         port->type = s->type;
1024
1025         switch (port->type) {
1026         case PORT_SCI:
1027                 s->init_pins = sci_init_pins_sci;
1028                 break;
1029         case PORT_SCIF:
1030         case PORT_SCIFA:
1031                 s->init_pins = sci_init_pins_scif;
1032                 break;
1033         case PORT_IRDA:
1034                 s->init_pins = sci_init_pins_irda;
1035                 break;
1036         }
1037
1038         if (port->flags & UPF_IOREMAP && !port->membase) {
1039 #if defined(CONFIG_SUPERH64)
1040                 port->mapbase = onchip_remap(SCIF_ADDR_SH5, 1024, "SCIF");
1041                 port->membase = (void __iomem *)port->mapbase;
1042 #else
1043                 port->membase = ioremap_nocache(port->mapbase, 0x40);
1044 #endif
1045
1046                 dev_err(port->dev, "can't remap port#%d\n", port->line);
1047         }
1048 }
1049
1050 static int sci_verify_port(struct uart_port *port, struct serial_struct *ser)
1051 {
1052         struct sci_port *s = &sci_ports[port->line];
1053
1054         if (ser->irq != s->irqs[SCIx_TXI_IRQ] || ser->irq > nr_irqs)
1055                 return -EINVAL;
1056         if (ser->baud_base < 2400)
1057                 /* No paper tape reader for Mitch.. */
1058                 return -EINVAL;
1059
1060         return 0;
1061 }
1062
1063 static struct uart_ops sci_uart_ops = {
1064         .tx_empty       = sci_tx_empty,
1065         .set_mctrl      = sci_set_mctrl,
1066         .get_mctrl      = sci_get_mctrl,
1067         .start_tx       = sci_start_tx,
1068         .stop_tx        = sci_stop_tx,
1069         .stop_rx        = sci_stop_rx,
1070         .enable_ms      = sci_enable_ms,
1071         .break_ctl      = sci_break_ctl,
1072         .startup        = sci_startup,
1073         .shutdown       = sci_shutdown,
1074         .set_termios    = sci_set_termios,
1075         .type           = sci_type,
1076         .release_port   = sci_release_port,
1077         .request_port   = sci_request_port,
1078         .config_port    = sci_config_port,
1079         .verify_port    = sci_verify_port,
1080 #ifdef CONFIG_CONSOLE_POLL
1081         .poll_get_char  = sci_poll_get_char,
1082         .poll_put_char  = sci_poll_put_char,
1083 #endif
1084 };
1085
1086 static void __init sci_init_ports(void)
1087 {
1088         static int first = 1;
1089         int i;
1090
1091         if (!first)
1092                 return;
1093
1094         first = 0;
1095
1096         for (i = 0; i < SCI_NPORTS; i++) {
1097                 sci_ports[i].port.ops           = &sci_uart_ops;
1098                 sci_ports[i].port.iotype        = UPIO_MEM;
1099                 sci_ports[i].port.line          = i;
1100                 sci_ports[i].port.fifosize      = 1;
1101
1102 #if defined(__H8300H__) || defined(__H8300S__)
1103 #ifdef __H8300S__
1104                 sci_ports[i].enable     = h8300_sci_enable;
1105                 sci_ports[i].disable    = h8300_sci_disable;
1106 #endif
1107                 sci_ports[i].port.uartclk = CONFIG_CPU_CLOCK;
1108 #elif defined(CONFIG_HAVE_CLK)
1109                 /*
1110                  * XXX: We should use a proper SCI/SCIF clock
1111                  */
1112                 {
1113                         struct clk *clk = clk_get(NULL, "module_clk");
1114                         sci_ports[i].port.uartclk = clk_get_rate(clk);
1115                         clk_put(clk);
1116                 }
1117 #else
1118 #error "Need a valid uartclk"
1119 #endif
1120
1121                 sci_ports[i].break_timer.data = (unsigned long)&sci_ports[i];
1122                 sci_ports[i].break_timer.function = sci_break_timer;
1123
1124                 init_timer(&sci_ports[i].break_timer);
1125         }
1126 }
1127
1128 int __init early_sci_setup(struct uart_port *port)
1129 {
1130         if (unlikely(port->line > SCI_NPORTS))
1131                 return -ENODEV;
1132
1133         sci_init_ports();
1134
1135         sci_ports[port->line].port.membase      = port->membase;
1136         sci_ports[port->line].port.mapbase      = port->mapbase;
1137         sci_ports[port->line].port.type         = port->type;
1138
1139         return 0;
1140 }
1141
1142 #ifdef CONFIG_SERIAL_SH_SCI_CONSOLE
1143 /*
1144  *      Print a string to the serial port trying not to disturb
1145  *      any possible real use of the port...
1146  */
1147 static void serial_console_write(struct console *co, const char *s,
1148                                  unsigned count)
1149 {
1150         struct uart_port *port = &serial_console_port->port;
1151         int i;
1152
1153         for (i = 0; i < count; i++) {
1154                 if (*s == 10)
1155                         sci_poll_put_char(port, '\r');
1156
1157                 sci_poll_put_char(port, *s++);
1158         }
1159 }
1160
1161 static int __init serial_console_setup(struct console *co, char *options)
1162 {
1163         struct uart_port *port;
1164         int baud = 115200;
1165         int bits = 8;
1166         int parity = 'n';
1167         int flow = 'n';
1168         int ret;
1169
1170         /*
1171          * Check whether an invalid uart number has been specified, and
1172          * if so, search for the first available port that does have
1173          * console support.
1174          */
1175         if (co->index >= SCI_NPORTS)
1176                 co->index = 0;
1177
1178         serial_console_port = &sci_ports[co->index];
1179         port = &serial_console_port->port;
1180
1181         /*
1182          * Also need to check port->type, we don't actually have any
1183          * UPIO_PORT ports, but uart_report_port() handily misreports
1184          * it anyways if we don't have a port available by the time this is
1185          * called.
1186          */
1187         if (!port->type)
1188                 return -ENODEV;
1189         if (!port->membase || !port->mapbase)
1190                 return -ENODEV;
1191
1192         port->type = serial_console_port->type;
1193
1194 #ifdef CONFIG_HAVE_CLK
1195         if (!serial_console_port->clk)
1196                 serial_console_port->clk = clk_get(NULL, "module_clk");
1197 #endif
1198
1199         if (port->flags & UPF_IOREMAP)
1200                 sci_config_port(port, 0);
1201
1202         if (serial_console_port->enable)
1203                 serial_console_port->enable(port);
1204
1205         if (options)
1206                 uart_parse_options(options, &baud, &parity, &bits, &flow);
1207
1208         ret = uart_set_options(port, co, baud, parity, bits, flow);
1209 #if defined(__H8300H__) || defined(__H8300S__)
1210         /* disable rx interrupt */
1211         if (ret == 0)
1212                 sci_stop_rx(port);
1213 #endif
1214         return ret;
1215 }
1216
1217 static struct console serial_console = {
1218         .name           = "ttySC",
1219         .device         = uart_console_device,
1220         .write          = serial_console_write,
1221         .setup          = serial_console_setup,
1222         .flags          = CON_PRINTBUFFER,
1223         .index          = -1,
1224         .data           = &sci_uart_driver,
1225 };
1226
1227 static int __init sci_console_init(void)
1228 {
1229         sci_init_ports();
1230         register_console(&serial_console);
1231         return 0;
1232 }
1233 console_initcall(sci_console_init);
1234 #endif /* CONFIG_SERIAL_SH_SCI_CONSOLE */
1235
1236 #if defined(CONFIG_SERIAL_SH_SCI_CONSOLE)
1237 #define SCI_CONSOLE     (&serial_console)
1238 #else
1239 #define SCI_CONSOLE     0
1240 #endif
1241
1242 static char banner[] __initdata =
1243         KERN_INFO "SuperH SCI(F) driver initialized\n";
1244
1245 static struct uart_driver sci_uart_driver = {
1246         .owner          = THIS_MODULE,
1247         .driver_name    = "sci",
1248         .dev_name       = "ttySC",
1249         .major          = SCI_MAJOR,
1250         .minor          = SCI_MINOR_START,
1251         .nr             = SCI_NPORTS,
1252         .cons           = SCI_CONSOLE,
1253 };
1254
1255 /*
1256  * Register a set of serial devices attached to a platform device.  The
1257  * list is terminated with a zero flags entry, which means we expect
1258  * all entries to have at least UPF_BOOT_AUTOCONF set. Platforms that need
1259  * remapping (such as sh64) should also set UPF_IOREMAP.
1260  */
1261 static int __devinit sci_probe(struct platform_device *dev)
1262 {
1263         struct plat_sci_port *p = dev->dev.platform_data;
1264         int i, ret = -EINVAL;
1265
1266         for (i = 0; p && p->flags != 0; p++, i++) {
1267                 struct sci_port *sciport = &sci_ports[i];
1268
1269                 /* Sanity check */
1270                 if (unlikely(i == SCI_NPORTS)) {
1271                         dev_notice(&dev->dev, "Attempting to register port "
1272                                    "%d when only %d are available.\n",
1273                                    i+1, SCI_NPORTS);
1274                         dev_notice(&dev->dev, "Consider bumping "
1275                                    "CONFIG_SERIAL_SH_SCI_NR_UARTS!\n");
1276                         break;
1277                 }
1278
1279                 sciport->port.mapbase   = p->mapbase;
1280
1281                 if (p->mapbase && !p->membase) {
1282                         if (p->flags & UPF_IOREMAP) {
1283                                 p->membase = ioremap_nocache(p->mapbase, 0x40);
1284                                 if (IS_ERR(p->membase)) {
1285                                         ret = PTR_ERR(p->membase);
1286                                         goto err_unreg;
1287                                 }
1288                         } else {
1289                                 /*
1290                                  * For the simple (and majority of) cases
1291                                  * where we don't need to do any remapping,
1292                                  * just cast the cookie directly.
1293                                  */
1294                                 p->membase = (void __iomem *)p->mapbase;
1295                         }
1296                 }
1297
1298                 sciport->port.membase   = p->membase;
1299
1300                 sciport->port.irq       = p->irqs[SCIx_TXI_IRQ];
1301                 sciport->port.flags     = p->flags;
1302                 sciport->port.dev       = &dev->dev;
1303
1304                 sciport->type           = sciport->port.type = p->type;
1305
1306                 memcpy(&sciport->irqs, &p->irqs, sizeof(p->irqs));
1307
1308                 uart_add_one_port(&sci_uart_driver, &sciport->port);
1309         }
1310
1311 #ifdef CONFIG_HAVE_CLK
1312         cpufreq_register_notifier(&sci_nb, CPUFREQ_TRANSITION_NOTIFIER);
1313 #endif
1314
1315 #ifdef CONFIG_SH_STANDARD_BIOS
1316         sh_bios_gdb_detach();
1317 #endif
1318
1319         return 0;
1320
1321 err_unreg:
1322         for (i = i - 1; i >= 0; i--)
1323                 uart_remove_one_port(&sci_uart_driver, &sci_ports[i].port);
1324
1325         return ret;
1326 }
1327
1328 static int __devexit sci_remove(struct platform_device *dev)
1329 {
1330         int i;
1331
1332 #ifdef CONFIG_HAVE_CLK
1333         cpufreq_unregister_notifier(&sci_nb, CPUFREQ_TRANSITION_NOTIFIER);
1334 #endif
1335
1336         for (i = 0; i < SCI_NPORTS; i++)
1337                 uart_remove_one_port(&sci_uart_driver, &sci_ports[i].port);
1338
1339         return 0;
1340 }
1341
1342 static int sci_suspend(struct platform_device *dev, pm_message_t state)
1343 {
1344         int i;
1345
1346         for (i = 0; i < SCI_NPORTS; i++) {
1347                 struct sci_port *p = &sci_ports[i];
1348
1349                 if (p->type != PORT_UNKNOWN && p->port.dev == &dev->dev)
1350                         uart_suspend_port(&sci_uart_driver, &p->port);
1351         }
1352
1353         return 0;
1354 }
1355
1356 static int sci_resume(struct platform_device *dev)
1357 {
1358         int i;
1359
1360         for (i = 0; i < SCI_NPORTS; i++) {
1361                 struct sci_port *p = &sci_ports[i];
1362
1363                 if (p->type != PORT_UNKNOWN && p->port.dev == &dev->dev)
1364                         uart_resume_port(&sci_uart_driver, &p->port);
1365         }
1366
1367         return 0;
1368 }
1369
1370 static struct platform_driver sci_driver = {
1371         .probe          = sci_probe,
1372         .remove         = __devexit_p(sci_remove),
1373         .suspend        = sci_suspend,
1374         .resume         = sci_resume,
1375         .driver         = {
1376                 .name   = "sh-sci",
1377                 .owner  = THIS_MODULE,
1378         },
1379 };
1380
1381 static int __init sci_init(void)
1382 {
1383         int ret;
1384
1385         printk(banner);
1386
1387         sci_init_ports();
1388
1389         ret = uart_register_driver(&sci_uart_driver);
1390         if (likely(ret == 0)) {
1391                 ret = platform_driver_register(&sci_driver);
1392                 if (unlikely(ret))
1393                         uart_unregister_driver(&sci_uart_driver);
1394         }
1395
1396         return ret;
1397 }
1398
1399 static void __exit sci_exit(void)
1400 {
1401         platform_driver_unregister(&sci_driver);
1402         uart_unregister_driver(&sci_uart_driver);
1403 }
1404
1405 module_init(sci_init);
1406 module_exit(sci_exit);
1407
1408 MODULE_LICENSE("GPL");
1409 MODULE_ALIAS("platform:sh-sci");