]> pilppa.org Git - linux-2.6-omap-h63xx.git/blob - drivers/video/chipsfb.c
Merge master.kernel.org:/pub/scm/linux/kernel/git/wim/linux-2.6-watchdog
[linux-2.6-omap-h63xx.git] / drivers / video / chipsfb.c
1 /*
2  *  drivers/video/chipsfb.c -- frame buffer device for
3  *  Chips & Technologies 65550 chip.
4  *
5  *  Copyright (C) 1998-2002 Paul Mackerras
6  *
7  *  This file is derived from the Powermac "chips" driver:
8  *  Copyright (C) 1997 Fabio Riccardi.
9  *  And from the frame buffer device for Open Firmware-initialized devices:
10  *  Copyright (C) 1997 Geert Uytterhoeven.
11  *
12  *  This file is subject to the terms and conditions of the GNU General Public
13  *  License. See the file COPYING in the main directory of this archive for
14  *  more details.
15  */
16
17 #include <linux/config.h>
18 #include <linux/module.h>
19 #include <linux/kernel.h>
20 #include <linux/errno.h>
21 #include <linux/string.h>
22 #include <linux/mm.h>
23 #include <linux/tty.h>
24 #include <linux/slab.h>
25 #include <linux/vmalloc.h>
26 #include <linux/delay.h>
27 #include <linux/interrupt.h>
28 #include <linux/fb.h>
29 #include <linux/init.h>
30 #include <linux/pci.h>
31 #include <linux/console.h>
32 #include <asm/io.h>
33
34 #ifdef CONFIG_PMAC_BACKLIGHT
35 #include <asm/backlight.h>
36 #endif
37
38 /*
39  * Since we access the display with inb/outb to fixed port numbers,
40  * we can only handle one 6555x chip.  -- paulus
41  */
42 #define write_ind(num, val, ap, dp)     do { \
43         outb((num), (ap)); outb((val), (dp)); \
44 } while (0)
45 #define read_ind(num, var, ap, dp)      do { \
46         outb((num), (ap)); var = inb((dp)); \
47 } while (0)
48
49 /* extension registers */
50 #define write_xr(num, val)      write_ind(num, val, 0x3d6, 0x3d7)
51 #define read_xr(num, var)       read_ind(num, var, 0x3d6, 0x3d7)
52 /* flat panel registers */
53 #define write_fr(num, val)      write_ind(num, val, 0x3d0, 0x3d1)
54 #define read_fr(num, var)       read_ind(num, var, 0x3d0, 0x3d1)
55 /* CRTC registers */
56 #define write_cr(num, val)      write_ind(num, val, 0x3d4, 0x3d5)
57 #define read_cr(num, var)       read_ind(num, var, 0x3d4, 0x3d5)
58 /* graphics registers */
59 #define write_gr(num, val)      write_ind(num, val, 0x3ce, 0x3cf)
60 #define read_gr(num, var)       read_ind(num, var, 0x3ce, 0x3cf)
61 /* sequencer registers */
62 #define write_sr(num, val)      write_ind(num, val, 0x3c4, 0x3c5)
63 #define read_sr(num, var)       read_ind(num, var, 0x3c4, 0x3c5)
64 /* attribute registers - slightly strange */
65 #define write_ar(num, val)      do { \
66         inb(0x3da); write_ind(num, val, 0x3c0, 0x3c0); \
67 } while (0)
68 #define read_ar(num, var)       do { \
69         inb(0x3da); read_ind(num, var, 0x3c0, 0x3c1); \
70 } while (0)
71
72 /*
73  * Exported functions
74  */
75 int chips_init(void);
76
77 static int chipsfb_pci_init(struct pci_dev *dp, const struct pci_device_id *);
78 static int chipsfb_check_var(struct fb_var_screeninfo *var,
79                              struct fb_info *info);
80 static int chipsfb_set_par(struct fb_info *info);
81 static int chipsfb_setcolreg(u_int regno, u_int red, u_int green, u_int blue,
82                              u_int transp, struct fb_info *info);
83 static int chipsfb_blank(int blank, struct fb_info *info);
84
85 static struct fb_ops chipsfb_ops = {
86         .owner          = THIS_MODULE,
87         .fb_check_var   = chipsfb_check_var,
88         .fb_set_par     = chipsfb_set_par,
89         .fb_setcolreg   = chipsfb_setcolreg,
90         .fb_blank       = chipsfb_blank,
91         .fb_fillrect    = cfb_fillrect,
92         .fb_copyarea    = cfb_copyarea,
93         .fb_imageblit   = cfb_imageblit,
94 };
95
96 static int chipsfb_check_var(struct fb_var_screeninfo *var,
97                              struct fb_info *info)
98 {
99         if (var->xres > 800 || var->yres > 600
100             || var->xres_virtual > 800 || var->yres_virtual > 600
101             || (var->bits_per_pixel != 8 && var->bits_per_pixel != 16)
102             || var->nonstd
103             || (var->vmode & FB_VMODE_MASK) != FB_VMODE_NONINTERLACED)
104                 return -EINVAL;
105
106         var->xres = var->xres_virtual = 800;
107         var->yres = var->yres_virtual = 600;
108
109         return 0;
110 }
111
112 static int chipsfb_set_par(struct fb_info *info)
113 {
114         if (info->var.bits_per_pixel == 16) {
115                 write_cr(0x13, 200);            // Set line length (doublewords)
116                 write_xr(0x81, 0x14);           // 15 bit (555) color mode
117                 write_xr(0x82, 0x00);           // Disable palettes
118                 write_xr(0x20, 0x10);           // 16 bit blitter mode
119
120                 info->fix.line_length = 800*2;
121                 info->fix.visual = FB_VISUAL_TRUECOLOR;
122
123                 info->var.red.offset = 10;
124                 info->var.green.offset = 5;
125                 info->var.blue.offset = 0;
126                 info->var.red.length = info->var.green.length =
127                         info->var.blue.length = 5;
128                 
129         } else {
130                 /* p->var.bits_per_pixel == 8 */
131                 write_cr(0x13, 100);            // Set line length (doublewords)
132                 write_xr(0x81, 0x12);           // 8 bit color mode
133                 write_xr(0x82, 0x08);           // Graphics gamma enable
134                 write_xr(0x20, 0x00);           // 8 bit blitter mode
135
136                 info->fix.line_length = 800;
137                 info->fix.visual = FB_VISUAL_PSEUDOCOLOR;               
138
139                 info->var.red.offset = info->var.green.offset =
140                         info->var.blue.offset = 0;
141                 info->var.red.length = info->var.green.length =
142                         info->var.blue.length = 8;
143                 
144         }
145         return 0;
146 }
147
148 static int chipsfb_blank(int blank, struct fb_info *info)
149 {
150 #ifdef CONFIG_PMAC_BACKLIGHT
151         mutex_lock(&pmac_backlight_mutex);
152
153         if (pmac_backlight) {
154                 down(&pmac_backlight->sem);
155
156                 /* used to disable backlight only for blank > 1, but it seems
157                  * useful at blank = 1 too (saves battery, extends backlight
158                  * life)
159                  */
160                 if (blank)
161                         pmac_backlight->props->power = FB_BLANK_POWERDOWN;
162                 else
163                         pmac_backlight->props->power = FB_BLANK_UNBLANK;
164                 pmac_backlight->props->update_status(pmac_backlight);
165                 up(&pmac_backlight->sem);
166         }
167
168         mutex_unlock(&pmac_backlight_mutex);
169 #endif /* CONFIG_PMAC_BACKLIGHT */
170
171         return 1;       /* get fb_blank to set the colormap to all black */
172 }
173
174 static int chipsfb_setcolreg(u_int regno, u_int red, u_int green, u_int blue,
175                              u_int transp, struct fb_info *info)
176 {
177         if (regno > 255)
178                 return 1;
179         red >>= 8;
180         green >>= 8;
181         blue >>= 8;
182         outb(regno, 0x3c8);
183         udelay(1);
184         outb(red, 0x3c9);
185         outb(green, 0x3c9);
186         outb(blue, 0x3c9);
187
188         return 0;
189 }
190
191 struct chips_init_reg {
192         unsigned char addr;
193         unsigned char data;
194 };
195
196 static struct chips_init_reg chips_init_sr[] = {
197         { 0x00, 0x03 },
198         { 0x01, 0x01 },
199         { 0x02, 0x0f },
200         { 0x04, 0x0e }
201 };
202
203 static struct chips_init_reg chips_init_gr[] = {
204         { 0x05, 0x00 },
205         { 0x06, 0x0d },
206         { 0x08, 0xff }
207 };
208
209 static struct chips_init_reg chips_init_ar[] = {
210         { 0x10, 0x01 },
211         { 0x12, 0x0f },
212         { 0x13, 0x00 }
213 };
214
215 static struct chips_init_reg chips_init_cr[] = {
216         { 0x00, 0x7f },
217         { 0x01, 0x63 },
218         { 0x02, 0x63 },
219         { 0x03, 0x83 },
220         { 0x04, 0x66 },
221         { 0x05, 0x10 },
222         { 0x06, 0x72 },
223         { 0x07, 0x3e },
224         { 0x08, 0x00 },
225         { 0x09, 0x40 },
226         { 0x0c, 0x00 },
227         { 0x0d, 0x00 },
228         { 0x10, 0x59 },
229         { 0x11, 0x0d },
230         { 0x12, 0x57 },
231         { 0x13, 0x64 },
232         { 0x14, 0x00 },
233         { 0x15, 0x57 },
234         { 0x16, 0x73 },
235         { 0x17, 0xe3 },
236         { 0x18, 0xff },
237         { 0x30, 0x02 },
238         { 0x31, 0x02 },
239         { 0x32, 0x02 },
240         { 0x33, 0x02 },
241         { 0x40, 0x00 },
242         { 0x41, 0x00 },
243         { 0x40, 0x80 }
244 };
245
246 static struct chips_init_reg chips_init_fr[] = {
247         { 0x01, 0x02 },
248         { 0x03, 0x08 },
249         { 0x04, 0x81 },
250         { 0x05, 0x21 },
251         { 0x08, 0x0c },
252         { 0x0a, 0x74 },
253         { 0x0b, 0x11 },
254         { 0x10, 0x0c },
255         { 0x11, 0xe0 },
256         /* { 0x12, 0x40 }, -- 3400 needs 40, 2400 needs 48, no way to tell */
257         { 0x20, 0x63 },
258         { 0x21, 0x68 },
259         { 0x22, 0x19 },
260         { 0x23, 0x7f },
261         { 0x24, 0x68 },
262         { 0x26, 0x00 },
263         { 0x27, 0x0f },
264         { 0x30, 0x57 },
265         { 0x31, 0x58 },
266         { 0x32, 0x0d },
267         { 0x33, 0x72 },
268         { 0x34, 0x02 },
269         { 0x35, 0x22 },
270         { 0x36, 0x02 },
271         { 0x37, 0x00 }
272 };
273
274 static struct chips_init_reg chips_init_xr[] = {
275         { 0xce, 0x00 },         /* set default memory clock */
276         { 0xcc, 0x43 },         /* memory clock ratio */
277         { 0xcd, 0x18 },
278         { 0xce, 0xa1 },
279         { 0xc8, 0x84 },
280         { 0xc9, 0x0a },
281         { 0xca, 0x00 },
282         { 0xcb, 0x20 },
283         { 0xcf, 0x06 },
284         { 0xd0, 0x0e },
285         { 0x09, 0x01 },
286         { 0x0a, 0x02 },
287         { 0x0b, 0x01 },
288         { 0x20, 0x00 },
289         { 0x40, 0x03 },
290         { 0x41, 0x01 },
291         { 0x42, 0x00 },
292         { 0x80, 0x82 },
293         { 0x81, 0x12 },
294         { 0x82, 0x08 },
295         { 0xa0, 0x00 },
296         { 0xa8, 0x00 }
297 };
298
299 static void __init chips_hw_init(void)
300 {
301         int i;
302
303         for (i = 0; i < ARRAY_SIZE(chips_init_xr); ++i)
304                 write_xr(chips_init_xr[i].addr, chips_init_xr[i].data);
305         outb(0x29, 0x3c2); /* set misc output reg */
306         for (i = 0; i < ARRAY_SIZE(chips_init_sr); ++i)
307                 write_sr(chips_init_sr[i].addr, chips_init_sr[i].data);
308         for (i = 0; i < ARRAY_SIZE(chips_init_gr); ++i)
309                 write_gr(chips_init_gr[i].addr, chips_init_gr[i].data);
310         for (i = 0; i < ARRAY_SIZE(chips_init_ar); ++i)
311                 write_ar(chips_init_ar[i].addr, chips_init_ar[i].data);
312         for (i = 0; i < ARRAY_SIZE(chips_init_cr); ++i)
313                 write_cr(chips_init_cr[i].addr, chips_init_cr[i].data);
314         for (i = 0; i < ARRAY_SIZE(chips_init_fr); ++i)
315                 write_fr(chips_init_fr[i].addr, chips_init_fr[i].data);
316 }
317
318 static struct fb_fix_screeninfo chipsfb_fix __initdata = {
319         .id =           "C&T 65550",
320         .type =         FB_TYPE_PACKED_PIXELS,
321         .visual =       FB_VISUAL_PSEUDOCOLOR,
322         .accel =        FB_ACCEL_NONE,
323         .line_length =  800,
324
325 // FIXME: Assumes 1MB frame buffer, but 65550 supports 1MB or 2MB.
326 // * "3500" PowerBook G3 (the original PB G3) has 2MB.
327 // * 2400 has 1MB composed of 2 Mitsubishi M5M4V4265CTP DRAM chips.
328 //   Motherboard actually supports 2MB -- there are two blank locations
329 //   for a second pair of DRAMs.  (Thanks, Apple!)
330 // * 3400 has 1MB (I think).  Don't know if it's expandable.
331 // -- Tim Seufert
332         .smem_len =     0x100000,       /* 1MB */
333 };
334
335 static struct fb_var_screeninfo chipsfb_var __initdata = {
336         .xres = 800,
337         .yres = 600,
338         .xres_virtual = 800,
339         .yres_virtual = 600,
340         .bits_per_pixel = 8,
341         .red = { .length = 8 },
342         .green = { .length = 8 },
343         .blue = { .length = 8 },
344         .height = -1,
345         .width = -1,
346         .vmode = FB_VMODE_NONINTERLACED,
347         .pixclock = 10000,
348         .left_margin = 16,
349         .right_margin = 16,
350         .upper_margin = 16,
351         .lower_margin = 16,
352         .hsync_len = 8,
353         .vsync_len = 8,
354 };
355
356 static void __init init_chips(struct fb_info *p, unsigned long addr)
357 {
358         memset(p->screen_base, 0, 0x100000);
359
360         p->fix = chipsfb_fix;
361         p->fix.smem_start = addr;
362
363         p->var = chipsfb_var;
364
365         p->fbops = &chipsfb_ops;
366         p->flags = FBINFO_DEFAULT;
367
368         fb_alloc_cmap(&p->cmap, 256, 0);
369
370         chips_hw_init();
371 }
372
373 static int __devinit
374 chipsfb_pci_init(struct pci_dev *dp, const struct pci_device_id *ent)
375 {
376         struct fb_info *p;
377         unsigned long addr, size;
378         unsigned short cmd;
379         int rc = -ENODEV;
380
381         if (pci_enable_device(dp) < 0) {
382                 dev_err(&dp->dev, "Cannot enable PCI device\n");
383                 goto err_out;
384         }
385
386         if ((dp->resource[0].flags & IORESOURCE_MEM) == 0)
387                 goto err_disable;
388         addr = pci_resource_start(dp, 0);
389         size = pci_resource_len(dp, 0);
390         if (addr == 0)
391                 goto err_disable;
392
393         p = framebuffer_alloc(0, &dp->dev);
394         if (p == NULL) {
395                 dev_err(&dp->dev, "Cannot allocate framebuffer structure\n");
396                 rc = -ENOMEM;
397                 goto err_disable;
398         }
399
400         if (pci_request_region(dp, 0, "chipsfb") != 0) {
401                 dev_err(&dp->dev, "Cannot request framebuffer\n");
402                 rc = -EBUSY;
403                 goto err_release_fb;
404         }
405
406 #ifdef __BIG_ENDIAN
407         addr += 0x800000;       // Use big-endian aperture
408 #endif
409
410         /* we should use pci_enable_device here, but,
411            the device doesn't declare its I/O ports in its BARs
412            so pci_enable_device won't turn on I/O responses */
413         pci_read_config_word(dp, PCI_COMMAND, &cmd);
414         cmd |= 3;       /* enable memory and IO space */
415         pci_write_config_word(dp, PCI_COMMAND, cmd);
416
417 #ifdef CONFIG_PMAC_BACKLIGHT
418         /* turn on the backlight */
419         mutex_lock(&pmac_backlight_mutex);
420         if (pmac_backlight) {
421                 down(&pmac_backlight->sem);
422                 pmac_backlight->props->power = FB_BLANK_UNBLANK;
423                 pmac_backlight->props->update_status(pmac_backlight);
424                 up(&pmac_backlight->sem);
425         }
426         mutex_unlock(&pmac_backlight_mutex);
427 #endif /* CONFIG_PMAC_BACKLIGHT */
428
429 #ifdef CONFIG_PPC
430         p->screen_base = __ioremap(addr, 0x200000, _PAGE_NO_CACHE);
431 #else
432         p->screen_base = ioremap(addr, 0x200000);
433 #endif
434         if (p->screen_base == NULL) {
435                 dev_err(&dp->dev, "Cannot map framebuffer\n");
436                 rc = -ENOMEM;
437                 goto err_release_pci;
438         }
439
440         pci_set_drvdata(dp, p);
441         p->device = &dp->dev;
442
443         init_chips(p, addr);
444
445         if (register_framebuffer(p) < 0) {
446                 dev_err(&dp->dev,"C&T 65550 framebuffer failed to register\n");
447                 goto err_unmap;
448         }
449
450         dev_info(&dp->dev,"fb%d: Chips 65550 frame buffer"
451                  " (%dK RAM detected)\n",
452                  p->node, p->fix.smem_len / 1024);
453
454         return 0;
455
456  err_unmap:
457         iounmap(p->screen_base);
458  err_release_pci:
459         pci_release_region(dp, 0);
460  err_release_fb:
461         framebuffer_release(p);
462  err_disable:
463  err_out:
464         return rc;
465 }
466
467 static void __devexit chipsfb_remove(struct pci_dev *dp)
468 {
469         struct fb_info *p = pci_get_drvdata(dp);
470
471         if (p->screen_base == NULL)
472                 return;
473         unregister_framebuffer(p);
474         iounmap(p->screen_base);
475         p->screen_base = NULL;
476         pci_release_region(dp, 0);
477 }
478
479 #ifdef CONFIG_PM
480 static int chipsfb_pci_suspend(struct pci_dev *pdev, pm_message_t state)
481 {
482         struct fb_info *p = pci_get_drvdata(pdev);
483
484         if (state.event == pdev->dev.power.power_state.event)
485                 return 0;
486         if (state.event != PM_SUSPEND_MEM)
487                 goto done;
488
489         acquire_console_sem();
490         chipsfb_blank(1, p);
491         fb_set_suspend(p, 1);
492         release_console_sem();
493  done:
494         pdev->dev.power.power_state = state;
495         return 0;
496 }
497
498 static int chipsfb_pci_resume(struct pci_dev *pdev)
499 {
500         struct fb_info *p = pci_get_drvdata(pdev);
501
502         acquire_console_sem();
503         fb_set_suspend(p, 0);
504         chipsfb_blank(0, p);
505         release_console_sem();
506
507         pdev->dev.power.power_state = PMSG_ON;
508         return 0;
509 }
510 #endif /* CONFIG_PM */
511
512
513 static struct pci_device_id chipsfb_pci_tbl[] = {
514         { PCI_VENDOR_ID_CT, PCI_DEVICE_ID_CT_65550, PCI_ANY_ID, PCI_ANY_ID },
515         { 0 }
516 };
517
518 MODULE_DEVICE_TABLE(pci, chipsfb_pci_tbl);
519
520 static struct pci_driver chipsfb_driver = {
521         .name =         "chipsfb",
522         .id_table =     chipsfb_pci_tbl,
523         .probe =        chipsfb_pci_init,
524         .remove =       __devexit_p(chipsfb_remove),
525 #ifdef CONFIG_PM
526         .suspend =      chipsfb_pci_suspend,
527         .resume =       chipsfb_pci_resume,
528 #endif
529 };
530
531 int __init chips_init(void)
532 {
533         if (fb_get_options("chipsfb", NULL))
534                 return -ENODEV;
535
536         return pci_register_driver(&chipsfb_driver);
537 }
538
539 module_init(chips_init);
540
541 static void __exit chipsfb_exit(void)
542 {
543         pci_unregister_driver(&chipsfb_driver);
544 }
545
546 MODULE_LICENSE("GPL");