]> pilppa.org Git - linux-2.6-omap-h63xx.git/blob - drivers/ata/ata_piix.c
ata_piix: fix macbook ich8m problems
[linux-2.6-omap-h63xx.git] / drivers / ata / ata_piix.c
1 /*
2  *    ata_piix.c - Intel PATA/SATA controllers
3  *
4  *    Maintained by:  Jeff Garzik <jgarzik@pobox.com>
5  *                  Please ALWAYS copy linux-ide@vger.kernel.org
6  *                  on emails.
7  *
8  *
9  *      Copyright 2003-2005 Red Hat Inc
10  *      Copyright 2003-2005 Jeff Garzik
11  *
12  *
13  *      Copyright header from piix.c:
14  *
15  *  Copyright (C) 1998-1999 Andrzej Krzysztofowicz, Author and Maintainer
16  *  Copyright (C) 1998-2000 Andre Hedrick <andre@linux-ide.org>
17  *  Copyright (C) 2003 Red Hat Inc <alan@redhat.com>
18  *
19  *
20  *  This program is free software; you can redistribute it and/or modify
21  *  it under the terms of the GNU General Public License as published by
22  *  the Free Software Foundation; either version 2, or (at your option)
23  *  any later version.
24  *
25  *  This program is distributed in the hope that it will be useful,
26  *  but WITHOUT ANY WARRANTY; without even the implied warranty of
27  *  MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
28  *  GNU General Public License for more details.
29  *
30  *  You should have received a copy of the GNU General Public License
31  *  along with this program; see the file COPYING.  If not, write to
32  *  the Free Software Foundation, 675 Mass Ave, Cambridge, MA 02139, USA.
33  *
34  *
35  *  libata documentation is available via 'make {ps|pdf}docs',
36  *  as Documentation/DocBook/libata.*
37  *
38  *  Hardware documentation available at http://developer.intel.com/
39  *
40  * Documentation
41  *      Publically available from Intel web site. Errata documentation
42  * is also publically available. As an aide to anyone hacking on this
43  * driver the list of errata that are relevant is below, going back to
44  * PIIX4. Older device documentation is now a bit tricky to find.
45  *
46  * The chipsets all follow very much the same design. The orginal Triton
47  * series chipsets do _not_ support independant device timings, but this
48  * is fixed in Triton II. With the odd mobile exception the chips then
49  * change little except in gaining more modes until SATA arrives. This
50  * driver supports only the chips with independant timing (that is those
51  * with SITRE and the 0x44 timing register). See pata_oldpiix and pata_mpiix
52  * for the early chip drivers.
53  *
54  * Errata of note:
55  *
56  * Unfixable
57  *      PIIX4    errata #9      - Only on ultra obscure hw
58  *      ICH3     errata #13     - Not observed to affect real hw
59  *                                by Intel
60  *
61  * Things we must deal with
62  *      PIIX4   errata #10      - BM IDE hang with non UDMA
63  *                                (must stop/start dma to recover)
64  *      440MX   errata #15      - As PIIX4 errata #10
65  *      PIIX4   errata #15      - Must not read control registers
66  *                                during a PIO transfer
67  *      440MX   errata #13      - As PIIX4 errata #15
68  *      ICH2    errata #21      - DMA mode 0 doesn't work right
69  *      ICH0/1  errata #55      - As ICH2 errata #21
70  *      ICH2    spec c #9       - Extra operations needed to handle
71  *                                drive hotswap [NOT YET SUPPORTED]
72  *      ICH2    spec c #20      - IDE PRD must not cross a 64K boundary
73  *                                and must be dword aligned
74  *      ICH2    spec c #24      - UDMA mode 4,5 t85/86 should be 6ns not 3.3
75  *
76  * Should have been BIOS fixed:
77  *      450NX:  errata #19      - DMA hangs on old 450NX
78  *      450NX:  errata #20      - DMA hangs on old 450NX
79  *      450NX:  errata #25      - Corruption with DMA on old 450NX
80  *      ICH3    errata #15      - IDE deadlock under high load
81  *                                (BIOS must set dev 31 fn 0 bit 23)
82  *      ICH3    errata #18      - Don't use native mode
83  */
84
85 #include <linux/kernel.h>
86 #include <linux/module.h>
87 #include <linux/pci.h>
88 #include <linux/init.h>
89 #include <linux/blkdev.h>
90 #include <linux/delay.h>
91 #include <linux/device.h>
92 #include <scsi/scsi_host.h>
93 #include <linux/libata.h>
94 #include <linux/dmi.h>
95
96 #define DRV_NAME        "ata_piix"
97 #define DRV_VERSION     "2.12"
98
99 enum {
100         PIIX_IOCFG              = 0x54, /* IDE I/O configuration register */
101         ICH5_PMR                = 0x90, /* port mapping register */
102         ICH5_PCS                = 0x92, /* port control and status */
103         PIIX_SIDPR_BAR          = 5,
104         PIIX_SIDPR_LEN          = 16,
105         PIIX_SIDPR_IDX          = 0,
106         PIIX_SIDPR_DATA         = 4,
107
108         PIIX_FLAG_CHECKINTR     = (1 << 28), /* make sure PCI INTx enabled */
109         PIIX_FLAG_SIDPR         = (1 << 29), /* SATA idx/data pair regs */
110
111         PIIX_PATA_FLAGS         = ATA_FLAG_SLAVE_POSS,
112         PIIX_SATA_FLAGS         = ATA_FLAG_SATA | PIIX_FLAG_CHECKINTR,
113
114         PIIX_80C_PRI            = (1 << 5) | (1 << 4),
115         PIIX_80C_SEC            = (1 << 7) | (1 << 6),
116
117         /* constants for mapping table */
118         P0                      = 0,  /* port 0 */
119         P1                      = 1,  /* port 1 */
120         P2                      = 2,  /* port 2 */
121         P3                      = 3,  /* port 3 */
122         IDE                     = -1, /* IDE */
123         NA                      = -2, /* not avaliable */
124         RV                      = -3, /* reserved */
125
126         PIIX_AHCI_DEVICE        = 6,
127
128         /* host->flags bits */
129         PIIX_HOST_BROKEN_SUSPEND = (1 << 24),
130 };
131
132 enum piix_controller_ids {
133         /* controller IDs */
134         piix_pata_mwdma,        /* PIIX3 MWDMA only */
135         piix_pata_33,           /* PIIX4 at 33Mhz */
136         ich_pata_33,            /* ICH up to UDMA 33 only */
137         ich_pata_66,            /* ICH up to 66 Mhz */
138         ich_pata_100,           /* ICH up to UDMA 100 */
139         ich5_sata,
140         ich6_sata,
141         ich6m_sata,
142         ich8_sata,
143         ich8_2port_sata,
144         ich8m_apple_sata,       /* locks up on second port enable */
145         tolapai_sata,
146         piix_pata_vmw,                  /* PIIX4 for VMware, spurious DMA_ERR */
147 };
148
149 struct piix_map_db {
150         const u32 mask;
151         const u16 port_enable;
152         const int map[][4];
153 };
154
155 struct piix_host_priv {
156         const int *map;
157         void __iomem *sidpr;
158 };
159
160 static int piix_init_one(struct pci_dev *pdev,
161                          const struct pci_device_id *ent);
162 static int piix_pata_prereset(struct ata_link *link, unsigned long deadline);
163 static void piix_set_piomode(struct ata_port *ap, struct ata_device *adev);
164 static void piix_set_dmamode(struct ata_port *ap, struct ata_device *adev);
165 static void ich_set_dmamode(struct ata_port *ap, struct ata_device *adev);
166 static int ich_pata_cable_detect(struct ata_port *ap);
167 static u8 piix_vmw_bmdma_status(struct ata_port *ap);
168 static int piix_sidpr_scr_read(struct ata_port *ap, unsigned int reg, u32 *val);
169 static int piix_sidpr_scr_write(struct ata_port *ap, unsigned int reg, u32 val);
170 #ifdef CONFIG_PM
171 static int piix_pci_device_suspend(struct pci_dev *pdev, pm_message_t mesg);
172 static int piix_pci_device_resume(struct pci_dev *pdev);
173 #endif
174
175 static unsigned int in_module_init = 1;
176
177 static const struct pci_device_id piix_pci_tbl[] = {
178         /* Intel PIIX3 for the 430HX etc */
179         { 0x8086, 0x7010, PCI_ANY_ID, PCI_ANY_ID, 0, 0, piix_pata_mwdma },
180         /* VMware ICH4 */
181         { 0x8086, 0x7111, 0x15ad, 0x1976, 0, 0, piix_pata_vmw },
182         /* Intel PIIX4 for the 430TX/440BX/MX chipset: UDMA 33 */
183         /* Also PIIX4E (fn3 rev 2) and PIIX4M (fn3 rev 3) */
184         { 0x8086, 0x7111, PCI_ANY_ID, PCI_ANY_ID, 0, 0, piix_pata_33 },
185         /* Intel PIIX4 */
186         { 0x8086, 0x7199, PCI_ANY_ID, PCI_ANY_ID, 0, 0, piix_pata_33 },
187         /* Intel PIIX4 */
188         { 0x8086, 0x7601, PCI_ANY_ID, PCI_ANY_ID, 0, 0, piix_pata_33 },
189         /* Intel PIIX */
190         { 0x8086, 0x84CA, PCI_ANY_ID, PCI_ANY_ID, 0, 0, piix_pata_33 },
191         /* Intel ICH (i810, i815, i840) UDMA 66*/
192         { 0x8086, 0x2411, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich_pata_66 },
193         /* Intel ICH0 : UDMA 33*/
194         { 0x8086, 0x2421, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich_pata_33 },
195         /* Intel ICH2M */
196         { 0x8086, 0x244A, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich_pata_100 },
197         /* Intel ICH2 (i810E2, i845, 850, 860) UDMA 100 */
198         { 0x8086, 0x244B, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich_pata_100 },
199         /*  Intel ICH3M */
200         { 0x8086, 0x248A, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich_pata_100 },
201         /* Intel ICH3 (E7500/1) UDMA 100 */
202         { 0x8086, 0x248B, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich_pata_100 },
203         /* Intel ICH4 (i845GV, i845E, i852, i855) UDMA 100 */
204         { 0x8086, 0x24CA, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich_pata_100 },
205         { 0x8086, 0x24CB, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich_pata_100 },
206         /* Intel ICH5 */
207         { 0x8086, 0x24DB, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich_pata_100 },
208         /* C-ICH (i810E2) */
209         { 0x8086, 0x245B, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich_pata_100 },
210         /* ESB (855GME/875P + 6300ESB) UDMA 100  */
211         { 0x8086, 0x25A2, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich_pata_100 },
212         /* ICH6 (and 6) (i915) UDMA 100 */
213         { 0x8086, 0x266F, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich_pata_100 },
214         /* ICH7/7-R (i945, i975) UDMA 100*/
215         { 0x8086, 0x27DF, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich_pata_100 },
216         { 0x8086, 0x269E, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich_pata_100 },
217         /* ICH8 Mobile PATA Controller */
218         { 0x8086, 0x2850, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich_pata_100 },
219
220         /* NOTE: The following PCI ids must be kept in sync with the
221          * list in drivers/pci/quirks.c.
222          */
223
224         /* 82801EB (ICH5) */
225         { 0x8086, 0x24d1, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich5_sata },
226         /* 82801EB (ICH5) */
227         { 0x8086, 0x24df, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich5_sata },
228         /* 6300ESB (ICH5 variant with broken PCS present bits) */
229         { 0x8086, 0x25a3, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich5_sata },
230         /* 6300ESB pretending RAID */
231         { 0x8086, 0x25b0, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich5_sata },
232         /* 82801FB/FW (ICH6/ICH6W) */
233         { 0x8086, 0x2651, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich6_sata },
234         /* 82801FR/FRW (ICH6R/ICH6RW) */
235         { 0x8086, 0x2652, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich6_sata },
236         /* 82801FBM ICH6M (ICH6R with only port 0 and 2 implemented).
237          * Attach iff the controller is in IDE mode. */
238         { 0x8086, 0x2653, PCI_ANY_ID, PCI_ANY_ID,
239           PCI_CLASS_STORAGE_IDE << 8, 0xffff00, ich6m_sata },
240         /* 82801GB/GR/GH (ICH7, identical to ICH6) */
241         { 0x8086, 0x27c0, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich6_sata },
242         /* 2801GBM/GHM (ICH7M, identical to ICH6M) */
243         { 0x8086, 0x27c4, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich6m_sata },
244         /* Enterprise Southbridge 2 (631xESB/632xESB) */
245         { 0x8086, 0x2680, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich6_sata },
246         /* SATA Controller 1 IDE (ICH8) */
247         { 0x8086, 0x2820, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich8_sata },
248         /* SATA Controller 2 IDE (ICH8) */
249         { 0x8086, 0x2825, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich8_2port_sata },
250         /* Mobile SATA Controller IDE (ICH8M), Apple */
251         { 0x8086, 0x2828, 0x106b, 0x00a0, 0, 0, ich8m_apple_sata },
252         { 0x8086, 0x2828, 0x106b, 0x00a1, 0, 0, ich8m_apple_sata },
253         /* Mobile SATA Controller IDE (ICH8M) */
254         { 0x8086, 0x2828, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich8_sata },
255         /* SATA Controller IDE (ICH9) */
256         { 0x8086, 0x2920, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich8_sata },
257         /* SATA Controller IDE (ICH9) */
258         { 0x8086, 0x2921, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich8_2port_sata },
259         /* SATA Controller IDE (ICH9) */
260         { 0x8086, 0x2926, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich8_2port_sata },
261         /* SATA Controller IDE (ICH9M) */
262         { 0x8086, 0x2928, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich8_2port_sata },
263         /* SATA Controller IDE (ICH9M) */
264         { 0x8086, 0x292d, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich8_2port_sata },
265         /* SATA Controller IDE (ICH9M) */
266         { 0x8086, 0x292e, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich8_sata },
267         /* SATA Controller IDE (Tolapai) */
268         { 0x8086, 0x5028, PCI_ANY_ID, PCI_ANY_ID, 0, 0, tolapai_sata },
269         /* SATA Controller IDE (ICH10) */
270         { 0x8086, 0x3a00, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich8_sata },
271         /* SATA Controller IDE (ICH10) */
272         { 0x8086, 0x3a06, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich8_2port_sata },
273         /* SATA Controller IDE (ICH10) */
274         { 0x8086, 0x3a20, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich8_sata },
275         /* SATA Controller IDE (ICH10) */
276         { 0x8086, 0x3a26, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich8_2port_sata },
277
278         { }     /* terminate list */
279 };
280
281 static struct pci_driver piix_pci_driver = {
282         .name                   = DRV_NAME,
283         .id_table               = piix_pci_tbl,
284         .probe                  = piix_init_one,
285         .remove                 = ata_pci_remove_one,
286 #ifdef CONFIG_PM
287         .suspend                = piix_pci_device_suspend,
288         .resume                 = piix_pci_device_resume,
289 #endif
290 };
291
292 static struct scsi_host_template piix_sht = {
293         ATA_BMDMA_SHT(DRV_NAME),
294 };
295
296 static struct ata_port_operations piix_pata_ops = {
297         .inherits               = &ata_bmdma_port_ops,
298         .cable_detect           = ata_cable_40wire,
299         .set_piomode            = piix_set_piomode,
300         .set_dmamode            = piix_set_dmamode,
301         .prereset               = piix_pata_prereset,
302 };
303
304 static struct ata_port_operations piix_vmw_ops = {
305         .inherits               = &piix_pata_ops,
306         .bmdma_status           = piix_vmw_bmdma_status,
307 };
308
309 static struct ata_port_operations ich_pata_ops = {
310         .inherits               = &piix_pata_ops,
311         .cable_detect           = ich_pata_cable_detect,
312         .set_dmamode            = ich_set_dmamode,
313 };
314
315 static struct ata_port_operations piix_sata_ops = {
316         .inherits               = &ata_bmdma_port_ops,
317 };
318
319 static struct ata_port_operations piix_sidpr_sata_ops = {
320         .inherits               = &piix_sata_ops,
321         .hardreset              = sata_std_hardreset,
322         .scr_read               = piix_sidpr_scr_read,
323         .scr_write              = piix_sidpr_scr_write,
324 };
325
326 static const struct piix_map_db ich5_map_db = {
327         .mask = 0x7,
328         .port_enable = 0x3,
329         .map = {
330                 /* PM   PS   SM   SS       MAP  */
331                 {  P0,  NA,  P1,  NA }, /* 000b */
332                 {  P1,  NA,  P0,  NA }, /* 001b */
333                 {  RV,  RV,  RV,  RV },
334                 {  RV,  RV,  RV,  RV },
335                 {  P0,  P1, IDE, IDE }, /* 100b */
336                 {  P1,  P0, IDE, IDE }, /* 101b */
337                 { IDE, IDE,  P0,  P1 }, /* 110b */
338                 { IDE, IDE,  P1,  P0 }, /* 111b */
339         },
340 };
341
342 static const struct piix_map_db ich6_map_db = {
343         .mask = 0x3,
344         .port_enable = 0xf,
345         .map = {
346                 /* PM   PS   SM   SS       MAP */
347                 {  P0,  P2,  P1,  P3 }, /* 00b */
348                 { IDE, IDE,  P1,  P3 }, /* 01b */
349                 {  P0,  P2, IDE, IDE }, /* 10b */
350                 {  RV,  RV,  RV,  RV },
351         },
352 };
353
354 static const struct piix_map_db ich6m_map_db = {
355         .mask = 0x3,
356         .port_enable = 0x5,
357
358         /* Map 01b isn't specified in the doc but some notebooks use
359          * it anyway.  MAP 01b have been spotted on both ICH6M and
360          * ICH7M.
361          */
362         .map = {
363                 /* PM   PS   SM   SS       MAP */
364                 {  P0,  P2,  NA,  NA }, /* 00b */
365                 { IDE, IDE,  P1,  P3 }, /* 01b */
366                 {  P0,  P2, IDE, IDE }, /* 10b */
367                 {  RV,  RV,  RV,  RV },
368         },
369 };
370
371 static const struct piix_map_db ich8_map_db = {
372         .mask = 0x3,
373         .port_enable = 0xf,
374         .map = {
375                 /* PM   PS   SM   SS       MAP */
376                 {  P0,  P2,  P1,  P3 }, /* 00b (hardwired when in AHCI) */
377                 {  RV,  RV,  RV,  RV },
378                 {  P0,  P2, IDE, IDE }, /* 10b (IDE mode) */
379                 {  RV,  RV,  RV,  RV },
380         },
381 };
382
383 static const struct piix_map_db ich8_2port_map_db = {
384         .mask = 0x3,
385         .port_enable = 0x3,
386         .map = {
387                 /* PM   PS   SM   SS       MAP */
388                 {  P0,  NA,  P1,  NA }, /* 00b */
389                 {  RV,  RV,  RV,  RV }, /* 01b */
390                 {  RV,  RV,  RV,  RV }, /* 10b */
391                 {  RV,  RV,  RV,  RV },
392         },
393 };
394
395 static const struct piix_map_db ich8m_apple_map_db = {
396         .mask = 0x3,
397         .port_enable = 0x1,
398         .map = {
399                 /* PM   PS   SM   SS       MAP */
400                 {  P0,  NA,  NA,  NA }, /* 00b */
401                 {  RV,  RV,  RV,  RV },
402                 {  P0,  P2, IDE, IDE }, /* 10b */
403                 {  RV,  RV,  RV,  RV },
404         },
405 };
406
407 static const struct piix_map_db tolapai_map_db = {
408         .mask = 0x3,
409         .port_enable = 0x3,
410         .map = {
411                 /* PM   PS   SM   SS       MAP */
412                 {  P0,  NA,  P1,  NA }, /* 00b */
413                 {  RV,  RV,  RV,  RV }, /* 01b */
414                 {  RV,  RV,  RV,  RV }, /* 10b */
415                 {  RV,  RV,  RV,  RV },
416         },
417 };
418
419 static const struct piix_map_db *piix_map_db_table[] = {
420         [ich5_sata]             = &ich5_map_db,
421         [ich6_sata]             = &ich6_map_db,
422         [ich6m_sata]            = &ich6m_map_db,
423         [ich8_sata]             = &ich8_map_db,
424         [ich8_2port_sata]       = &ich8_2port_map_db,
425         [ich8m_apple_sata]      = &ich8m_apple_map_db,
426         [tolapai_sata]          = &tolapai_map_db,
427 };
428
429 static struct ata_port_info piix_port_info[] = {
430         [piix_pata_mwdma] =     /* PIIX3 MWDMA only */
431         {
432                 .flags          = PIIX_PATA_FLAGS,
433                 .pio_mask       = 0x1f, /* pio0-4 */
434                 .mwdma_mask     = 0x06, /* mwdma1-2 ?? CHECK 0 should be ok but slow */
435                 .port_ops       = &piix_pata_ops,
436         },
437
438         [piix_pata_33] =        /* PIIX4 at 33MHz */
439         {
440                 .flags          = PIIX_PATA_FLAGS,
441                 .pio_mask       = 0x1f, /* pio0-4 */
442                 .mwdma_mask     = 0x06, /* mwdma1-2 ?? CHECK 0 should be ok but slow */
443                 .udma_mask      = ATA_UDMA_MASK_40C,
444                 .port_ops       = &piix_pata_ops,
445         },
446
447         [ich_pata_33] =         /* ICH0 - ICH at 33Mhz*/
448         {
449                 .flags          = PIIX_PATA_FLAGS,
450                 .pio_mask       = 0x1f, /* pio 0-4 */
451                 .mwdma_mask     = 0x06, /* Check: maybe 0x07  */
452                 .udma_mask      = ATA_UDMA2, /* UDMA33 */
453                 .port_ops       = &ich_pata_ops,
454         },
455
456         [ich_pata_66] =         /* ICH controllers up to 66MHz */
457         {
458                 .flags          = PIIX_PATA_FLAGS,
459                 .pio_mask       = 0x1f, /* pio 0-4 */
460                 .mwdma_mask     = 0x06, /* MWDMA0 is broken on chip */
461                 .udma_mask      = ATA_UDMA4,
462                 .port_ops       = &ich_pata_ops,
463         },
464
465         [ich_pata_100] =
466         {
467                 .flags          = PIIX_PATA_FLAGS | PIIX_FLAG_CHECKINTR,
468                 .pio_mask       = 0x1f, /* pio0-4 */
469                 .mwdma_mask     = 0x06, /* mwdma1-2 */
470                 .udma_mask      = ATA_UDMA5, /* udma0-5 */
471                 .port_ops       = &ich_pata_ops,
472         },
473
474         [ich5_sata] =
475         {
476                 .flags          = PIIX_SATA_FLAGS,
477                 .pio_mask       = 0x1f, /* pio0-4 */
478                 .mwdma_mask     = 0x07, /* mwdma0-2 */
479                 .udma_mask      = ATA_UDMA6,
480                 .port_ops       = &piix_sata_ops,
481         },
482
483         [ich6_sata] =
484         {
485                 .flags          = PIIX_SATA_FLAGS,
486                 .pio_mask       = 0x1f, /* pio0-4 */
487                 .mwdma_mask     = 0x07, /* mwdma0-2 */
488                 .udma_mask      = ATA_UDMA6,
489                 .port_ops       = &piix_sata_ops,
490         },
491
492         [ich6m_sata] =
493         {
494                 .flags          = PIIX_SATA_FLAGS,
495                 .pio_mask       = 0x1f, /* pio0-4 */
496                 .mwdma_mask     = 0x07, /* mwdma0-2 */
497                 .udma_mask      = ATA_UDMA6,
498                 .port_ops       = &piix_sata_ops,
499         },
500
501         [ich8_sata] =
502         {
503                 .flags          = PIIX_SATA_FLAGS | PIIX_FLAG_SIDPR,
504                 .pio_mask       = 0x1f, /* pio0-4 */
505                 .mwdma_mask     = 0x07, /* mwdma0-2 */
506                 .udma_mask      = ATA_UDMA6,
507                 .port_ops       = &piix_sata_ops,
508         },
509
510         [ich8_2port_sata] =
511         {
512                 .flags          = PIIX_SATA_FLAGS | PIIX_FLAG_SIDPR,
513                 .pio_mask       = 0x1f, /* pio0-4 */
514                 .mwdma_mask     = 0x07, /* mwdma0-2 */
515                 .udma_mask      = ATA_UDMA6,
516                 .port_ops       = &piix_sata_ops,
517         },
518
519         [tolapai_sata] =
520         {
521                 .flags          = PIIX_SATA_FLAGS,
522                 .pio_mask       = 0x1f, /* pio0-4 */
523                 .mwdma_mask     = 0x07, /* mwdma0-2 */
524                 .udma_mask      = ATA_UDMA6,
525                 .port_ops       = &piix_sata_ops,
526         },
527
528         [ich8m_apple_sata] =
529         {
530                 .flags          = PIIX_SATA_FLAGS,
531                 .pio_mask       = 0x1f, /* pio0-4 */
532                 .mwdma_mask     = 0x07, /* mwdma0-2 */
533                 .udma_mask      = ATA_UDMA6,
534                 .port_ops       = &piix_sata_ops,
535         },
536
537         [piix_pata_vmw] =
538         {
539                 .flags          = PIIX_PATA_FLAGS,
540                 .pio_mask       = 0x1f, /* pio0-4 */
541                 .mwdma_mask     = 0x06, /* mwdma1-2 ?? CHECK 0 should be ok but slow */
542                 .udma_mask      = ATA_UDMA_MASK_40C,
543                 .port_ops       = &piix_vmw_ops,
544         },
545
546 };
547
548 static struct pci_bits piix_enable_bits[] = {
549         { 0x41U, 1U, 0x80UL, 0x80UL },  /* port 0 */
550         { 0x43U, 1U, 0x80UL, 0x80UL },  /* port 1 */
551 };
552
553 MODULE_AUTHOR("Andre Hedrick, Alan Cox, Andrzej Krzysztofowicz, Jeff Garzik");
554 MODULE_DESCRIPTION("SCSI low-level driver for Intel PIIX/ICH ATA controllers");
555 MODULE_LICENSE("GPL");
556 MODULE_DEVICE_TABLE(pci, piix_pci_tbl);
557 MODULE_VERSION(DRV_VERSION);
558
559 struct ich_laptop {
560         u16 device;
561         u16 subvendor;
562         u16 subdevice;
563 };
564
565 /*
566  *      List of laptops that use short cables rather than 80 wire
567  */
568
569 static const struct ich_laptop ich_laptop[] = {
570         /* devid, subvendor, subdev */
571         { 0x27DF, 0x0005, 0x0280 },     /* ICH7 on Acer 5602WLMi */
572         { 0x27DF, 0x1025, 0x0102 },     /* ICH7 on Acer 5602aWLMi */
573         { 0x27DF, 0x1025, 0x0110 },     /* ICH7 on Acer 3682WLMi */
574         { 0x27DF, 0x1043, 0x1267 },     /* ICH7 on Asus W5F */
575         { 0x27DF, 0x103C, 0x30A1 },     /* ICH7 on HP Compaq nc2400 */
576         { 0x24CA, 0x1025, 0x0061 },     /* ICH4 on ACER Aspire 2023WLMi */
577         { 0x2653, 0x1043, 0x82D8 },     /* ICH6M on Asus Eee 701 */
578         /* end marker */
579         { 0, }
580 };
581
582 /**
583  *      ich_pata_cable_detect - Probe host controller cable detect info
584  *      @ap: Port for which cable detect info is desired
585  *
586  *      Read 80c cable indicator from ATA PCI device's PCI config
587  *      register.  This register is normally set by firmware (BIOS).
588  *
589  *      LOCKING:
590  *      None (inherited from caller).
591  */
592
593 static int ich_pata_cable_detect(struct ata_port *ap)
594 {
595         struct pci_dev *pdev = to_pci_dev(ap->host->dev);
596         const struct ich_laptop *lap = &ich_laptop[0];
597         u8 tmp, mask;
598
599         /* Check for specials - Acer Aspire 5602WLMi */
600         while (lap->device) {
601                 if (lap->device == pdev->device &&
602                     lap->subvendor == pdev->subsystem_vendor &&
603                     lap->subdevice == pdev->subsystem_device)
604                         return ATA_CBL_PATA40_SHORT;
605
606                 lap++;
607         }
608
609         /* check BIOS cable detect results */
610         mask = ap->port_no == 0 ? PIIX_80C_PRI : PIIX_80C_SEC;
611         pci_read_config_byte(pdev, PIIX_IOCFG, &tmp);
612         if ((tmp & mask) == 0)
613                 return ATA_CBL_PATA40;
614         return ATA_CBL_PATA80;
615 }
616
617 /**
618  *      piix_pata_prereset - prereset for PATA host controller
619  *      @link: Target link
620  *      @deadline: deadline jiffies for the operation
621  *
622  *      LOCKING:
623  *      None (inherited from caller).
624  */
625 static int piix_pata_prereset(struct ata_link *link, unsigned long deadline)
626 {
627         struct ata_port *ap = link->ap;
628         struct pci_dev *pdev = to_pci_dev(ap->host->dev);
629
630         if (!pci_test_config_bits(pdev, &piix_enable_bits[ap->port_no]))
631                 return -ENOENT;
632         return ata_sff_prereset(link, deadline);
633 }
634
635 /**
636  *      piix_set_piomode - Initialize host controller PATA PIO timings
637  *      @ap: Port whose timings we are configuring
638  *      @adev: um
639  *
640  *      Set PIO mode for device, in host controller PCI config space.
641  *
642  *      LOCKING:
643  *      None (inherited from caller).
644  */
645
646 static void piix_set_piomode(struct ata_port *ap, struct ata_device *adev)
647 {
648         unsigned int pio        = adev->pio_mode - XFER_PIO_0;
649         struct pci_dev *dev     = to_pci_dev(ap->host->dev);
650         unsigned int is_slave   = (adev->devno != 0);
651         unsigned int master_port= ap->port_no ? 0x42 : 0x40;
652         unsigned int slave_port = 0x44;
653         u16 master_data;
654         u8 slave_data;
655         u8 udma_enable;
656         int control = 0;
657
658         /*
659          *      See Intel Document 298600-004 for the timing programing rules
660          *      for ICH controllers.
661          */
662
663         static const     /* ISP  RTC */
664         u8 timings[][2] = { { 0, 0 },
665                             { 0, 0 },
666                             { 1, 0 },
667                             { 2, 1 },
668                             { 2, 3 }, };
669
670         if (pio >= 2)
671                 control |= 1;   /* TIME1 enable */
672         if (ata_pio_need_iordy(adev))
673                 control |= 2;   /* IE enable */
674
675         /* Intel specifies that the PPE functionality is for disk only */
676         if (adev->class == ATA_DEV_ATA)
677                 control |= 4;   /* PPE enable */
678
679         /* PIO configuration clears DTE unconditionally.  It will be
680          * programmed in set_dmamode which is guaranteed to be called
681          * after set_piomode if any DMA mode is available.
682          */
683         pci_read_config_word(dev, master_port, &master_data);
684         if (is_slave) {
685                 /* clear TIME1|IE1|PPE1|DTE1 */
686                 master_data &= 0xff0f;
687                 /* Enable SITRE (separate slave timing register) */
688                 master_data |= 0x4000;
689                 /* enable PPE1, IE1 and TIME1 as needed */
690                 master_data |= (control << 4);
691                 pci_read_config_byte(dev, slave_port, &slave_data);
692                 slave_data &= (ap->port_no ? 0x0f : 0xf0);
693                 /* Load the timing nibble for this slave */
694                 slave_data |= ((timings[pio][0] << 2) | timings[pio][1])
695                                                 << (ap->port_no ? 4 : 0);
696         } else {
697                 /* clear ISP|RCT|TIME0|IE0|PPE0|DTE0 */
698                 master_data &= 0xccf0;
699                 /* Enable PPE, IE and TIME as appropriate */
700                 master_data |= control;
701                 /* load ISP and RCT */
702                 master_data |=
703                         (timings[pio][0] << 12) |
704                         (timings[pio][1] << 8);
705         }
706         pci_write_config_word(dev, master_port, master_data);
707         if (is_slave)
708                 pci_write_config_byte(dev, slave_port, slave_data);
709
710         /* Ensure the UDMA bit is off - it will be turned back on if
711            UDMA is selected */
712
713         if (ap->udma_mask) {
714                 pci_read_config_byte(dev, 0x48, &udma_enable);
715                 udma_enable &= ~(1 << (2 * ap->port_no + adev->devno));
716                 pci_write_config_byte(dev, 0x48, udma_enable);
717         }
718 }
719
720 /**
721  *      do_pata_set_dmamode - Initialize host controller PATA PIO timings
722  *      @ap: Port whose timings we are configuring
723  *      @adev: Drive in question
724  *      @udma: udma mode, 0 - 6
725  *      @isich: set if the chip is an ICH device
726  *
727  *      Set UDMA mode for device, in host controller PCI config space.
728  *
729  *      LOCKING:
730  *      None (inherited from caller).
731  */
732
733 static void do_pata_set_dmamode(struct ata_port *ap, struct ata_device *adev, int isich)
734 {
735         struct pci_dev *dev     = to_pci_dev(ap->host->dev);
736         u8 master_port          = ap->port_no ? 0x42 : 0x40;
737         u16 master_data;
738         u8 speed                = adev->dma_mode;
739         int devid               = adev->devno + 2 * ap->port_no;
740         u8 udma_enable          = 0;
741
742         static const     /* ISP  RTC */
743         u8 timings[][2] = { { 0, 0 },
744                             { 0, 0 },
745                             { 1, 0 },
746                             { 2, 1 },
747                             { 2, 3 }, };
748
749         pci_read_config_word(dev, master_port, &master_data);
750         if (ap->udma_mask)
751                 pci_read_config_byte(dev, 0x48, &udma_enable);
752
753         if (speed >= XFER_UDMA_0) {
754                 unsigned int udma = adev->dma_mode - XFER_UDMA_0;
755                 u16 udma_timing;
756                 u16 ideconf;
757                 int u_clock, u_speed;
758
759                 /*
760                  * UDMA is handled by a combination of clock switching and
761                  * selection of dividers
762                  *
763                  * Handy rule: Odd modes are UDMATIMx 01, even are 02
764                  *             except UDMA0 which is 00
765                  */
766                 u_speed = min(2 - (udma & 1), udma);
767                 if (udma == 5)
768                         u_clock = 0x1000;       /* 100Mhz */
769                 else if (udma > 2)
770                         u_clock = 1;            /* 66Mhz */
771                 else
772                         u_clock = 0;            /* 33Mhz */
773
774                 udma_enable |= (1 << devid);
775
776                 /* Load the CT/RP selection */
777                 pci_read_config_word(dev, 0x4A, &udma_timing);
778                 udma_timing &= ~(3 << (4 * devid));
779                 udma_timing |= u_speed << (4 * devid);
780                 pci_write_config_word(dev, 0x4A, udma_timing);
781
782                 if (isich) {
783                         /* Select a 33/66/100Mhz clock */
784                         pci_read_config_word(dev, 0x54, &ideconf);
785                         ideconf &= ~(0x1001 << devid);
786                         ideconf |= u_clock << devid;
787                         /* For ICH or later we should set bit 10 for better
788                            performance (WR_PingPong_En) */
789                         pci_write_config_word(dev, 0x54, ideconf);
790                 }
791         } else {
792                 /*
793                  * MWDMA is driven by the PIO timings. We must also enable
794                  * IORDY unconditionally along with TIME1. PPE has already
795                  * been set when the PIO timing was set.
796                  */
797                 unsigned int mwdma      = adev->dma_mode - XFER_MW_DMA_0;
798                 unsigned int control;
799                 u8 slave_data;
800                 const unsigned int needed_pio[3] = {
801                         XFER_PIO_0, XFER_PIO_3, XFER_PIO_4
802                 };
803                 int pio = needed_pio[mwdma] - XFER_PIO_0;
804
805                 control = 3;    /* IORDY|TIME1 */
806
807                 /* If the drive MWDMA is faster than it can do PIO then
808                    we must force PIO into PIO0 */
809
810                 if (adev->pio_mode < needed_pio[mwdma])
811                         /* Enable DMA timing only */
812                         control |= 8;   /* PIO cycles in PIO0 */
813
814                 if (adev->devno) {      /* Slave */
815                         master_data &= 0xFF4F;  /* Mask out IORDY|TIME1|DMAONLY */
816                         master_data |= control << 4;
817                         pci_read_config_byte(dev, 0x44, &slave_data);
818                         slave_data &= (ap->port_no ? 0x0f : 0xf0);
819                         /* Load the matching timing */
820                         slave_data |= ((timings[pio][0] << 2) | timings[pio][1]) << (ap->port_no ? 4 : 0);
821                         pci_write_config_byte(dev, 0x44, slave_data);
822                 } else {        /* Master */
823                         master_data &= 0xCCF4;  /* Mask out IORDY|TIME1|DMAONLY
824                                                    and master timing bits */
825                         master_data |= control;
826                         master_data |=
827                                 (timings[pio][0] << 12) |
828                                 (timings[pio][1] << 8);
829                 }
830
831                 if (ap->udma_mask) {
832                         udma_enable &= ~(1 << devid);
833                         pci_write_config_word(dev, master_port, master_data);
834                 }
835         }
836         /* Don't scribble on 0x48 if the controller does not support UDMA */
837         if (ap->udma_mask)
838                 pci_write_config_byte(dev, 0x48, udma_enable);
839 }
840
841 /**
842  *      piix_set_dmamode - Initialize host controller PATA DMA timings
843  *      @ap: Port whose timings we are configuring
844  *      @adev: um
845  *
846  *      Set MW/UDMA mode for device, in host controller PCI config space.
847  *
848  *      LOCKING:
849  *      None (inherited from caller).
850  */
851
852 static void piix_set_dmamode(struct ata_port *ap, struct ata_device *adev)
853 {
854         do_pata_set_dmamode(ap, adev, 0);
855 }
856
857 /**
858  *      ich_set_dmamode - Initialize host controller PATA DMA timings
859  *      @ap: Port whose timings we are configuring
860  *      @adev: um
861  *
862  *      Set MW/UDMA mode for device, in host controller PCI config space.
863  *
864  *      LOCKING:
865  *      None (inherited from caller).
866  */
867
868 static void ich_set_dmamode(struct ata_port *ap, struct ata_device *adev)
869 {
870         do_pata_set_dmamode(ap, adev, 1);
871 }
872
873 /*
874  * Serial ATA Index/Data Pair Superset Registers access
875  *
876  * Beginning from ICH8, there's a sane way to access SCRs using index
877  * and data register pair located at BAR5.  This creates an
878  * interesting problem of mapping two SCRs to one port.
879  *
880  * Although they have separate SCRs, the master and slave aren't
881  * independent enough to be treated as separate links - e.g. softreset
882  * resets both.  Also, there's no protocol defined for hard resetting
883  * singled device sharing the virtual port (no defined way to acquire
884  * device signature).  This is worked around by merging the SCR values
885  * into one sensible value and requesting follow-up SRST after
886  * hardreset.
887  *
888  * SCR merging is perfomed in nibbles which is the unit contents in
889  * SCRs are organized.  If two values are equal, the value is used.
890  * When they differ, merge table which lists precedence of possible
891  * values is consulted and the first match or the last entry when
892  * nothing matches is used.  When there's no merge table for the
893  * specific nibble, value from the first port is used.
894  */
895 static const int piix_sidx_map[] = {
896         [SCR_STATUS]    = 0,
897         [SCR_ERROR]     = 2,
898         [SCR_CONTROL]   = 1,
899 };
900
901 static void piix_sidpr_sel(struct ata_device *dev, unsigned int reg)
902 {
903         struct ata_port *ap = dev->link->ap;
904         struct piix_host_priv *hpriv = ap->host->private_data;
905
906         iowrite32(((ap->port_no * 2 + dev->devno) << 8) | piix_sidx_map[reg],
907                   hpriv->sidpr + PIIX_SIDPR_IDX);
908 }
909
910 static int piix_sidpr_read(struct ata_device *dev, unsigned int reg)
911 {
912         struct piix_host_priv *hpriv = dev->link->ap->host->private_data;
913
914         piix_sidpr_sel(dev, reg);
915         return ioread32(hpriv->sidpr + PIIX_SIDPR_DATA);
916 }
917
918 static void piix_sidpr_write(struct ata_device *dev, unsigned int reg, u32 val)
919 {
920         struct piix_host_priv *hpriv = dev->link->ap->host->private_data;
921
922         piix_sidpr_sel(dev, reg);
923         iowrite32(val, hpriv->sidpr + PIIX_SIDPR_DATA);
924 }
925
926 static u32 piix_merge_scr(u32 val0, u32 val1, const int * const *merge_tbl)
927 {
928         u32 val = 0;
929         int i, mi;
930
931         for (i = 0, mi = 0; i < 32 / 4; i++) {
932                 u8 c0 = (val0 >> (i * 4)) & 0xf;
933                 u8 c1 = (val1 >> (i * 4)) & 0xf;
934                 u8 merged = c0;
935                 const int *cur;
936
937                 /* if no merge preference, assume the first value */
938                 cur = merge_tbl[mi];
939                 if (!cur)
940                         goto done;
941                 mi++;
942
943                 /* if two values equal, use it */
944                 if (c0 == c1)
945                         goto done;
946
947                 /* choose the first match or the last from the merge table */
948                 while (*cur != -1) {
949                         if (c0 == *cur || c1 == *cur)
950                                 break;
951                         cur++;
952                 }
953                 if (*cur == -1)
954                         cur--;
955                 merged = *cur;
956         done:
957                 val |= merged << (i * 4);
958         }
959
960         return val;
961 }
962
963 static int piix_sidpr_scr_read(struct ata_port *ap, unsigned int reg, u32 *val)
964 {
965         const int * const sstatus_merge_tbl[] = {
966                 /* DET */ (const int []){ 1, 3, 0, 4, 3, -1 },
967                 /* SPD */ (const int []){ 2, 1, 0, -1 },
968                 /* IPM */ (const int []){ 6, 2, 1, 0, -1 },
969                 NULL,
970         };
971         const int * const scontrol_merge_tbl[] = {
972                 /* DET */ (const int []){ 1, 0, 4, 0, -1 },
973                 /* SPD */ (const int []){ 0, 2, 1, 0, -1 },
974                 /* IPM */ (const int []){ 0, 1, 2, 3, 0, -1 },
975                 NULL,
976         };
977         u32 v0, v1;
978
979         if (reg >= ARRAY_SIZE(piix_sidx_map))
980                 return -EINVAL;
981
982         if (!(ap->flags & ATA_FLAG_SLAVE_POSS)) {
983                 *val = piix_sidpr_read(&ap->link.device[0], reg);
984                 return 0;
985         }
986
987         v0 = piix_sidpr_read(&ap->link.device[0], reg);
988         v1 = piix_sidpr_read(&ap->link.device[1], reg);
989
990         switch (reg) {
991         case SCR_STATUS:
992                 *val = piix_merge_scr(v0, v1, sstatus_merge_tbl);
993                 break;
994         case SCR_ERROR:
995                 *val = v0 | v1;
996                 break;
997         case SCR_CONTROL:
998                 *val = piix_merge_scr(v0, v1, scontrol_merge_tbl);
999                 break;
1000         }
1001
1002         return 0;
1003 }
1004
1005 static int piix_sidpr_scr_write(struct ata_port *ap, unsigned int reg, u32 val)
1006 {
1007         if (reg >= ARRAY_SIZE(piix_sidx_map))
1008                 return -EINVAL;
1009
1010         piix_sidpr_write(&ap->link.device[0], reg, val);
1011
1012         if (ap->flags & ATA_FLAG_SLAVE_POSS)
1013                 piix_sidpr_write(&ap->link.device[1], reg, val);
1014
1015         return 0;
1016 }
1017
1018 #ifdef CONFIG_PM
1019 static int piix_broken_suspend(void)
1020 {
1021         static const struct dmi_system_id sysids[] = {
1022                 {
1023                         .ident = "TECRA M3",
1024                         .matches = {
1025                                 DMI_MATCH(DMI_SYS_VENDOR, "TOSHIBA"),
1026                                 DMI_MATCH(DMI_PRODUCT_NAME, "TECRA M3"),
1027                         },
1028                 },
1029                 {
1030                         .ident = "TECRA M3",
1031                         .matches = {
1032                                 DMI_MATCH(DMI_SYS_VENDOR, "TOSHIBA"),
1033                                 DMI_MATCH(DMI_PRODUCT_NAME, "Tecra M3"),
1034                         },
1035                 },
1036                 {
1037                         .ident = "TECRA M4",
1038                         .matches = {
1039                                 DMI_MATCH(DMI_SYS_VENDOR, "TOSHIBA"),
1040                                 DMI_MATCH(DMI_PRODUCT_NAME, "Tecra M4"),
1041                         },
1042                 },
1043                 {
1044                         .ident = "TECRA M5",
1045                         .matches = {
1046                                 DMI_MATCH(DMI_SYS_VENDOR, "TOSHIBA"),
1047                                 DMI_MATCH(DMI_PRODUCT_NAME, "TECRA M5"),
1048                         },
1049                 },
1050                 {
1051                         .ident = "TECRA M6",
1052                         .matches = {
1053                                 DMI_MATCH(DMI_SYS_VENDOR, "TOSHIBA"),
1054                                 DMI_MATCH(DMI_PRODUCT_NAME, "TECRA M6"),
1055                         },
1056                 },
1057                 {
1058                         .ident = "TECRA M7",
1059                         .matches = {
1060                                 DMI_MATCH(DMI_SYS_VENDOR, "TOSHIBA"),
1061                                 DMI_MATCH(DMI_PRODUCT_NAME, "TECRA M7"),
1062                         },
1063                 },
1064                 {
1065                         .ident = "TECRA A8",
1066                         .matches = {
1067                                 DMI_MATCH(DMI_SYS_VENDOR, "TOSHIBA"),
1068                                 DMI_MATCH(DMI_PRODUCT_NAME, "TECRA A8"),
1069                         },
1070                 },
1071                 {
1072                         .ident = "Satellite R20",
1073                         .matches = {
1074                                 DMI_MATCH(DMI_SYS_VENDOR, "TOSHIBA"),
1075                                 DMI_MATCH(DMI_PRODUCT_NAME, "Satellite R20"),
1076                         },
1077                 },
1078                 {
1079                         .ident = "Satellite R25",
1080                         .matches = {
1081                                 DMI_MATCH(DMI_SYS_VENDOR, "TOSHIBA"),
1082                                 DMI_MATCH(DMI_PRODUCT_NAME, "Satellite R25"),
1083                         },
1084                 },
1085                 {
1086                         .ident = "Satellite U200",
1087                         .matches = {
1088                                 DMI_MATCH(DMI_SYS_VENDOR, "TOSHIBA"),
1089                                 DMI_MATCH(DMI_PRODUCT_NAME, "Satellite U200"),
1090                         },
1091                 },
1092                 {
1093                         .ident = "Satellite U200",
1094                         .matches = {
1095                                 DMI_MATCH(DMI_SYS_VENDOR, "TOSHIBA"),
1096                                 DMI_MATCH(DMI_PRODUCT_NAME, "SATELLITE U200"),
1097                         },
1098                 },
1099                 {
1100                         .ident = "Satellite Pro U200",
1101                         .matches = {
1102                                 DMI_MATCH(DMI_SYS_VENDOR, "TOSHIBA"),
1103                                 DMI_MATCH(DMI_PRODUCT_NAME, "SATELLITE PRO U200"),
1104                         },
1105                 },
1106                 {
1107                         .ident = "Satellite U205",
1108                         .matches = {
1109                                 DMI_MATCH(DMI_SYS_VENDOR, "TOSHIBA"),
1110                                 DMI_MATCH(DMI_PRODUCT_NAME, "Satellite U205"),
1111                         },
1112                 },
1113                 {
1114                         .ident = "SATELLITE U205",
1115                         .matches = {
1116                                 DMI_MATCH(DMI_SYS_VENDOR, "TOSHIBA"),
1117                                 DMI_MATCH(DMI_PRODUCT_NAME, "SATELLITE U205"),
1118                         },
1119                 },
1120                 {
1121                         .ident = "Portege M500",
1122                         .matches = {
1123                                 DMI_MATCH(DMI_SYS_VENDOR, "TOSHIBA"),
1124                                 DMI_MATCH(DMI_PRODUCT_NAME, "PORTEGE M500"),
1125                         },
1126                 },
1127
1128                 { }     /* terminate list */
1129         };
1130         static const char *oemstrs[] = {
1131                 "Tecra M3,",
1132         };
1133         int i;
1134
1135         if (dmi_check_system(sysids))
1136                 return 1;
1137
1138         for (i = 0; i < ARRAY_SIZE(oemstrs); i++)
1139                 if (dmi_find_device(DMI_DEV_TYPE_OEM_STRING, oemstrs[i], NULL))
1140                         return 1;
1141
1142         return 0;
1143 }
1144
1145 static int piix_pci_device_suspend(struct pci_dev *pdev, pm_message_t mesg)
1146 {
1147         struct ata_host *host = dev_get_drvdata(&pdev->dev);
1148         unsigned long flags;
1149         int rc = 0;
1150
1151         rc = ata_host_suspend(host, mesg);
1152         if (rc)
1153                 return rc;
1154
1155         /* Some braindamaged ACPI suspend implementations expect the
1156          * controller to be awake on entry; otherwise, it burns cpu
1157          * cycles and power trying to do something to the sleeping
1158          * beauty.
1159          */
1160         if (piix_broken_suspend() && (mesg.event & PM_EVENT_SLEEP)) {
1161                 pci_save_state(pdev);
1162
1163                 /* mark its power state as "unknown", since we don't
1164                  * know if e.g. the BIOS will change its device state
1165                  * when we suspend.
1166                  */
1167                 if (pdev->current_state == PCI_D0)
1168                         pdev->current_state = PCI_UNKNOWN;
1169
1170                 /* tell resume that it's waking up from broken suspend */
1171                 spin_lock_irqsave(&host->lock, flags);
1172                 host->flags |= PIIX_HOST_BROKEN_SUSPEND;
1173                 spin_unlock_irqrestore(&host->lock, flags);
1174         } else
1175                 ata_pci_device_do_suspend(pdev, mesg);
1176
1177         return 0;
1178 }
1179
1180 static int piix_pci_device_resume(struct pci_dev *pdev)
1181 {
1182         struct ata_host *host = dev_get_drvdata(&pdev->dev);
1183         unsigned long flags;
1184         int rc;
1185
1186         if (host->flags & PIIX_HOST_BROKEN_SUSPEND) {
1187                 spin_lock_irqsave(&host->lock, flags);
1188                 host->flags &= ~PIIX_HOST_BROKEN_SUSPEND;
1189                 spin_unlock_irqrestore(&host->lock, flags);
1190
1191                 pci_set_power_state(pdev, PCI_D0);
1192                 pci_restore_state(pdev);
1193
1194                 /* PCI device wasn't disabled during suspend.  Use
1195                  * pci_reenable_device() to avoid affecting the enable
1196                  * count.
1197                  */
1198                 rc = pci_reenable_device(pdev);
1199                 if (rc)
1200                         dev_printk(KERN_ERR, &pdev->dev, "failed to enable "
1201                                    "device after resume (%d)\n", rc);
1202         } else
1203                 rc = ata_pci_device_do_resume(pdev);
1204
1205         if (rc == 0)
1206                 ata_host_resume(host);
1207
1208         return rc;
1209 }
1210 #endif
1211
1212 static u8 piix_vmw_bmdma_status(struct ata_port *ap)
1213 {
1214         return ata_bmdma_status(ap) & ~ATA_DMA_ERR;
1215 }
1216
1217 #define AHCI_PCI_BAR 5
1218 #define AHCI_GLOBAL_CTL 0x04
1219 #define AHCI_ENABLE (1 << 31)
1220 static int piix_disable_ahci(struct pci_dev *pdev)
1221 {
1222         void __iomem *mmio;
1223         u32 tmp;
1224         int rc = 0;
1225
1226         /* BUG: pci_enable_device has not yet been called.  This
1227          * works because this device is usually set up by BIOS.
1228          */
1229
1230         if (!pci_resource_start(pdev, AHCI_PCI_BAR) ||
1231             !pci_resource_len(pdev, AHCI_PCI_BAR))
1232                 return 0;
1233
1234         mmio = pci_iomap(pdev, AHCI_PCI_BAR, 64);
1235         if (!mmio)
1236                 return -ENOMEM;
1237
1238         tmp = ioread32(mmio + AHCI_GLOBAL_CTL);
1239         if (tmp & AHCI_ENABLE) {
1240                 tmp &= ~AHCI_ENABLE;
1241                 iowrite32(tmp, mmio + AHCI_GLOBAL_CTL);
1242
1243                 tmp = ioread32(mmio + AHCI_GLOBAL_CTL);
1244                 if (tmp & AHCI_ENABLE)
1245                         rc = -EIO;
1246         }
1247
1248         pci_iounmap(pdev, mmio);
1249         return rc;
1250 }
1251
1252 /**
1253  *      piix_check_450nx_errata -       Check for problem 450NX setup
1254  *      @ata_dev: the PCI device to check
1255  *
1256  *      Check for the present of 450NX errata #19 and errata #25. If
1257  *      they are found return an error code so we can turn off DMA
1258  */
1259
1260 static int __devinit piix_check_450nx_errata(struct pci_dev *ata_dev)
1261 {
1262         struct pci_dev *pdev = NULL;
1263         u16 cfg;
1264         int no_piix_dma = 0;
1265
1266         while ((pdev = pci_get_device(PCI_VENDOR_ID_INTEL, PCI_DEVICE_ID_INTEL_82454NX, pdev)) != NULL) {
1267                 /* Look for 450NX PXB. Check for problem configurations
1268                    A PCI quirk checks bit 6 already */
1269                 pci_read_config_word(pdev, 0x41, &cfg);
1270                 /* Only on the original revision: IDE DMA can hang */
1271                 if (pdev->revision == 0x00)
1272                         no_piix_dma = 1;
1273                 /* On all revisions below 5 PXB bus lock must be disabled for IDE */
1274                 else if (cfg & (1<<14) && pdev->revision < 5)
1275                         no_piix_dma = 2;
1276         }
1277         if (no_piix_dma)
1278                 dev_printk(KERN_WARNING, &ata_dev->dev, "450NX errata present, disabling IDE DMA.\n");
1279         if (no_piix_dma == 2)
1280                 dev_printk(KERN_WARNING, &ata_dev->dev, "A BIOS update may resolve this.\n");
1281         return no_piix_dma;
1282 }
1283
1284 static void __devinit piix_init_pcs(struct ata_host *host,
1285                                     const struct piix_map_db *map_db)
1286 {
1287         struct pci_dev *pdev = to_pci_dev(host->dev);
1288         u16 pcs, new_pcs;
1289
1290         pci_read_config_word(pdev, ICH5_PCS, &pcs);
1291
1292         new_pcs = pcs | map_db->port_enable;
1293
1294         if (new_pcs != pcs) {
1295                 DPRINTK("updating PCS from 0x%x to 0x%x\n", pcs, new_pcs);
1296                 pci_write_config_word(pdev, ICH5_PCS, new_pcs);
1297                 msleep(150);
1298         }
1299 }
1300
1301 static const int *__devinit piix_init_sata_map(struct pci_dev *pdev,
1302                                                struct ata_port_info *pinfo,
1303                                                const struct piix_map_db *map_db)
1304 {
1305         const int *map;
1306         int i, invalid_map = 0;
1307         u8 map_value;
1308
1309         pci_read_config_byte(pdev, ICH5_PMR, &map_value);
1310
1311         map = map_db->map[map_value & map_db->mask];
1312
1313         dev_printk(KERN_INFO, &pdev->dev, "MAP [");
1314         for (i = 0; i < 4; i++) {
1315                 switch (map[i]) {
1316                 case RV:
1317                         invalid_map = 1;
1318                         printk(" XX");
1319                         break;
1320
1321                 case NA:
1322                         printk(" --");
1323                         break;
1324
1325                 case IDE:
1326                         WARN_ON((i & 1) || map[i + 1] != IDE);
1327                         pinfo[i / 2] = piix_port_info[ich_pata_100];
1328                         i++;
1329                         printk(" IDE IDE");
1330                         break;
1331
1332                 default:
1333                         printk(" P%d", map[i]);
1334                         if (i & 1)
1335                                 pinfo[i / 2].flags |= ATA_FLAG_SLAVE_POSS;
1336                         break;
1337                 }
1338         }
1339         printk(" ]\n");
1340
1341         if (invalid_map)
1342                 dev_printk(KERN_ERR, &pdev->dev,
1343                            "invalid MAP value %u\n", map_value);
1344
1345         return map;
1346 }
1347
1348 static void __devinit piix_init_sidpr(struct ata_host *host)
1349 {
1350         struct pci_dev *pdev = to_pci_dev(host->dev);
1351         struct piix_host_priv *hpriv = host->private_data;
1352         struct ata_device *dev0 = &host->ports[0]->link.device[0];
1353         u32 scontrol;
1354         int i;
1355
1356         /* check for availability */
1357         for (i = 0; i < 4; i++)
1358                 if (hpriv->map[i] == IDE)
1359                         return;
1360
1361         if (!(host->ports[0]->flags & PIIX_FLAG_SIDPR))
1362                 return;
1363
1364         if (pci_resource_start(pdev, PIIX_SIDPR_BAR) == 0 ||
1365             pci_resource_len(pdev, PIIX_SIDPR_BAR) != PIIX_SIDPR_LEN)
1366                 return;
1367
1368         if (pcim_iomap_regions(pdev, 1 << PIIX_SIDPR_BAR, DRV_NAME))
1369                 return;
1370
1371         hpriv->sidpr = pcim_iomap_table(pdev)[PIIX_SIDPR_BAR];
1372
1373         /* SCR access via SIDPR doesn't work on some configurations.
1374          * Give it a test drive by inhibiting power save modes which
1375          * we'll do anyway.
1376          */
1377         scontrol = piix_sidpr_read(dev0, SCR_CONTROL);
1378
1379         /* if IPM is already 3, SCR access is probably working.  Don't
1380          * un-inhibit power save modes as BIOS might have inhibited
1381          * them for a reason.
1382          */
1383         if ((scontrol & 0xf00) != 0x300) {
1384                 scontrol |= 0x300;
1385                 piix_sidpr_write(dev0, SCR_CONTROL, scontrol);
1386                 scontrol = piix_sidpr_read(dev0, SCR_CONTROL);
1387
1388                 if ((scontrol & 0xf00) != 0x300) {
1389                         dev_printk(KERN_INFO, host->dev, "SCR access via "
1390                                    "SIDPR is available but doesn't work\n");
1391                         return;
1392                 }
1393         }
1394
1395         host->ports[0]->ops = &piix_sidpr_sata_ops;
1396         host->ports[1]->ops = &piix_sidpr_sata_ops;
1397 }
1398
1399 static void piix_iocfg_bit18_quirk(struct pci_dev *pdev)
1400 {
1401         static const struct dmi_system_id sysids[] = {
1402                 {
1403                         /* Clevo M570U sets IOCFG bit 18 if the cdrom
1404                          * isn't used to boot the system which
1405                          * disables the channel.
1406                          */
1407                         .ident = "M570U",
1408                         .matches = {
1409                                 DMI_MATCH(DMI_SYS_VENDOR, "Clevo Co."),
1410                                 DMI_MATCH(DMI_PRODUCT_NAME, "M570U"),
1411                         },
1412                 },
1413
1414                 { }     /* terminate list */
1415         };
1416         u32 iocfg;
1417
1418         if (!dmi_check_system(sysids))
1419                 return;
1420
1421         /* The datasheet says that bit 18 is NOOP but certain systems
1422          * seem to use it to disable a channel.  Clear the bit on the
1423          * affected systems.
1424          */
1425         pci_read_config_dword(pdev, PIIX_IOCFG, &iocfg);
1426         if (iocfg & (1 << 18)) {
1427                 dev_printk(KERN_INFO, &pdev->dev,
1428                            "applying IOCFG bit18 quirk\n");
1429                 iocfg &= ~(1 << 18);
1430                 pci_write_config_dword(pdev, PIIX_IOCFG, iocfg);
1431         }
1432 }
1433
1434 /**
1435  *      piix_init_one - Register PIIX ATA PCI device with kernel services
1436  *      @pdev: PCI device to register
1437  *      @ent: Entry in piix_pci_tbl matching with @pdev
1438  *
1439  *      Called from kernel PCI layer.  We probe for combined mode (sigh),
1440  *      and then hand over control to libata, for it to do the rest.
1441  *
1442  *      LOCKING:
1443  *      Inherited from PCI layer (may sleep).
1444  *
1445  *      RETURNS:
1446  *      Zero on success, or -ERRNO value.
1447  */
1448
1449 static int __devinit piix_init_one(struct pci_dev *pdev,
1450                                    const struct pci_device_id *ent)
1451 {
1452         static int printed_version;
1453         struct device *dev = &pdev->dev;
1454         struct ata_port_info port_info[2];
1455         const struct ata_port_info *ppi[] = { &port_info[0], &port_info[1] };
1456         unsigned long port_flags;
1457         struct ata_host *host;
1458         struct piix_host_priv *hpriv;
1459         int rc;
1460
1461         if (!printed_version++)
1462                 dev_printk(KERN_DEBUG, &pdev->dev,
1463                            "version " DRV_VERSION "\n");
1464
1465         /* no hotplugging support (FIXME) */
1466         if (!in_module_init)
1467                 return -ENODEV;
1468
1469         port_info[0] = piix_port_info[ent->driver_data];
1470         port_info[1] = piix_port_info[ent->driver_data];
1471
1472         port_flags = port_info[0].flags;
1473
1474         /* enable device and prepare host */
1475         rc = pcim_enable_device(pdev);
1476         if (rc)
1477                 return rc;
1478
1479         /* ICH6R may be driven by either ata_piix or ahci driver
1480          * regardless of BIOS configuration.  Make sure AHCI mode is
1481          * off.
1482          */
1483         if (pdev->vendor == PCI_VENDOR_ID_INTEL && pdev->device == 0x2652) {
1484                 int rc = piix_disable_ahci(pdev);
1485                 if (rc)
1486                         return rc;
1487         }
1488
1489         /* SATA map init can change port_info, do it before prepping host */
1490         hpriv = devm_kzalloc(dev, sizeof(*hpriv), GFP_KERNEL);
1491         if (!hpriv)
1492                 return -ENOMEM;
1493
1494         if (port_flags & ATA_FLAG_SATA)
1495                 hpriv->map = piix_init_sata_map(pdev, port_info,
1496                                         piix_map_db_table[ent->driver_data]);
1497
1498         rc = ata_pci_sff_prepare_host(pdev, ppi, &host);
1499         if (rc)
1500                 return rc;
1501         host->private_data = hpriv;
1502
1503         /* initialize controller */
1504         if (port_flags & ATA_FLAG_SATA) {
1505                 piix_init_pcs(host, piix_map_db_table[ent->driver_data]);
1506                 piix_init_sidpr(host);
1507         }
1508
1509         /* apply IOCFG bit18 quirk */
1510         piix_iocfg_bit18_quirk(pdev);
1511
1512         /* On ICH5, some BIOSen disable the interrupt using the
1513          * PCI_COMMAND_INTX_DISABLE bit added in PCI 2.3.
1514          * On ICH6, this bit has the same effect, but only when
1515          * MSI is disabled (and it is disabled, as we don't use
1516          * message-signalled interrupts currently).
1517          */
1518         if (port_flags & PIIX_FLAG_CHECKINTR)
1519                 pci_intx(pdev, 1);
1520
1521         if (piix_check_450nx_errata(pdev)) {
1522                 /* This writes into the master table but it does not
1523                    really matter for this errata as we will apply it to
1524                    all the PIIX devices on the board */
1525                 host->ports[0]->mwdma_mask = 0;
1526                 host->ports[0]->udma_mask = 0;
1527                 host->ports[1]->mwdma_mask = 0;
1528                 host->ports[1]->udma_mask = 0;
1529         }
1530
1531         pci_set_master(pdev);
1532         return ata_pci_sff_activate_host(host, ata_sff_interrupt, &piix_sht);
1533 }
1534
1535 static int __init piix_init(void)
1536 {
1537         int rc;
1538
1539         DPRINTK("pci_register_driver\n");
1540         rc = pci_register_driver(&piix_pci_driver);
1541         if (rc)
1542                 return rc;
1543
1544         in_module_init = 0;
1545
1546         DPRINTK("done\n");
1547         return 0;
1548 }
1549
1550 static void __exit piix_exit(void)
1551 {
1552         pci_unregister_driver(&piix_pci_driver);
1553 }
1554
1555 module_init(piix_init);
1556 module_exit(piix_exit);