]> pilppa.org Git - linux-2.6-omap-h63xx.git/blob - drivers/ata/libata-core.c
libata-pmp-prep: implement ops->qc_defer()
[linux-2.6-omap-h63xx.git] / drivers / ata / libata-core.c
1 /*
2  *  libata-core.c - helper library for ATA
3  *
4  *  Maintained by:  Jeff Garzik <jgarzik@pobox.com>
5  *                  Please ALWAYS copy linux-ide@vger.kernel.org
6  *                  on emails.
7  *
8  *  Copyright 2003-2004 Red Hat, Inc.  All rights reserved.
9  *  Copyright 2003-2004 Jeff Garzik
10  *
11  *
12  *  This program is free software; you can redistribute it and/or modify
13  *  it under the terms of the GNU General Public License as published by
14  *  the Free Software Foundation; either version 2, or (at your option)
15  *  any later version.
16  *
17  *  This program is distributed in the hope that it will be useful,
18  *  but WITHOUT ANY WARRANTY; without even the implied warranty of
19  *  MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
20  *  GNU General Public License for more details.
21  *
22  *  You should have received a copy of the GNU General Public License
23  *  along with this program; see the file COPYING.  If not, write to
24  *  the Free Software Foundation, 675 Mass Ave, Cambridge, MA 02139, USA.
25  *
26  *
27  *  libata documentation is available via 'make {ps|pdf}docs',
28  *  as Documentation/DocBook/libata.*
29  *
30  *  Hardware documentation available from http://www.t13.org/ and
31  *  http://www.sata-io.org/
32  *
33  */
34
35 #include <linux/kernel.h>
36 #include <linux/module.h>
37 #include <linux/pci.h>
38 #include <linux/init.h>
39 #include <linux/list.h>
40 #include <linux/mm.h>
41 #include <linux/highmem.h>
42 #include <linux/spinlock.h>
43 #include <linux/blkdev.h>
44 #include <linux/delay.h>
45 #include <linux/timer.h>
46 #include <linux/interrupt.h>
47 #include <linux/completion.h>
48 #include <linux/suspend.h>
49 #include <linux/workqueue.h>
50 #include <linux/jiffies.h>
51 #include <linux/scatterlist.h>
52 #include <scsi/scsi.h>
53 #include <scsi/scsi_cmnd.h>
54 #include <scsi/scsi_host.h>
55 #include <linux/libata.h>
56 #include <asm/io.h>
57 #include <asm/semaphore.h>
58 #include <asm/byteorder.h>
59
60 #include "libata.h"
61
62
63 /* debounce timing parameters in msecs { interval, duration, timeout } */
64 const unsigned long sata_deb_timing_normal[]            = {   5,  100, 2000 };
65 const unsigned long sata_deb_timing_hotplug[]           = {  25,  500, 2000 };
66 const unsigned long sata_deb_timing_long[]              = { 100, 2000, 5000 };
67
68 static unsigned int ata_dev_init_params(struct ata_device *dev,
69                                         u16 heads, u16 sectors);
70 static unsigned int ata_dev_set_xfermode(struct ata_device *dev);
71 static unsigned int ata_dev_set_AN(struct ata_device *dev, u8 enable);
72 static void ata_dev_xfermask(struct ata_device *dev);
73 static unsigned long ata_dev_blacklisted(const struct ata_device *dev);
74
75 unsigned int ata_print_id = 1;
76 static struct workqueue_struct *ata_wq;
77
78 struct workqueue_struct *ata_aux_wq;
79
80 int atapi_enabled = 1;
81 module_param(atapi_enabled, int, 0444);
82 MODULE_PARM_DESC(atapi_enabled, "Enable discovery of ATAPI devices (0=off, 1=on)");
83
84 int atapi_dmadir = 0;
85 module_param(atapi_dmadir, int, 0444);
86 MODULE_PARM_DESC(atapi_dmadir, "Enable ATAPI DMADIR bridge support (0=off, 1=on)");
87
88 int atapi_passthru16 = 1;
89 module_param(atapi_passthru16, int, 0444);
90 MODULE_PARM_DESC(atapi_passthru16, "Enable ATA_16 passthru for ATAPI devices; on by default (0=off, 1=on)");
91
92 int libata_fua = 0;
93 module_param_named(fua, libata_fua, int, 0444);
94 MODULE_PARM_DESC(fua, "FUA support (0=off, 1=on)");
95
96 static int ata_ignore_hpa = 0;
97 module_param_named(ignore_hpa, ata_ignore_hpa, int, 0644);
98 MODULE_PARM_DESC(ignore_hpa, "Ignore HPA limit (0=keep BIOS limits, 1=ignore limits, using full disk)");
99
100 static int ata_probe_timeout = ATA_TMOUT_INTERNAL / HZ;
101 module_param(ata_probe_timeout, int, 0444);
102 MODULE_PARM_DESC(ata_probe_timeout, "Set ATA probing timeout (seconds)");
103
104 int libata_noacpi = 1;
105 module_param_named(noacpi, libata_noacpi, int, 0444);
106 MODULE_PARM_DESC(noacpi, "Disables the use of ACPI in suspend/resume when set");
107
108 MODULE_AUTHOR("Jeff Garzik");
109 MODULE_DESCRIPTION("Library module for ATA devices");
110 MODULE_LICENSE("GPL");
111 MODULE_VERSION(DRV_VERSION);
112
113
114 /**
115  *      ata_tf_to_fis - Convert ATA taskfile to SATA FIS structure
116  *      @tf: Taskfile to convert
117  *      @pmp: Port multiplier port
118  *      @is_cmd: This FIS is for command
119  *      @fis: Buffer into which data will output
120  *
121  *      Converts a standard ATA taskfile to a Serial ATA
122  *      FIS structure (Register - Host to Device).
123  *
124  *      LOCKING:
125  *      Inherited from caller.
126  */
127 void ata_tf_to_fis(const struct ata_taskfile *tf, u8 pmp, int is_cmd, u8 *fis)
128 {
129         fis[0] = 0x27;                  /* Register - Host to Device FIS */
130         fis[1] = pmp & 0xf;             /* Port multiplier number*/
131         if (is_cmd)
132                 fis[1] |= (1 << 7);     /* bit 7 indicates Command FIS */
133
134         fis[2] = tf->command;
135         fis[3] = tf->feature;
136
137         fis[4] = tf->lbal;
138         fis[5] = tf->lbam;
139         fis[6] = tf->lbah;
140         fis[7] = tf->device;
141
142         fis[8] = tf->hob_lbal;
143         fis[9] = tf->hob_lbam;
144         fis[10] = tf->hob_lbah;
145         fis[11] = tf->hob_feature;
146
147         fis[12] = tf->nsect;
148         fis[13] = tf->hob_nsect;
149         fis[14] = 0;
150         fis[15] = tf->ctl;
151
152         fis[16] = 0;
153         fis[17] = 0;
154         fis[18] = 0;
155         fis[19] = 0;
156 }
157
158 /**
159  *      ata_tf_from_fis - Convert SATA FIS to ATA taskfile
160  *      @fis: Buffer from which data will be input
161  *      @tf: Taskfile to output
162  *
163  *      Converts a serial ATA FIS structure to a standard ATA taskfile.
164  *
165  *      LOCKING:
166  *      Inherited from caller.
167  */
168
169 void ata_tf_from_fis(const u8 *fis, struct ata_taskfile *tf)
170 {
171         tf->command     = fis[2];       /* status */
172         tf->feature     = fis[3];       /* error */
173
174         tf->lbal        = fis[4];
175         tf->lbam        = fis[5];
176         tf->lbah        = fis[6];
177         tf->device      = fis[7];
178
179         tf->hob_lbal    = fis[8];
180         tf->hob_lbam    = fis[9];
181         tf->hob_lbah    = fis[10];
182
183         tf->nsect       = fis[12];
184         tf->hob_nsect   = fis[13];
185 }
186
187 static const u8 ata_rw_cmds[] = {
188         /* pio multi */
189         ATA_CMD_READ_MULTI,
190         ATA_CMD_WRITE_MULTI,
191         ATA_CMD_READ_MULTI_EXT,
192         ATA_CMD_WRITE_MULTI_EXT,
193         0,
194         0,
195         0,
196         ATA_CMD_WRITE_MULTI_FUA_EXT,
197         /* pio */
198         ATA_CMD_PIO_READ,
199         ATA_CMD_PIO_WRITE,
200         ATA_CMD_PIO_READ_EXT,
201         ATA_CMD_PIO_WRITE_EXT,
202         0,
203         0,
204         0,
205         0,
206         /* dma */
207         ATA_CMD_READ,
208         ATA_CMD_WRITE,
209         ATA_CMD_READ_EXT,
210         ATA_CMD_WRITE_EXT,
211         0,
212         0,
213         0,
214         ATA_CMD_WRITE_FUA_EXT
215 };
216
217 /**
218  *      ata_rwcmd_protocol - set taskfile r/w commands and protocol
219  *      @tf: command to examine and configure
220  *      @dev: device tf belongs to
221  *
222  *      Examine the device configuration and tf->flags to calculate
223  *      the proper read/write commands and protocol to use.
224  *
225  *      LOCKING:
226  *      caller.
227  */
228 static int ata_rwcmd_protocol(struct ata_taskfile *tf, struct ata_device *dev)
229 {
230         u8 cmd;
231
232         int index, fua, lba48, write;
233
234         fua = (tf->flags & ATA_TFLAG_FUA) ? 4 : 0;
235         lba48 = (tf->flags & ATA_TFLAG_LBA48) ? 2 : 0;
236         write = (tf->flags & ATA_TFLAG_WRITE) ? 1 : 0;
237
238         if (dev->flags & ATA_DFLAG_PIO) {
239                 tf->protocol = ATA_PROT_PIO;
240                 index = dev->multi_count ? 0 : 8;
241         } else if (lba48 && (dev->link->ap->flags & ATA_FLAG_PIO_LBA48)) {
242                 /* Unable to use DMA due to host limitation */
243                 tf->protocol = ATA_PROT_PIO;
244                 index = dev->multi_count ? 0 : 8;
245         } else {
246                 tf->protocol = ATA_PROT_DMA;
247                 index = 16;
248         }
249
250         cmd = ata_rw_cmds[index + fua + lba48 + write];
251         if (cmd) {
252                 tf->command = cmd;
253                 return 0;
254         }
255         return -1;
256 }
257
258 /**
259  *      ata_tf_read_block - Read block address from ATA taskfile
260  *      @tf: ATA taskfile of interest
261  *      @dev: ATA device @tf belongs to
262  *
263  *      LOCKING:
264  *      None.
265  *
266  *      Read block address from @tf.  This function can handle all
267  *      three address formats - LBA, LBA48 and CHS.  tf->protocol and
268  *      flags select the address format to use.
269  *
270  *      RETURNS:
271  *      Block address read from @tf.
272  */
273 u64 ata_tf_read_block(struct ata_taskfile *tf, struct ata_device *dev)
274 {
275         u64 block = 0;
276
277         if (tf->flags & ATA_TFLAG_LBA) {
278                 if (tf->flags & ATA_TFLAG_LBA48) {
279                         block |= (u64)tf->hob_lbah << 40;
280                         block |= (u64)tf->hob_lbam << 32;
281                         block |= tf->hob_lbal << 24;
282                 } else
283                         block |= (tf->device & 0xf) << 24;
284
285                 block |= tf->lbah << 16;
286                 block |= tf->lbam << 8;
287                 block |= tf->lbal;
288         } else {
289                 u32 cyl, head, sect;
290
291                 cyl = tf->lbam | (tf->lbah << 8);
292                 head = tf->device & 0xf;
293                 sect = tf->lbal;
294
295                 block = (cyl * dev->heads + head) * dev->sectors + sect;
296         }
297
298         return block;
299 }
300
301 /**
302  *      ata_build_rw_tf - Build ATA taskfile for given read/write request
303  *      @tf: Target ATA taskfile
304  *      @dev: ATA device @tf belongs to
305  *      @block: Block address
306  *      @n_block: Number of blocks
307  *      @tf_flags: RW/FUA etc...
308  *      @tag: tag
309  *
310  *      LOCKING:
311  *      None.
312  *
313  *      Build ATA taskfile @tf for read/write request described by
314  *      @block, @n_block, @tf_flags and @tag on @dev.
315  *
316  *      RETURNS:
317  *
318  *      0 on success, -ERANGE if the request is too large for @dev,
319  *      -EINVAL if the request is invalid.
320  */
321 int ata_build_rw_tf(struct ata_taskfile *tf, struct ata_device *dev,
322                     u64 block, u32 n_block, unsigned int tf_flags,
323                     unsigned int tag)
324 {
325         tf->flags |= ATA_TFLAG_ISADDR | ATA_TFLAG_DEVICE;
326         tf->flags |= tf_flags;
327
328         if (ata_ncq_enabled(dev) && likely(tag != ATA_TAG_INTERNAL)) {
329                 /* yay, NCQ */
330                 if (!lba_48_ok(block, n_block))
331                         return -ERANGE;
332
333                 tf->protocol = ATA_PROT_NCQ;
334                 tf->flags |= ATA_TFLAG_LBA | ATA_TFLAG_LBA48;
335
336                 if (tf->flags & ATA_TFLAG_WRITE)
337                         tf->command = ATA_CMD_FPDMA_WRITE;
338                 else
339                         tf->command = ATA_CMD_FPDMA_READ;
340
341                 tf->nsect = tag << 3;
342                 tf->hob_feature = (n_block >> 8) & 0xff;
343                 tf->feature = n_block & 0xff;
344
345                 tf->hob_lbah = (block >> 40) & 0xff;
346                 tf->hob_lbam = (block >> 32) & 0xff;
347                 tf->hob_lbal = (block >> 24) & 0xff;
348                 tf->lbah = (block >> 16) & 0xff;
349                 tf->lbam = (block >> 8) & 0xff;
350                 tf->lbal = block & 0xff;
351
352                 tf->device = 1 << 6;
353                 if (tf->flags & ATA_TFLAG_FUA)
354                         tf->device |= 1 << 7;
355         } else if (dev->flags & ATA_DFLAG_LBA) {
356                 tf->flags |= ATA_TFLAG_LBA;
357
358                 if (lba_28_ok(block, n_block)) {
359                         /* use LBA28 */
360                         tf->device |= (block >> 24) & 0xf;
361                 } else if (lba_48_ok(block, n_block)) {
362                         if (!(dev->flags & ATA_DFLAG_LBA48))
363                                 return -ERANGE;
364
365                         /* use LBA48 */
366                         tf->flags |= ATA_TFLAG_LBA48;
367
368                         tf->hob_nsect = (n_block >> 8) & 0xff;
369
370                         tf->hob_lbah = (block >> 40) & 0xff;
371                         tf->hob_lbam = (block >> 32) & 0xff;
372                         tf->hob_lbal = (block >> 24) & 0xff;
373                 } else
374                         /* request too large even for LBA48 */
375                         return -ERANGE;
376
377                 if (unlikely(ata_rwcmd_protocol(tf, dev) < 0))
378                         return -EINVAL;
379
380                 tf->nsect = n_block & 0xff;
381
382                 tf->lbah = (block >> 16) & 0xff;
383                 tf->lbam = (block >> 8) & 0xff;
384                 tf->lbal = block & 0xff;
385
386                 tf->device |= ATA_LBA;
387         } else {
388                 /* CHS */
389                 u32 sect, head, cyl, track;
390
391                 /* The request -may- be too large for CHS addressing. */
392                 if (!lba_28_ok(block, n_block))
393                         return -ERANGE;
394
395                 if (unlikely(ata_rwcmd_protocol(tf, dev) < 0))
396                         return -EINVAL;
397
398                 /* Convert LBA to CHS */
399                 track = (u32)block / dev->sectors;
400                 cyl   = track / dev->heads;
401                 head  = track % dev->heads;
402                 sect  = (u32)block % dev->sectors + 1;
403
404                 DPRINTK("block %u track %u cyl %u head %u sect %u\n",
405                         (u32)block, track, cyl, head, sect);
406
407                 /* Check whether the converted CHS can fit.
408                    Cylinder: 0-65535
409                    Head: 0-15
410                    Sector: 1-255*/
411                 if ((cyl >> 16) || (head >> 4) || (sect >> 8) || (!sect))
412                         return -ERANGE;
413
414                 tf->nsect = n_block & 0xff; /* Sector count 0 means 256 sectors */
415                 tf->lbal = sect;
416                 tf->lbam = cyl;
417                 tf->lbah = cyl >> 8;
418                 tf->device |= head;
419         }
420
421         return 0;
422 }
423
424 /**
425  *      ata_pack_xfermask - Pack pio, mwdma and udma masks into xfer_mask
426  *      @pio_mask: pio_mask
427  *      @mwdma_mask: mwdma_mask
428  *      @udma_mask: udma_mask
429  *
430  *      Pack @pio_mask, @mwdma_mask and @udma_mask into a single
431  *      unsigned int xfer_mask.
432  *
433  *      LOCKING:
434  *      None.
435  *
436  *      RETURNS:
437  *      Packed xfer_mask.
438  */
439 static unsigned int ata_pack_xfermask(unsigned int pio_mask,
440                                       unsigned int mwdma_mask,
441                                       unsigned int udma_mask)
442 {
443         return ((pio_mask << ATA_SHIFT_PIO) & ATA_MASK_PIO) |
444                 ((mwdma_mask << ATA_SHIFT_MWDMA) & ATA_MASK_MWDMA) |
445                 ((udma_mask << ATA_SHIFT_UDMA) & ATA_MASK_UDMA);
446 }
447
448 /**
449  *      ata_unpack_xfermask - Unpack xfer_mask into pio, mwdma and udma masks
450  *      @xfer_mask: xfer_mask to unpack
451  *      @pio_mask: resulting pio_mask
452  *      @mwdma_mask: resulting mwdma_mask
453  *      @udma_mask: resulting udma_mask
454  *
455  *      Unpack @xfer_mask into @pio_mask, @mwdma_mask and @udma_mask.
456  *      Any NULL distination masks will be ignored.
457  */
458 static void ata_unpack_xfermask(unsigned int xfer_mask,
459                                 unsigned int *pio_mask,
460                                 unsigned int *mwdma_mask,
461                                 unsigned int *udma_mask)
462 {
463         if (pio_mask)
464                 *pio_mask = (xfer_mask & ATA_MASK_PIO) >> ATA_SHIFT_PIO;
465         if (mwdma_mask)
466                 *mwdma_mask = (xfer_mask & ATA_MASK_MWDMA) >> ATA_SHIFT_MWDMA;
467         if (udma_mask)
468                 *udma_mask = (xfer_mask & ATA_MASK_UDMA) >> ATA_SHIFT_UDMA;
469 }
470
471 static const struct ata_xfer_ent {
472         int shift, bits;
473         u8 base;
474 } ata_xfer_tbl[] = {
475         { ATA_SHIFT_PIO, ATA_BITS_PIO, XFER_PIO_0 },
476         { ATA_SHIFT_MWDMA, ATA_BITS_MWDMA, XFER_MW_DMA_0 },
477         { ATA_SHIFT_UDMA, ATA_BITS_UDMA, XFER_UDMA_0 },
478         { -1, },
479 };
480
481 /**
482  *      ata_xfer_mask2mode - Find matching XFER_* for the given xfer_mask
483  *      @xfer_mask: xfer_mask of interest
484  *
485  *      Return matching XFER_* value for @xfer_mask.  Only the highest
486  *      bit of @xfer_mask is considered.
487  *
488  *      LOCKING:
489  *      None.
490  *
491  *      RETURNS:
492  *      Matching XFER_* value, 0 if no match found.
493  */
494 static u8 ata_xfer_mask2mode(unsigned int xfer_mask)
495 {
496         int highbit = fls(xfer_mask) - 1;
497         const struct ata_xfer_ent *ent;
498
499         for (ent = ata_xfer_tbl; ent->shift >= 0; ent++)
500                 if (highbit >= ent->shift && highbit < ent->shift + ent->bits)
501                         return ent->base + highbit - ent->shift;
502         return 0;
503 }
504
505 /**
506  *      ata_xfer_mode2mask - Find matching xfer_mask for XFER_*
507  *      @xfer_mode: XFER_* of interest
508  *
509  *      Return matching xfer_mask for @xfer_mode.
510  *
511  *      LOCKING:
512  *      None.
513  *
514  *      RETURNS:
515  *      Matching xfer_mask, 0 if no match found.
516  */
517 static unsigned int ata_xfer_mode2mask(u8 xfer_mode)
518 {
519         const struct ata_xfer_ent *ent;
520
521         for (ent = ata_xfer_tbl; ent->shift >= 0; ent++)
522                 if (xfer_mode >= ent->base && xfer_mode < ent->base + ent->bits)
523                         return 1 << (ent->shift + xfer_mode - ent->base);
524         return 0;
525 }
526
527 /**
528  *      ata_xfer_mode2shift - Find matching xfer_shift for XFER_*
529  *      @xfer_mode: XFER_* of interest
530  *
531  *      Return matching xfer_shift for @xfer_mode.
532  *
533  *      LOCKING:
534  *      None.
535  *
536  *      RETURNS:
537  *      Matching xfer_shift, -1 if no match found.
538  */
539 static int ata_xfer_mode2shift(unsigned int xfer_mode)
540 {
541         const struct ata_xfer_ent *ent;
542
543         for (ent = ata_xfer_tbl; ent->shift >= 0; ent++)
544                 if (xfer_mode >= ent->base && xfer_mode < ent->base + ent->bits)
545                         return ent->shift;
546         return -1;
547 }
548
549 /**
550  *      ata_mode_string - convert xfer_mask to string
551  *      @xfer_mask: mask of bits supported; only highest bit counts.
552  *
553  *      Determine string which represents the highest speed
554  *      (highest bit in @modemask).
555  *
556  *      LOCKING:
557  *      None.
558  *
559  *      RETURNS:
560  *      Constant C string representing highest speed listed in
561  *      @mode_mask, or the constant C string "<n/a>".
562  */
563 static const char *ata_mode_string(unsigned int xfer_mask)
564 {
565         static const char * const xfer_mode_str[] = {
566                 "PIO0",
567                 "PIO1",
568                 "PIO2",
569                 "PIO3",
570                 "PIO4",
571                 "PIO5",
572                 "PIO6",
573                 "MWDMA0",
574                 "MWDMA1",
575                 "MWDMA2",
576                 "MWDMA3",
577                 "MWDMA4",
578                 "UDMA/16",
579                 "UDMA/25",
580                 "UDMA/33",
581                 "UDMA/44",
582                 "UDMA/66",
583                 "UDMA/100",
584                 "UDMA/133",
585                 "UDMA7",
586         };
587         int highbit;
588
589         highbit = fls(xfer_mask) - 1;
590         if (highbit >= 0 && highbit < ARRAY_SIZE(xfer_mode_str))
591                 return xfer_mode_str[highbit];
592         return "<n/a>";
593 }
594
595 static const char *sata_spd_string(unsigned int spd)
596 {
597         static const char * const spd_str[] = {
598                 "1.5 Gbps",
599                 "3.0 Gbps",
600         };
601
602         if (spd == 0 || (spd - 1) >= ARRAY_SIZE(spd_str))
603                 return "<unknown>";
604         return spd_str[spd - 1];
605 }
606
607 void ata_dev_disable(struct ata_device *dev)
608 {
609         if (ata_dev_enabled(dev)) {
610                 if (ata_msg_drv(dev->link->ap))
611                         ata_dev_printk(dev, KERN_WARNING, "disabled\n");
612                 ata_down_xfermask_limit(dev, ATA_DNXFER_FORCE_PIO0 |
613                                              ATA_DNXFER_QUIET);
614                 dev->class++;
615         }
616 }
617
618 /**
619  *      ata_devchk - PATA device presence detection
620  *      @ap: ATA channel to examine
621  *      @device: Device to examine (starting at zero)
622  *
623  *      This technique was originally described in
624  *      Hale Landis's ATADRVR (www.ata-atapi.com), and
625  *      later found its way into the ATA/ATAPI spec.
626  *
627  *      Write a pattern to the ATA shadow registers,
628  *      and if a device is present, it will respond by
629  *      correctly storing and echoing back the
630  *      ATA shadow register contents.
631  *
632  *      LOCKING:
633  *      caller.
634  */
635
636 static unsigned int ata_devchk(struct ata_port *ap, unsigned int device)
637 {
638         struct ata_ioports *ioaddr = &ap->ioaddr;
639         u8 nsect, lbal;
640
641         ap->ops->dev_select(ap, device);
642
643         iowrite8(0x55, ioaddr->nsect_addr);
644         iowrite8(0xaa, ioaddr->lbal_addr);
645
646         iowrite8(0xaa, ioaddr->nsect_addr);
647         iowrite8(0x55, ioaddr->lbal_addr);
648
649         iowrite8(0x55, ioaddr->nsect_addr);
650         iowrite8(0xaa, ioaddr->lbal_addr);
651
652         nsect = ioread8(ioaddr->nsect_addr);
653         lbal = ioread8(ioaddr->lbal_addr);
654
655         if ((nsect == 0x55) && (lbal == 0xaa))
656                 return 1;       /* we found a device */
657
658         return 0;               /* nothing found */
659 }
660
661 /**
662  *      ata_dev_classify - determine device type based on ATA-spec signature
663  *      @tf: ATA taskfile register set for device to be identified
664  *
665  *      Determine from taskfile register contents whether a device is
666  *      ATA or ATAPI, as per "Signature and persistence" section
667  *      of ATA/PI spec (volume 1, sect 5.14).
668  *
669  *      LOCKING:
670  *      None.
671  *
672  *      RETURNS:
673  *      Device type, %ATA_DEV_ATA, %ATA_DEV_ATAPI, or %ATA_DEV_UNKNOWN
674  *      the event of failure.
675  */
676
677 unsigned int ata_dev_classify(const struct ata_taskfile *tf)
678 {
679         /* Apple's open source Darwin code hints that some devices only
680          * put a proper signature into the LBA mid/high registers,
681          * So, we only check those.  It's sufficient for uniqueness.
682          */
683
684         if (((tf->lbam == 0) && (tf->lbah == 0)) ||
685             ((tf->lbam == 0x3c) && (tf->lbah == 0xc3))) {
686                 DPRINTK("found ATA device by sig\n");
687                 return ATA_DEV_ATA;
688         }
689
690         if (((tf->lbam == 0x14) && (tf->lbah == 0xeb)) ||
691             ((tf->lbam == 0x69) && (tf->lbah == 0x96))) {
692                 DPRINTK("found ATAPI device by sig\n");
693                 return ATA_DEV_ATAPI;
694         }
695
696         DPRINTK("unknown device\n");
697         return ATA_DEV_UNKNOWN;
698 }
699
700 /**
701  *      ata_dev_try_classify - Parse returned ATA device signature
702  *      @dev: ATA device to classify (starting at zero)
703  *      @present: device seems present
704  *      @r_err: Value of error register on completion
705  *
706  *      After an event -- SRST, E.D.D., or SATA COMRESET -- occurs,
707  *      an ATA/ATAPI-defined set of values is placed in the ATA
708  *      shadow registers, indicating the results of device detection
709  *      and diagnostics.
710  *
711  *      Select the ATA device, and read the values from the ATA shadow
712  *      registers.  Then parse according to the Error register value,
713  *      and the spec-defined values examined by ata_dev_classify().
714  *
715  *      LOCKING:
716  *      caller.
717  *
718  *      RETURNS:
719  *      Device type - %ATA_DEV_ATA, %ATA_DEV_ATAPI or %ATA_DEV_NONE.
720  */
721 unsigned int ata_dev_try_classify(struct ata_device *dev, int present,
722                                   u8 *r_err)
723 {
724         struct ata_port *ap = dev->link->ap;
725         struct ata_taskfile tf;
726         unsigned int class;
727         u8 err;
728
729         ap->ops->dev_select(ap, dev->devno);
730
731         memset(&tf, 0, sizeof(tf));
732
733         ap->ops->tf_read(ap, &tf);
734         err = tf.feature;
735         if (r_err)
736                 *r_err = err;
737
738         /* see if device passed diags: if master then continue and warn later */
739         if (err == 0 && dev->devno == 0)
740                 /* diagnostic fail : do nothing _YET_ */
741                 dev->horkage |= ATA_HORKAGE_DIAGNOSTIC;
742         else if (err == 1)
743                 /* do nothing */ ;
744         else if ((dev->devno == 0) && (err == 0x81))
745                 /* do nothing */ ;
746         else
747                 return ATA_DEV_NONE;
748
749         /* determine if device is ATA or ATAPI */
750         class = ata_dev_classify(&tf);
751
752         if (class == ATA_DEV_UNKNOWN) {
753                 /* If the device failed diagnostic, it's likely to
754                  * have reported incorrect device signature too.
755                  * Assume ATA device if the device seems present but
756                  * device signature is invalid with diagnostic
757                  * failure.
758                  */
759                 if (present && (dev->horkage & ATA_HORKAGE_DIAGNOSTIC))
760                         class = ATA_DEV_ATA;
761                 else
762                         class = ATA_DEV_NONE;
763         } else if ((class == ATA_DEV_ATA) && (ata_chk_status(ap) == 0))
764                 class = ATA_DEV_NONE;
765
766         return class;
767 }
768
769 /**
770  *      ata_id_string - Convert IDENTIFY DEVICE page into string
771  *      @id: IDENTIFY DEVICE results we will examine
772  *      @s: string into which data is output
773  *      @ofs: offset into identify device page
774  *      @len: length of string to return. must be an even number.
775  *
776  *      The strings in the IDENTIFY DEVICE page are broken up into
777  *      16-bit chunks.  Run through the string, and output each
778  *      8-bit chunk linearly, regardless of platform.
779  *
780  *      LOCKING:
781  *      caller.
782  */
783
784 void ata_id_string(const u16 *id, unsigned char *s,
785                    unsigned int ofs, unsigned int len)
786 {
787         unsigned int c;
788
789         while (len > 0) {
790                 c = id[ofs] >> 8;
791                 *s = c;
792                 s++;
793
794                 c = id[ofs] & 0xff;
795                 *s = c;
796                 s++;
797
798                 ofs++;
799                 len -= 2;
800         }
801 }
802
803 /**
804  *      ata_id_c_string - Convert IDENTIFY DEVICE page into C string
805  *      @id: IDENTIFY DEVICE results we will examine
806  *      @s: string into which data is output
807  *      @ofs: offset into identify device page
808  *      @len: length of string to return. must be an odd number.
809  *
810  *      This function is identical to ata_id_string except that it
811  *      trims trailing spaces and terminates the resulting string with
812  *      null.  @len must be actual maximum length (even number) + 1.
813  *
814  *      LOCKING:
815  *      caller.
816  */
817 void ata_id_c_string(const u16 *id, unsigned char *s,
818                      unsigned int ofs, unsigned int len)
819 {
820         unsigned char *p;
821
822         WARN_ON(!(len & 1));
823
824         ata_id_string(id, s, ofs, len - 1);
825
826         p = s + strnlen(s, len - 1);
827         while (p > s && p[-1] == ' ')
828                 p--;
829         *p = '\0';
830 }
831
832 static u64 ata_id_n_sectors(const u16 *id)
833 {
834         if (ata_id_has_lba(id)) {
835                 if (ata_id_has_lba48(id))
836                         return ata_id_u64(id, 100);
837                 else
838                         return ata_id_u32(id, 60);
839         } else {
840                 if (ata_id_current_chs_valid(id))
841                         return ata_id_u32(id, 57);
842                 else
843                         return id[1] * id[3] * id[6];
844         }
845 }
846
847 static u64 ata_tf_to_lba48(struct ata_taskfile *tf)
848 {
849         u64 sectors = 0;
850
851         sectors |= ((u64)(tf->hob_lbah & 0xff)) << 40;
852         sectors |= ((u64)(tf->hob_lbam & 0xff)) << 32;
853         sectors |= (tf->hob_lbal & 0xff) << 24;
854         sectors |= (tf->lbah & 0xff) << 16;
855         sectors |= (tf->lbam & 0xff) << 8;
856         sectors |= (tf->lbal & 0xff);
857
858         return ++sectors;
859 }
860
861 static u64 ata_tf_to_lba(struct ata_taskfile *tf)
862 {
863         u64 sectors = 0;
864
865         sectors |= (tf->device & 0x0f) << 24;
866         sectors |= (tf->lbah & 0xff) << 16;
867         sectors |= (tf->lbam & 0xff) << 8;
868         sectors |= (tf->lbal & 0xff);
869
870         return ++sectors;
871 }
872
873 /**
874  *      ata_read_native_max_address - Read native max address
875  *      @dev: target device
876  *      @max_sectors: out parameter for the result native max address
877  *
878  *      Perform an LBA48 or LBA28 native size query upon the device in
879  *      question.
880  *
881  *      RETURNS:
882  *      0 on success, -EACCES if command is aborted by the drive.
883  *      -EIO on other errors.
884  */
885 static int ata_read_native_max_address(struct ata_device *dev, u64 *max_sectors)
886 {
887         unsigned int err_mask;
888         struct ata_taskfile tf;
889         int lba48 = ata_id_has_lba48(dev->id);
890
891         ata_tf_init(dev, &tf);
892
893         /* always clear all address registers */
894         tf.flags |= ATA_TFLAG_DEVICE | ATA_TFLAG_ISADDR;
895
896         if (lba48) {
897                 tf.command = ATA_CMD_READ_NATIVE_MAX_EXT;
898                 tf.flags |= ATA_TFLAG_LBA48;
899         } else
900                 tf.command = ATA_CMD_READ_NATIVE_MAX;
901
902         tf.protocol |= ATA_PROT_NODATA;
903         tf.device |= ATA_LBA;
904
905         err_mask = ata_exec_internal(dev, &tf, NULL, DMA_NONE, NULL, 0);
906         if (err_mask) {
907                 ata_dev_printk(dev, KERN_WARNING, "failed to read native "
908                                "max address (err_mask=0x%x)\n", err_mask);
909                 if (err_mask == AC_ERR_DEV && (tf.feature & ATA_ABORTED))
910                         return -EACCES;
911                 return -EIO;
912         }
913
914         if (lba48)
915                 *max_sectors = ata_tf_to_lba48(&tf);
916         else
917                 *max_sectors = ata_tf_to_lba(&tf);
918
919         return 0;
920 }
921
922 /**
923  *      ata_set_max_sectors - Set max sectors
924  *      @dev: target device
925  *      @new_sectors: new max sectors value to set for the device
926  *
927  *      Set max sectors of @dev to @new_sectors.
928  *
929  *      RETURNS:
930  *      0 on success, -EACCES if command is aborted or denied (due to
931  *      previous non-volatile SET_MAX) by the drive.  -EIO on other
932  *      errors.
933  */
934 static int ata_set_max_sectors(struct ata_device *dev, u64 new_sectors)
935 {
936         unsigned int err_mask;
937         struct ata_taskfile tf;
938         int lba48 = ata_id_has_lba48(dev->id);
939
940         new_sectors--;
941
942         ata_tf_init(dev, &tf);
943
944         tf.flags |= ATA_TFLAG_DEVICE | ATA_TFLAG_ISADDR;
945
946         if (lba48) {
947                 tf.command = ATA_CMD_SET_MAX_EXT;
948                 tf.flags |= ATA_TFLAG_LBA48;
949
950                 tf.hob_lbal = (new_sectors >> 24) & 0xff;
951                 tf.hob_lbam = (new_sectors >> 32) & 0xff;
952                 tf.hob_lbah = (new_sectors >> 40) & 0xff;
953         } else
954                 tf.command = ATA_CMD_SET_MAX;
955
956         tf.protocol |= ATA_PROT_NODATA;
957         tf.device |= ATA_LBA;
958
959         tf.lbal = (new_sectors >> 0) & 0xff;
960         tf.lbam = (new_sectors >> 8) & 0xff;
961         tf.lbah = (new_sectors >> 16) & 0xff;
962
963         err_mask = ata_exec_internal(dev, &tf, NULL, DMA_NONE, NULL, 0);
964         if (err_mask) {
965                 ata_dev_printk(dev, KERN_WARNING, "failed to set "
966                                "max address (err_mask=0x%x)\n", err_mask);
967                 if (err_mask == AC_ERR_DEV &&
968                     (tf.feature & (ATA_ABORTED | ATA_IDNF)))
969                         return -EACCES;
970                 return -EIO;
971         }
972
973         return 0;
974 }
975
976 /**
977  *      ata_hpa_resize          -       Resize a device with an HPA set
978  *      @dev: Device to resize
979  *
980  *      Read the size of an LBA28 or LBA48 disk with HPA features and resize
981  *      it if required to the full size of the media. The caller must check
982  *      the drive has the HPA feature set enabled.
983  *
984  *      RETURNS:
985  *      0 on success, -errno on failure.
986  */
987 static int ata_hpa_resize(struct ata_device *dev)
988 {
989         struct ata_eh_context *ehc = &dev->link->eh_context;
990         int print_info = ehc->i.flags & ATA_EHI_PRINTINFO;
991         u64 sectors = ata_id_n_sectors(dev->id);
992         u64 native_sectors;
993         int rc;
994
995         /* do we need to do it? */
996         if (dev->class != ATA_DEV_ATA ||
997             !ata_id_has_lba(dev->id) || !ata_id_hpa_enabled(dev->id) ||
998             (dev->horkage & ATA_HORKAGE_BROKEN_HPA))
999                 return 0;
1000
1001         /* read native max address */
1002         rc = ata_read_native_max_address(dev, &native_sectors);
1003         if (rc) {
1004                 /* If HPA isn't going to be unlocked, skip HPA
1005                  * resizing from the next try.
1006                  */
1007                 if (!ata_ignore_hpa) {
1008                         ata_dev_printk(dev, KERN_WARNING, "HPA support seems "
1009                                        "broken, will skip HPA handling\n");
1010                         dev->horkage |= ATA_HORKAGE_BROKEN_HPA;
1011
1012                         /* we can continue if device aborted the command */
1013                         if (rc == -EACCES)
1014                                 rc = 0;
1015                 }
1016
1017                 return rc;
1018         }
1019
1020         /* nothing to do? */
1021         if (native_sectors <= sectors || !ata_ignore_hpa) {
1022                 if (!print_info || native_sectors == sectors)
1023                         return 0;
1024
1025                 if (native_sectors > sectors)
1026                         ata_dev_printk(dev, KERN_INFO,
1027                                 "HPA detected: current %llu, native %llu\n",
1028                                 (unsigned long long)sectors,
1029                                 (unsigned long long)native_sectors);
1030                 else if (native_sectors < sectors)
1031                         ata_dev_printk(dev, KERN_WARNING,
1032                                 "native sectors (%llu) is smaller than "
1033                                 "sectors (%llu)\n",
1034                                 (unsigned long long)native_sectors,
1035                                 (unsigned long long)sectors);
1036                 return 0;
1037         }
1038
1039         /* let's unlock HPA */
1040         rc = ata_set_max_sectors(dev, native_sectors);
1041         if (rc == -EACCES) {
1042                 /* if device aborted the command, skip HPA resizing */
1043                 ata_dev_printk(dev, KERN_WARNING, "device aborted resize "
1044                                "(%llu -> %llu), skipping HPA handling\n",
1045                                (unsigned long long)sectors,
1046                                (unsigned long long)native_sectors);
1047                 dev->horkage |= ATA_HORKAGE_BROKEN_HPA;
1048                 return 0;
1049         } else if (rc)
1050                 return rc;
1051
1052         /* re-read IDENTIFY data */
1053         rc = ata_dev_reread_id(dev, 0);
1054         if (rc) {
1055                 ata_dev_printk(dev, KERN_ERR, "failed to re-read IDENTIFY "
1056                                "data after HPA resizing\n");
1057                 return rc;
1058         }
1059
1060         if (print_info) {
1061                 u64 new_sectors = ata_id_n_sectors(dev->id);
1062                 ata_dev_printk(dev, KERN_INFO,
1063                         "HPA unlocked: %llu -> %llu, native %llu\n",
1064                         (unsigned long long)sectors,
1065                         (unsigned long long)new_sectors,
1066                         (unsigned long long)native_sectors);
1067         }
1068
1069         return 0;
1070 }
1071
1072 /**
1073  *      ata_id_to_dma_mode      -       Identify DMA mode from id block
1074  *      @dev: device to identify
1075  *      @unknown: mode to assume if we cannot tell
1076  *
1077  *      Set up the timing values for the device based upon the identify
1078  *      reported values for the DMA mode. This function is used by drivers
1079  *      which rely upon firmware configured modes, but wish to report the
1080  *      mode correctly when possible.
1081  *
1082  *      In addition we emit similarly formatted messages to the default
1083  *      ata_dev_set_mode handler, in order to provide consistency of
1084  *      presentation.
1085  */
1086
1087 void ata_id_to_dma_mode(struct ata_device *dev, u8 unknown)
1088 {
1089         unsigned int mask;
1090         u8 mode;
1091
1092         /* Pack the DMA modes */
1093         mask = ((dev->id[63] >> 8) << ATA_SHIFT_MWDMA) & ATA_MASK_MWDMA;
1094         if (dev->id[53] & 0x04)
1095                 mask |= ((dev->id[88] >> 8) << ATA_SHIFT_UDMA) & ATA_MASK_UDMA;
1096
1097         /* Select the mode in use */
1098         mode = ata_xfer_mask2mode(mask);
1099
1100         if (mode != 0) {
1101                 ata_dev_printk(dev, KERN_INFO, "configured for %s\n",
1102                        ata_mode_string(mask));
1103         } else {
1104                 /* SWDMA perhaps ? */
1105                 mode = unknown;
1106                 ata_dev_printk(dev, KERN_INFO, "configured for DMA\n");
1107         }
1108
1109         /* Configure the device reporting */
1110         dev->xfer_mode = mode;
1111         dev->xfer_shift = ata_xfer_mode2shift(mode);
1112 }
1113
1114 /**
1115  *      ata_noop_dev_select - Select device 0/1 on ATA bus
1116  *      @ap: ATA channel to manipulate
1117  *      @device: ATA device (numbered from zero) to select
1118  *
1119  *      This function performs no actual function.
1120  *
1121  *      May be used as the dev_select() entry in ata_port_operations.
1122  *
1123  *      LOCKING:
1124  *      caller.
1125  */
1126 void ata_noop_dev_select (struct ata_port *ap, unsigned int device)
1127 {
1128 }
1129
1130
1131 /**
1132  *      ata_std_dev_select - Select device 0/1 on ATA bus
1133  *      @ap: ATA channel to manipulate
1134  *      @device: ATA device (numbered from zero) to select
1135  *
1136  *      Use the method defined in the ATA specification to
1137  *      make either device 0, or device 1, active on the
1138  *      ATA channel.  Works with both PIO and MMIO.
1139  *
1140  *      May be used as the dev_select() entry in ata_port_operations.
1141  *
1142  *      LOCKING:
1143  *      caller.
1144  */
1145
1146 void ata_std_dev_select (struct ata_port *ap, unsigned int device)
1147 {
1148         u8 tmp;
1149
1150         if (device == 0)
1151                 tmp = ATA_DEVICE_OBS;
1152         else
1153                 tmp = ATA_DEVICE_OBS | ATA_DEV1;
1154
1155         iowrite8(tmp, ap->ioaddr.device_addr);
1156         ata_pause(ap);          /* needed; also flushes, for mmio */
1157 }
1158
1159 /**
1160  *      ata_dev_select - Select device 0/1 on ATA bus
1161  *      @ap: ATA channel to manipulate
1162  *      @device: ATA device (numbered from zero) to select
1163  *      @wait: non-zero to wait for Status register BSY bit to clear
1164  *      @can_sleep: non-zero if context allows sleeping
1165  *
1166  *      Use the method defined in the ATA specification to
1167  *      make either device 0, or device 1, active on the
1168  *      ATA channel.
1169  *
1170  *      This is a high-level version of ata_std_dev_select(),
1171  *      which additionally provides the services of inserting
1172  *      the proper pauses and status polling, where needed.
1173  *
1174  *      LOCKING:
1175  *      caller.
1176  */
1177
1178 void ata_dev_select(struct ata_port *ap, unsigned int device,
1179                            unsigned int wait, unsigned int can_sleep)
1180 {
1181         if (ata_msg_probe(ap))
1182                 ata_port_printk(ap, KERN_INFO, "ata_dev_select: ENTER, "
1183                                 "device %u, wait %u\n", device, wait);
1184
1185         if (wait)
1186                 ata_wait_idle(ap);
1187
1188         ap->ops->dev_select(ap, device);
1189
1190         if (wait) {
1191                 if (can_sleep && ap->link.device[device].class == ATA_DEV_ATAPI)
1192                         msleep(150);
1193                 ata_wait_idle(ap);
1194         }
1195 }
1196
1197 /**
1198  *      ata_dump_id - IDENTIFY DEVICE info debugging output
1199  *      @id: IDENTIFY DEVICE page to dump
1200  *
1201  *      Dump selected 16-bit words from the given IDENTIFY DEVICE
1202  *      page.
1203  *
1204  *      LOCKING:
1205  *      caller.
1206  */
1207
1208 static inline void ata_dump_id(const u16 *id)
1209 {
1210         DPRINTK("49==0x%04x  "
1211                 "53==0x%04x  "
1212                 "63==0x%04x  "
1213                 "64==0x%04x  "
1214                 "75==0x%04x  \n",
1215                 id[49],
1216                 id[53],
1217                 id[63],
1218                 id[64],
1219                 id[75]);
1220         DPRINTK("80==0x%04x  "
1221                 "81==0x%04x  "
1222                 "82==0x%04x  "
1223                 "83==0x%04x  "
1224                 "84==0x%04x  \n",
1225                 id[80],
1226                 id[81],
1227                 id[82],
1228                 id[83],
1229                 id[84]);
1230         DPRINTK("88==0x%04x  "
1231                 "93==0x%04x\n",
1232                 id[88],
1233                 id[93]);
1234 }
1235
1236 /**
1237  *      ata_id_xfermask - Compute xfermask from the given IDENTIFY data
1238  *      @id: IDENTIFY data to compute xfer mask from
1239  *
1240  *      Compute the xfermask for this device. This is not as trivial
1241  *      as it seems if we must consider early devices correctly.
1242  *
1243  *      FIXME: pre IDE drive timing (do we care ?).
1244  *
1245  *      LOCKING:
1246  *      None.
1247  *
1248  *      RETURNS:
1249  *      Computed xfermask
1250  */
1251 static unsigned int ata_id_xfermask(const u16 *id)
1252 {
1253         unsigned int pio_mask, mwdma_mask, udma_mask;
1254
1255         /* Usual case. Word 53 indicates word 64 is valid */
1256         if (id[ATA_ID_FIELD_VALID] & (1 << 1)) {
1257                 pio_mask = id[ATA_ID_PIO_MODES] & 0x03;
1258                 pio_mask <<= 3;
1259                 pio_mask |= 0x7;
1260         } else {
1261                 /* If word 64 isn't valid then Word 51 high byte holds
1262                  * the PIO timing number for the maximum. Turn it into
1263                  * a mask.
1264                  */
1265                 u8 mode = (id[ATA_ID_OLD_PIO_MODES] >> 8) & 0xFF;
1266                 if (mode < 5)   /* Valid PIO range */
1267                         pio_mask = (2 << mode) - 1;
1268                 else
1269                         pio_mask = 1;
1270
1271                 /* But wait.. there's more. Design your standards by
1272                  * committee and you too can get a free iordy field to
1273                  * process. However its the speeds not the modes that
1274                  * are supported... Note drivers using the timing API
1275                  * will get this right anyway
1276                  */
1277         }
1278
1279         mwdma_mask = id[ATA_ID_MWDMA_MODES] & 0x07;
1280
1281         if (ata_id_is_cfa(id)) {
1282                 /*
1283                  *      Process compact flash extended modes
1284                  */
1285                 int pio = id[163] & 0x7;
1286                 int dma = (id[163] >> 3) & 7;
1287
1288                 if (pio)
1289                         pio_mask |= (1 << 5);
1290                 if (pio > 1)
1291                         pio_mask |= (1 << 6);
1292                 if (dma)
1293                         mwdma_mask |= (1 << 3);
1294                 if (dma > 1)
1295                         mwdma_mask |= (1 << 4);
1296         }
1297
1298         udma_mask = 0;
1299         if (id[ATA_ID_FIELD_VALID] & (1 << 2))
1300                 udma_mask = id[ATA_ID_UDMA_MODES] & 0xff;
1301
1302         return ata_pack_xfermask(pio_mask, mwdma_mask, udma_mask);
1303 }
1304
1305 /**
1306  *      ata_port_queue_task - Queue port_task
1307  *      @ap: The ata_port to queue port_task for
1308  *      @fn: workqueue function to be scheduled
1309  *      @data: data for @fn to use
1310  *      @delay: delay time for workqueue function
1311  *
1312  *      Schedule @fn(@data) for execution after @delay jiffies using
1313  *      port_task.  There is one port_task per port and it's the
1314  *      user(low level driver)'s responsibility to make sure that only
1315  *      one task is active at any given time.
1316  *
1317  *      libata core layer takes care of synchronization between
1318  *      port_task and EH.  ata_port_queue_task() may be ignored for EH
1319  *      synchronization.
1320  *
1321  *      LOCKING:
1322  *      Inherited from caller.
1323  */
1324 void ata_port_queue_task(struct ata_port *ap, work_func_t fn, void *data,
1325                          unsigned long delay)
1326 {
1327         PREPARE_DELAYED_WORK(&ap->port_task, fn);
1328         ap->port_task_data = data;
1329
1330         /* may fail if ata_port_flush_task() in progress */
1331         queue_delayed_work(ata_wq, &ap->port_task, delay);
1332 }
1333
1334 /**
1335  *      ata_port_flush_task - Flush port_task
1336  *      @ap: The ata_port to flush port_task for
1337  *
1338  *      After this function completes, port_task is guranteed not to
1339  *      be running or scheduled.
1340  *
1341  *      LOCKING:
1342  *      Kernel thread context (may sleep)
1343  */
1344 void ata_port_flush_task(struct ata_port *ap)
1345 {
1346         DPRINTK("ENTER\n");
1347
1348         cancel_rearming_delayed_work(&ap->port_task);
1349
1350         if (ata_msg_ctl(ap))
1351                 ata_port_printk(ap, KERN_DEBUG, "%s: EXIT\n", __FUNCTION__);
1352 }
1353
1354 static void ata_qc_complete_internal(struct ata_queued_cmd *qc)
1355 {
1356         struct completion *waiting = qc->private_data;
1357
1358         complete(waiting);
1359 }
1360
1361 /**
1362  *      ata_exec_internal_sg - execute libata internal command
1363  *      @dev: Device to which the command is sent
1364  *      @tf: Taskfile registers for the command and the result
1365  *      @cdb: CDB for packet command
1366  *      @dma_dir: Data tranfer direction of the command
1367  *      @sg: sg list for the data buffer of the command
1368  *      @n_elem: Number of sg entries
1369  *
1370  *      Executes libata internal command with timeout.  @tf contains
1371  *      command on entry and result on return.  Timeout and error
1372  *      conditions are reported via return value.  No recovery action
1373  *      is taken after a command times out.  It's caller's duty to
1374  *      clean up after timeout.
1375  *
1376  *      LOCKING:
1377  *      None.  Should be called with kernel context, might sleep.
1378  *
1379  *      RETURNS:
1380  *      Zero on success, AC_ERR_* mask on failure
1381  */
1382 unsigned ata_exec_internal_sg(struct ata_device *dev,
1383                               struct ata_taskfile *tf, const u8 *cdb,
1384                               int dma_dir, struct scatterlist *sg,
1385                               unsigned int n_elem)
1386 {
1387         struct ata_link *link = dev->link;
1388         struct ata_port *ap = link->ap;
1389         u8 command = tf->command;
1390         struct ata_queued_cmd *qc;
1391         unsigned int tag, preempted_tag;
1392         u32 preempted_sactive, preempted_qc_active;
1393         DECLARE_COMPLETION_ONSTACK(wait);
1394         unsigned long flags;
1395         unsigned int err_mask;
1396         int rc;
1397
1398         spin_lock_irqsave(ap->lock, flags);
1399
1400         /* no internal command while frozen */
1401         if (ap->pflags & ATA_PFLAG_FROZEN) {
1402                 spin_unlock_irqrestore(ap->lock, flags);
1403                 return AC_ERR_SYSTEM;
1404         }
1405
1406         /* initialize internal qc */
1407
1408         /* XXX: Tag 0 is used for drivers with legacy EH as some
1409          * drivers choke if any other tag is given.  This breaks
1410          * ata_tag_internal() test for those drivers.  Don't use new
1411          * EH stuff without converting to it.
1412          */
1413         if (ap->ops->error_handler)
1414                 tag = ATA_TAG_INTERNAL;
1415         else
1416                 tag = 0;
1417
1418         if (test_and_set_bit(tag, &ap->qc_allocated))
1419                 BUG();
1420         qc = __ata_qc_from_tag(ap, tag);
1421
1422         qc->tag = tag;
1423         qc->scsicmd = NULL;
1424         qc->ap = ap;
1425         qc->dev = dev;
1426         ata_qc_reinit(qc);
1427
1428         preempted_tag = link->active_tag;
1429         preempted_sactive = link->sactive;
1430         preempted_qc_active = ap->qc_active;
1431         link->active_tag = ATA_TAG_POISON;
1432         link->sactive = 0;
1433         ap->qc_active = 0;
1434
1435         /* prepare & issue qc */
1436         qc->tf = *tf;
1437         if (cdb)
1438                 memcpy(qc->cdb, cdb, ATAPI_CDB_LEN);
1439         qc->flags |= ATA_QCFLAG_RESULT_TF;
1440         qc->dma_dir = dma_dir;
1441         if (dma_dir != DMA_NONE) {
1442                 unsigned int i, buflen = 0;
1443
1444                 for (i = 0; i < n_elem; i++)
1445                         buflen += sg[i].length;
1446
1447                 ata_sg_init(qc, sg, n_elem);
1448                 qc->nbytes = buflen;
1449         }
1450
1451         qc->private_data = &wait;
1452         qc->complete_fn = ata_qc_complete_internal;
1453
1454         ata_qc_issue(qc);
1455
1456         spin_unlock_irqrestore(ap->lock, flags);
1457
1458         rc = wait_for_completion_timeout(&wait, ata_probe_timeout);
1459
1460         ata_port_flush_task(ap);
1461
1462         if (!rc) {
1463                 spin_lock_irqsave(ap->lock, flags);
1464
1465                 /* We're racing with irq here.  If we lose, the
1466                  * following test prevents us from completing the qc
1467                  * twice.  If we win, the port is frozen and will be
1468                  * cleaned up by ->post_internal_cmd().
1469                  */
1470                 if (qc->flags & ATA_QCFLAG_ACTIVE) {
1471                         qc->err_mask |= AC_ERR_TIMEOUT;
1472
1473                         if (ap->ops->error_handler)
1474                                 ata_port_freeze(ap);
1475                         else
1476                                 ata_qc_complete(qc);
1477
1478                         if (ata_msg_warn(ap))
1479                                 ata_dev_printk(dev, KERN_WARNING,
1480                                         "qc timeout (cmd 0x%x)\n", command);
1481                 }
1482
1483                 spin_unlock_irqrestore(ap->lock, flags);
1484         }
1485
1486         /* do post_internal_cmd */
1487         if (ap->ops->post_internal_cmd)
1488                 ap->ops->post_internal_cmd(qc);
1489
1490         /* perform minimal error analysis */
1491         if (qc->flags & ATA_QCFLAG_FAILED) {
1492                 if (qc->result_tf.command & (ATA_ERR | ATA_DF))
1493                         qc->err_mask |= AC_ERR_DEV;
1494
1495                 if (!qc->err_mask)
1496                         qc->err_mask |= AC_ERR_OTHER;
1497
1498                 if (qc->err_mask & ~AC_ERR_OTHER)
1499                         qc->err_mask &= ~AC_ERR_OTHER;
1500         }
1501
1502         /* finish up */
1503         spin_lock_irqsave(ap->lock, flags);
1504
1505         *tf = qc->result_tf;
1506         err_mask = qc->err_mask;
1507
1508         ata_qc_free(qc);
1509         link->active_tag = preempted_tag;
1510         link->sactive = preempted_sactive;
1511         ap->qc_active = preempted_qc_active;
1512
1513         /* XXX - Some LLDDs (sata_mv) disable port on command failure.
1514          * Until those drivers are fixed, we detect the condition
1515          * here, fail the command with AC_ERR_SYSTEM and reenable the
1516          * port.
1517          *
1518          * Note that this doesn't change any behavior as internal
1519          * command failure results in disabling the device in the
1520          * higher layer for LLDDs without new reset/EH callbacks.
1521          *
1522          * Kill the following code as soon as those drivers are fixed.
1523          */
1524         if (ap->flags & ATA_FLAG_DISABLED) {
1525                 err_mask |= AC_ERR_SYSTEM;
1526                 ata_port_probe(ap);
1527         }
1528
1529         spin_unlock_irqrestore(ap->lock, flags);
1530
1531         return err_mask;
1532 }
1533
1534 /**
1535  *      ata_exec_internal - execute libata internal command
1536  *      @dev: Device to which the command is sent
1537  *      @tf: Taskfile registers for the command and the result
1538  *      @cdb: CDB for packet command
1539  *      @dma_dir: Data tranfer direction of the command
1540  *      @buf: Data buffer of the command
1541  *      @buflen: Length of data buffer
1542  *
1543  *      Wrapper around ata_exec_internal_sg() which takes simple
1544  *      buffer instead of sg list.
1545  *
1546  *      LOCKING:
1547  *      None.  Should be called with kernel context, might sleep.
1548  *
1549  *      RETURNS:
1550  *      Zero on success, AC_ERR_* mask on failure
1551  */
1552 unsigned ata_exec_internal(struct ata_device *dev,
1553                            struct ata_taskfile *tf, const u8 *cdb,
1554                            int dma_dir, void *buf, unsigned int buflen)
1555 {
1556         struct scatterlist *psg = NULL, sg;
1557         unsigned int n_elem = 0;
1558
1559         if (dma_dir != DMA_NONE) {
1560                 WARN_ON(!buf);
1561                 sg_init_one(&sg, buf, buflen);
1562                 psg = &sg;
1563                 n_elem++;
1564         }
1565
1566         return ata_exec_internal_sg(dev, tf, cdb, dma_dir, psg, n_elem);
1567 }
1568
1569 /**
1570  *      ata_do_simple_cmd - execute simple internal command
1571  *      @dev: Device to which the command is sent
1572  *      @cmd: Opcode to execute
1573  *
1574  *      Execute a 'simple' command, that only consists of the opcode
1575  *      'cmd' itself, without filling any other registers
1576  *
1577  *      LOCKING:
1578  *      Kernel thread context (may sleep).
1579  *
1580  *      RETURNS:
1581  *      Zero on success, AC_ERR_* mask on failure
1582  */
1583 unsigned int ata_do_simple_cmd(struct ata_device *dev, u8 cmd)
1584 {
1585         struct ata_taskfile tf;
1586
1587         ata_tf_init(dev, &tf);
1588
1589         tf.command = cmd;
1590         tf.flags |= ATA_TFLAG_DEVICE;
1591         tf.protocol = ATA_PROT_NODATA;
1592
1593         return ata_exec_internal(dev, &tf, NULL, DMA_NONE, NULL, 0);
1594 }
1595
1596 /**
1597  *      ata_pio_need_iordy      -       check if iordy needed
1598  *      @adev: ATA device
1599  *
1600  *      Check if the current speed of the device requires IORDY. Used
1601  *      by various controllers for chip configuration.
1602  */
1603
1604 unsigned int ata_pio_need_iordy(const struct ata_device *adev)
1605 {
1606         /* Controller doesn't support  IORDY. Probably a pointless check
1607            as the caller should know this */
1608         if (adev->link->ap->flags & ATA_FLAG_NO_IORDY)
1609                 return 0;
1610         /* PIO3 and higher it is mandatory */
1611         if (adev->pio_mode > XFER_PIO_2)
1612                 return 1;
1613         /* We turn it on when possible */
1614         if (ata_id_has_iordy(adev->id))
1615                 return 1;
1616         return 0;
1617 }
1618
1619 /**
1620  *      ata_pio_mask_no_iordy   -       Return the non IORDY mask
1621  *      @adev: ATA device
1622  *
1623  *      Compute the highest mode possible if we are not using iordy. Return
1624  *      -1 if no iordy mode is available.
1625  */
1626
1627 static u32 ata_pio_mask_no_iordy(const struct ata_device *adev)
1628 {
1629         /* If we have no drive specific rule, then PIO 2 is non IORDY */
1630         if (adev->id[ATA_ID_FIELD_VALID] & 2) { /* EIDE */
1631                 u16 pio = adev->id[ATA_ID_EIDE_PIO];
1632                 /* Is the speed faster than the drive allows non IORDY ? */
1633                 if (pio) {
1634                         /* This is cycle times not frequency - watch the logic! */
1635                         if (pio > 240)  /* PIO2 is 240nS per cycle */
1636                                 return 3 << ATA_SHIFT_PIO;
1637                         return 7 << ATA_SHIFT_PIO;
1638                 }
1639         }
1640         return 3 << ATA_SHIFT_PIO;
1641 }
1642
1643 /**
1644  *      ata_dev_read_id - Read ID data from the specified device
1645  *      @dev: target device
1646  *      @p_class: pointer to class of the target device (may be changed)
1647  *      @flags: ATA_READID_* flags
1648  *      @id: buffer to read IDENTIFY data into
1649  *
1650  *      Read ID data from the specified device.  ATA_CMD_ID_ATA is
1651  *      performed on ATA devices and ATA_CMD_ID_ATAPI on ATAPI
1652  *      devices.  This function also issues ATA_CMD_INIT_DEV_PARAMS
1653  *      for pre-ATA4 drives.
1654  *
1655  *      FIXME: ATA_CMD_ID_ATA is optional for early drives and right
1656  *      now we abort if we hit that case. 
1657  *
1658  *      LOCKING:
1659  *      Kernel thread context (may sleep)
1660  *
1661  *      RETURNS:
1662  *      0 on success, -errno otherwise.
1663  */
1664 int ata_dev_read_id(struct ata_device *dev, unsigned int *p_class,
1665                     unsigned int flags, u16 *id)
1666 {
1667         struct ata_port *ap = dev->link->ap;
1668         unsigned int class = *p_class;
1669         struct ata_taskfile tf;
1670         unsigned int err_mask = 0;
1671         const char *reason;
1672         int may_fallback = 1, tried_spinup = 0;
1673         int rc;
1674
1675         if (ata_msg_ctl(ap))
1676                 ata_dev_printk(dev, KERN_DEBUG, "%s: ENTER\n", __FUNCTION__);
1677
1678         ata_dev_select(ap, dev->devno, 1, 1); /* select device 0/1 */
1679  retry:
1680         ata_tf_init(dev, &tf);
1681
1682         switch (class) {
1683         case ATA_DEV_ATA:
1684                 tf.command = ATA_CMD_ID_ATA;
1685                 break;
1686         case ATA_DEV_ATAPI:
1687                 tf.command = ATA_CMD_ID_ATAPI;
1688                 break;
1689         default:
1690                 rc = -ENODEV;
1691                 reason = "unsupported class";
1692                 goto err_out;
1693         }
1694
1695         tf.protocol = ATA_PROT_PIO;
1696
1697         /* Some devices choke if TF registers contain garbage.  Make
1698          * sure those are properly initialized.
1699          */
1700         tf.flags |= ATA_TFLAG_ISADDR | ATA_TFLAG_DEVICE;
1701
1702         /* Device presence detection is unreliable on some
1703          * controllers.  Always poll IDENTIFY if available.
1704          */
1705         tf.flags |= ATA_TFLAG_POLLING;
1706
1707         err_mask = ata_exec_internal(dev, &tf, NULL, DMA_FROM_DEVICE,
1708                                      id, sizeof(id[0]) * ATA_ID_WORDS);
1709         if (err_mask) {
1710                 if (err_mask & AC_ERR_NODEV_HINT) {
1711                         DPRINTK("ata%u.%d: NODEV after polling detection\n",
1712                                 ap->print_id, dev->devno);
1713                         return -ENOENT;
1714                 }
1715
1716                 /* Device or controller might have reported the wrong
1717                  * device class.  Give a shot at the other IDENTIFY if
1718                  * the current one is aborted by the device.
1719                  */
1720                 if (may_fallback &&
1721                     (err_mask == AC_ERR_DEV) && (tf.feature & ATA_ABORTED)) {
1722                         may_fallback = 0;
1723
1724                         if (class == ATA_DEV_ATA)
1725                                 class = ATA_DEV_ATAPI;
1726                         else
1727                                 class = ATA_DEV_ATA;
1728                         goto retry;
1729                 }
1730
1731                 rc = -EIO;
1732                 reason = "I/O error";
1733                 goto err_out;
1734         }
1735
1736         /* Falling back doesn't make sense if ID data was read
1737          * successfully at least once.
1738          */
1739         may_fallback = 0;
1740
1741         swap_buf_le16(id, ATA_ID_WORDS);
1742
1743         /* sanity check */
1744         rc = -EINVAL;
1745         reason = "device reports invalid type";
1746
1747         if (class == ATA_DEV_ATA) {
1748                 if (!ata_id_is_ata(id) && !ata_id_is_cfa(id))
1749                         goto err_out;
1750         } else {
1751                 if (ata_id_is_ata(id))
1752                         goto err_out;
1753         }
1754
1755         if (!tried_spinup && (id[2] == 0x37c8 || id[2] == 0x738c)) {
1756                 tried_spinup = 1;
1757                 /*
1758                  * Drive powered-up in standby mode, and requires a specific
1759                  * SET_FEATURES spin-up subcommand before it will accept
1760                  * anything other than the original IDENTIFY command.
1761                  */
1762                 ata_tf_init(dev, &tf);
1763                 tf.command = ATA_CMD_SET_FEATURES;
1764                 tf.feature = SETFEATURES_SPINUP;
1765                 tf.protocol = ATA_PROT_NODATA;
1766                 tf.flags |= ATA_TFLAG_ISADDR | ATA_TFLAG_DEVICE;
1767                 err_mask = ata_exec_internal(dev, &tf, NULL, DMA_NONE, NULL, 0);
1768                 if (err_mask && id[2] != 0x738c) {
1769                         rc = -EIO;
1770                         reason = "SPINUP failed";
1771                         goto err_out;
1772                 }
1773                 /*
1774                  * If the drive initially returned incomplete IDENTIFY info,
1775                  * we now must reissue the IDENTIFY command.
1776                  */
1777                 if (id[2] == 0x37c8)
1778                         goto retry;
1779         }
1780
1781         if ((flags & ATA_READID_POSTRESET) && class == ATA_DEV_ATA) {
1782                 /*
1783                  * The exact sequence expected by certain pre-ATA4 drives is:
1784                  * SRST RESET
1785                  * IDENTIFY (optional in early ATA)
1786                  * INITIALIZE DEVICE PARAMETERS (later IDE and ATA)
1787                  * anything else..
1788                  * Some drives were very specific about that exact sequence.
1789                  *
1790                  * Note that ATA4 says lba is mandatory so the second check
1791                  * shoud never trigger.
1792                  */
1793                 if (ata_id_major_version(id) < 4 || !ata_id_has_lba(id)) {
1794                         err_mask = ata_dev_init_params(dev, id[3], id[6]);
1795                         if (err_mask) {
1796                                 rc = -EIO;
1797                                 reason = "INIT_DEV_PARAMS failed";
1798                                 goto err_out;
1799                         }
1800
1801                         /* current CHS translation info (id[53-58]) might be
1802                          * changed. reread the identify device info.
1803                          */
1804                         flags &= ~ATA_READID_POSTRESET;
1805                         goto retry;
1806                 }
1807         }
1808
1809         *p_class = class;
1810
1811         return 0;
1812
1813  err_out:
1814         if (ata_msg_warn(ap))
1815                 ata_dev_printk(dev, KERN_WARNING, "failed to IDENTIFY "
1816                                "(%s, err_mask=0x%x)\n", reason, err_mask);
1817         return rc;
1818 }
1819
1820 static inline u8 ata_dev_knobble(struct ata_device *dev)
1821 {
1822         struct ata_port *ap = dev->link->ap;
1823         return ((ap->cbl == ATA_CBL_SATA) && (!ata_id_is_sata(dev->id)));
1824 }
1825
1826 static void ata_dev_config_ncq(struct ata_device *dev,
1827                                char *desc, size_t desc_sz)
1828 {
1829         struct ata_port *ap = dev->link->ap;
1830         int hdepth = 0, ddepth = ata_id_queue_depth(dev->id);
1831
1832         if (!ata_id_has_ncq(dev->id)) {
1833                 desc[0] = '\0';
1834                 return;
1835         }
1836         if (dev->horkage & ATA_HORKAGE_NONCQ) {
1837                 snprintf(desc, desc_sz, "NCQ (not used)");
1838                 return;
1839         }
1840         if (ap->flags & ATA_FLAG_NCQ) {
1841                 hdepth = min(ap->scsi_host->can_queue, ATA_MAX_QUEUE - 1);
1842                 dev->flags |= ATA_DFLAG_NCQ;
1843         }
1844
1845         if (hdepth >= ddepth)
1846                 snprintf(desc, desc_sz, "NCQ (depth %d)", ddepth);
1847         else
1848                 snprintf(desc, desc_sz, "NCQ (depth %d/%d)", hdepth, ddepth);
1849 }
1850
1851 /**
1852  *      ata_dev_configure - Configure the specified ATA/ATAPI device
1853  *      @dev: Target device to configure
1854  *
1855  *      Configure @dev according to @dev->id.  Generic and low-level
1856  *      driver specific fixups are also applied.
1857  *
1858  *      LOCKING:
1859  *      Kernel thread context (may sleep)
1860  *
1861  *      RETURNS:
1862  *      0 on success, -errno otherwise
1863  */
1864 int ata_dev_configure(struct ata_device *dev)
1865 {
1866         struct ata_port *ap = dev->link->ap;
1867         struct ata_eh_context *ehc = &dev->link->eh_context;
1868         int print_info = ehc->i.flags & ATA_EHI_PRINTINFO;
1869         const u16 *id = dev->id;
1870         unsigned int xfer_mask;
1871         char revbuf[7];         /* XYZ-99\0 */
1872         char fwrevbuf[ATA_ID_FW_REV_LEN+1];
1873         char modelbuf[ATA_ID_PROD_LEN+1];
1874         int rc;
1875
1876         if (!ata_dev_enabled(dev) && ata_msg_info(ap)) {
1877                 ata_dev_printk(dev, KERN_INFO, "%s: ENTER/EXIT -- nodev\n",
1878                                __FUNCTION__);
1879                 return 0;
1880         }
1881
1882         if (ata_msg_probe(ap))
1883                 ata_dev_printk(dev, KERN_DEBUG, "%s: ENTER\n", __FUNCTION__);
1884
1885         /* set horkage */
1886         dev->horkage |= ata_dev_blacklisted(dev);
1887
1888         /* let ACPI work its magic */
1889         rc = ata_acpi_on_devcfg(dev);
1890         if (rc)
1891                 return rc;
1892
1893         /* massage HPA, do it early as it might change IDENTIFY data */
1894         rc = ata_hpa_resize(dev);
1895         if (rc)
1896                 return rc;
1897
1898         /* print device capabilities */
1899         if (ata_msg_probe(ap))
1900                 ata_dev_printk(dev, KERN_DEBUG,
1901                                "%s: cfg 49:%04x 82:%04x 83:%04x 84:%04x "
1902                                "85:%04x 86:%04x 87:%04x 88:%04x\n",
1903                                __FUNCTION__,
1904                                id[49], id[82], id[83], id[84],
1905                                id[85], id[86], id[87], id[88]);
1906
1907         /* initialize to-be-configured parameters */
1908         dev->flags &= ~ATA_DFLAG_CFG_MASK;
1909         dev->max_sectors = 0;
1910         dev->cdb_len = 0;
1911         dev->n_sectors = 0;
1912         dev->cylinders = 0;
1913         dev->heads = 0;
1914         dev->sectors = 0;
1915
1916         /*
1917          * common ATA, ATAPI feature tests
1918          */
1919
1920         /* find max transfer mode; for printk only */
1921         xfer_mask = ata_id_xfermask(id);
1922
1923         if (ata_msg_probe(ap))
1924                 ata_dump_id(id);
1925
1926         /* SCSI only uses 4-char revisions, dump full 8 chars from ATA */
1927         ata_id_c_string(dev->id, fwrevbuf, ATA_ID_FW_REV,
1928                         sizeof(fwrevbuf));
1929
1930         ata_id_c_string(dev->id, modelbuf, ATA_ID_PROD,
1931                         sizeof(modelbuf));
1932
1933         /* ATA-specific feature tests */
1934         if (dev->class == ATA_DEV_ATA) {
1935                 if (ata_id_is_cfa(id)) {
1936                         if (id[162] & 1) /* CPRM may make this media unusable */
1937                                 ata_dev_printk(dev, KERN_WARNING,
1938                                                "supports DRM functions and may "
1939                                                "not be fully accessable.\n");
1940                         snprintf(revbuf, 7, "CFA");
1941                 }
1942                 else
1943                         snprintf(revbuf, 7, "ATA-%d",  ata_id_major_version(id));
1944
1945                 dev->n_sectors = ata_id_n_sectors(id);
1946
1947                 if (dev->id[59] & 0x100)
1948                         dev->multi_count = dev->id[59] & 0xff;
1949
1950                 if (ata_id_has_lba(id)) {
1951                         const char *lba_desc;
1952                         char ncq_desc[20];
1953
1954                         lba_desc = "LBA";
1955                         dev->flags |= ATA_DFLAG_LBA;
1956                         if (ata_id_has_lba48(id)) {
1957                                 dev->flags |= ATA_DFLAG_LBA48;
1958                                 lba_desc = "LBA48";
1959
1960                                 if (dev->n_sectors >= (1UL << 28) &&
1961                                     ata_id_has_flush_ext(id))
1962                                         dev->flags |= ATA_DFLAG_FLUSH_EXT;
1963                         }
1964
1965                         /* config NCQ */
1966                         ata_dev_config_ncq(dev, ncq_desc, sizeof(ncq_desc));
1967
1968                         /* print device info to dmesg */
1969                         if (ata_msg_drv(ap) && print_info) {
1970                                 ata_dev_printk(dev, KERN_INFO,
1971                                         "%s: %s, %s, max %s\n",
1972                                         revbuf, modelbuf, fwrevbuf,
1973                                         ata_mode_string(xfer_mask));
1974                                 ata_dev_printk(dev, KERN_INFO,
1975                                         "%Lu sectors, multi %u: %s %s\n",
1976                                         (unsigned long long)dev->n_sectors,
1977                                         dev->multi_count, lba_desc, ncq_desc);
1978                         }
1979                 } else {
1980                         /* CHS */
1981
1982                         /* Default translation */
1983                         dev->cylinders  = id[1];
1984                         dev->heads      = id[3];
1985                         dev->sectors    = id[6];
1986
1987                         if (ata_id_current_chs_valid(id)) {
1988                                 /* Current CHS translation is valid. */
1989                                 dev->cylinders = id[54];
1990                                 dev->heads     = id[55];
1991                                 dev->sectors   = id[56];
1992                         }
1993
1994                         /* print device info to dmesg */
1995                         if (ata_msg_drv(ap) && print_info) {
1996                                 ata_dev_printk(dev, KERN_INFO,
1997                                         "%s: %s, %s, max %s\n",
1998                                         revbuf, modelbuf, fwrevbuf,
1999                                         ata_mode_string(xfer_mask));
2000                                 ata_dev_printk(dev, KERN_INFO,
2001                                         "%Lu sectors, multi %u, CHS %u/%u/%u\n",
2002                                         (unsigned long long)dev->n_sectors,
2003                                         dev->multi_count, dev->cylinders,
2004                                         dev->heads, dev->sectors);
2005                         }
2006                 }
2007
2008                 dev->cdb_len = 16;
2009         }
2010
2011         /* ATAPI-specific feature tests */
2012         else if (dev->class == ATA_DEV_ATAPI) {
2013                 const char *cdb_intr_string = "";
2014                 const char *atapi_an_string = "";
2015
2016                 rc = atapi_cdb_len(id);
2017                 if ((rc < 12) || (rc > ATAPI_CDB_LEN)) {
2018                         if (ata_msg_warn(ap))
2019                                 ata_dev_printk(dev, KERN_WARNING,
2020                                                "unsupported CDB len\n");
2021                         rc = -EINVAL;
2022                         goto err_out_nosup;
2023                 }
2024                 dev->cdb_len = (unsigned int) rc;
2025
2026                 /*
2027                  * check to see if this ATAPI device supports
2028                  * Asynchronous Notification
2029                  */
2030                 if ((ap->flags & ATA_FLAG_AN) && ata_id_has_atapi_AN(id)) {
2031                         unsigned int err_mask;
2032
2033                         /* issue SET feature command to turn this on */
2034                         err_mask = ata_dev_set_AN(dev, SETFEATURES_SATA_ENABLE);
2035                         if (err_mask)
2036                                 ata_dev_printk(dev, KERN_ERR,
2037                                         "failed to enable ATAPI AN "
2038                                         "(err_mask=0x%x)\n", err_mask);
2039                         else {
2040                                 dev->flags |= ATA_DFLAG_AN;
2041                                 atapi_an_string = ", ATAPI AN";
2042                         }
2043                 }
2044
2045                 if (ata_id_cdb_intr(dev->id)) {
2046                         dev->flags |= ATA_DFLAG_CDB_INTR;
2047                         cdb_intr_string = ", CDB intr";
2048                 }
2049
2050                 /* print device info to dmesg */
2051                 if (ata_msg_drv(ap) && print_info)
2052                         ata_dev_printk(dev, KERN_INFO,
2053                                        "ATAPI: %s, %s, max %s%s%s\n",
2054                                        modelbuf, fwrevbuf,
2055                                        ata_mode_string(xfer_mask),
2056                                        cdb_intr_string, atapi_an_string);
2057         }
2058
2059         /* determine max_sectors */
2060         dev->max_sectors = ATA_MAX_SECTORS;
2061         if (dev->flags & ATA_DFLAG_LBA48)
2062                 dev->max_sectors = ATA_MAX_SECTORS_LBA48;
2063
2064         if (dev->horkage & ATA_HORKAGE_DIAGNOSTIC) {
2065                 /* Let the user know. We don't want to disallow opens for
2066                    rescue purposes, or in case the vendor is just a blithering
2067                    idiot */
2068                 if (print_info) {
2069                         ata_dev_printk(dev, KERN_WARNING,
2070 "Drive reports diagnostics failure. This may indicate a drive\n");
2071                         ata_dev_printk(dev, KERN_WARNING,
2072 "fault or invalid emulation. Contact drive vendor for information.\n");
2073                 }
2074         }
2075
2076         /* limit bridge transfers to udma5, 200 sectors */
2077         if (ata_dev_knobble(dev)) {
2078                 if (ata_msg_drv(ap) && print_info)
2079                         ata_dev_printk(dev, KERN_INFO,
2080                                        "applying bridge limits\n");
2081                 dev->udma_mask &= ATA_UDMA5;
2082                 dev->max_sectors = ATA_MAX_SECTORS;
2083         }
2084
2085         if (dev->horkage & ATA_HORKAGE_MAX_SEC_128)
2086                 dev->max_sectors = min_t(unsigned int, ATA_MAX_SECTORS_128,
2087                                          dev->max_sectors);
2088
2089         if (ap->ops->dev_config)
2090                 ap->ops->dev_config(dev);
2091
2092         if (ata_msg_probe(ap))
2093                 ata_dev_printk(dev, KERN_DEBUG, "%s: EXIT, drv_stat = 0x%x\n",
2094                         __FUNCTION__, ata_chk_status(ap));
2095         return 0;
2096
2097 err_out_nosup:
2098         if (ata_msg_probe(ap))
2099                 ata_dev_printk(dev, KERN_DEBUG,
2100                                "%s: EXIT, err\n", __FUNCTION__);
2101         return rc;
2102 }
2103
2104 /**
2105  *      ata_cable_40wire        -       return 40 wire cable type
2106  *      @ap: port
2107  *
2108  *      Helper method for drivers which want to hardwire 40 wire cable
2109  *      detection.
2110  */
2111
2112 int ata_cable_40wire(struct ata_port *ap)
2113 {
2114         return ATA_CBL_PATA40;
2115 }
2116
2117 /**
2118  *      ata_cable_80wire        -       return 80 wire cable type
2119  *      @ap: port
2120  *
2121  *      Helper method for drivers which want to hardwire 80 wire cable
2122  *      detection.
2123  */
2124
2125 int ata_cable_80wire(struct ata_port *ap)
2126 {
2127         return ATA_CBL_PATA80;
2128 }
2129
2130 /**
2131  *      ata_cable_unknown       -       return unknown PATA cable.
2132  *      @ap: port
2133  *
2134  *      Helper method for drivers which have no PATA cable detection.
2135  */
2136
2137 int ata_cable_unknown(struct ata_port *ap)
2138 {
2139         return ATA_CBL_PATA_UNK;
2140 }
2141
2142 /**
2143  *      ata_cable_sata  -       return SATA cable type
2144  *      @ap: port
2145  *
2146  *      Helper method for drivers which have SATA cables
2147  */
2148
2149 int ata_cable_sata(struct ata_port *ap)
2150 {
2151         return ATA_CBL_SATA;
2152 }
2153
2154 /**
2155  *      ata_bus_probe - Reset and probe ATA bus
2156  *      @ap: Bus to probe
2157  *
2158  *      Master ATA bus probing function.  Initiates a hardware-dependent
2159  *      bus reset, then attempts to identify any devices found on
2160  *      the bus.
2161  *
2162  *      LOCKING:
2163  *      PCI/etc. bus probe sem.
2164  *
2165  *      RETURNS:
2166  *      Zero on success, negative errno otherwise.
2167  */
2168
2169 int ata_bus_probe(struct ata_port *ap)
2170 {
2171         unsigned int classes[ATA_MAX_DEVICES];
2172         int tries[ATA_MAX_DEVICES];
2173         int rc;
2174         struct ata_device *dev;
2175
2176         ata_port_probe(ap);
2177
2178         ata_link_for_each_dev(dev, &ap->link)
2179                 tries[dev->devno] = ATA_PROBE_MAX_TRIES;
2180
2181  retry:
2182         /* reset and determine device classes */
2183         ap->ops->phy_reset(ap);
2184
2185         ata_link_for_each_dev(dev, &ap->link) {
2186                 if (!(ap->flags & ATA_FLAG_DISABLED) &&
2187                     dev->class != ATA_DEV_UNKNOWN)
2188                         classes[dev->devno] = dev->class;
2189                 else
2190                         classes[dev->devno] = ATA_DEV_NONE;
2191
2192                 dev->class = ATA_DEV_UNKNOWN;
2193         }
2194
2195         ata_port_probe(ap);
2196
2197         /* after the reset the device state is PIO 0 and the controller
2198            state is undefined. Record the mode */
2199
2200         ata_link_for_each_dev(dev, &ap->link)
2201                 dev->pio_mode = XFER_PIO_0;
2202
2203         /* read IDENTIFY page and configure devices. We have to do the identify
2204            specific sequence bass-ackwards so that PDIAG- is released by
2205            the slave device */
2206
2207         ata_link_for_each_dev(dev, &ap->link) {
2208                 if (tries[dev->devno])
2209                         dev->class = classes[dev->devno];
2210
2211                 if (!ata_dev_enabled(dev))
2212                         continue;
2213
2214                 rc = ata_dev_read_id(dev, &dev->class, ATA_READID_POSTRESET,
2215                                      dev->id);
2216                 if (rc)
2217                         goto fail;
2218         }
2219
2220         /* Now ask for the cable type as PDIAG- should have been released */
2221         if (ap->ops->cable_detect)
2222                 ap->cbl = ap->ops->cable_detect(ap);
2223
2224         /* We may have SATA bridge glue hiding here irrespective of the
2225            reported cable types and sensed types */
2226         ata_link_for_each_dev(dev, &ap->link) {
2227                 if (!ata_dev_enabled(dev))
2228                         continue;
2229                 /* SATA drives indicate we have a bridge. We don't know which
2230                    end of the link the bridge is which is a problem */
2231                 if (ata_id_is_sata(dev->id))
2232                         ap->cbl = ATA_CBL_SATA;
2233         }
2234
2235         /* After the identify sequence we can now set up the devices. We do
2236            this in the normal order so that the user doesn't get confused */
2237
2238         ata_link_for_each_dev(dev, &ap->link) {
2239                 if (!ata_dev_enabled(dev))
2240                         continue;
2241
2242                 ap->link.eh_context.i.flags |= ATA_EHI_PRINTINFO;
2243                 rc = ata_dev_configure(dev);
2244                 ap->link.eh_context.i.flags &= ~ATA_EHI_PRINTINFO;
2245                 if (rc)
2246                         goto fail;
2247         }
2248
2249         /* configure transfer mode */
2250         rc = ata_set_mode(&ap->link, &dev);
2251         if (rc)
2252                 goto fail;
2253
2254         ata_link_for_each_dev(dev, &ap->link)
2255                 if (ata_dev_enabled(dev))
2256                         return 0;
2257
2258         /* no device present, disable port */
2259         ata_port_disable(ap);
2260         return -ENODEV;
2261
2262  fail:
2263         tries[dev->devno]--;
2264
2265         switch (rc) {
2266         case -EINVAL:
2267                 /* eeek, something went very wrong, give up */
2268                 tries[dev->devno] = 0;
2269                 break;
2270
2271         case -ENODEV:
2272                 /* give it just one more chance */
2273                 tries[dev->devno] = min(tries[dev->devno], 1);
2274         case -EIO:
2275                 if (tries[dev->devno] == 1) {
2276                         /* This is the last chance, better to slow
2277                          * down than lose it.
2278                          */
2279                         sata_down_spd_limit(&ap->link);
2280                         ata_down_xfermask_limit(dev, ATA_DNXFER_PIO);
2281                 }
2282         }
2283
2284         if (!tries[dev->devno])
2285                 ata_dev_disable(dev);
2286
2287         goto retry;
2288 }
2289
2290 /**
2291  *      ata_port_probe - Mark port as enabled
2292  *      @ap: Port for which we indicate enablement
2293  *
2294  *      Modify @ap data structure such that the system
2295  *      thinks that the entire port is enabled.
2296  *
2297  *      LOCKING: host lock, or some other form of
2298  *      serialization.
2299  */
2300
2301 void ata_port_probe(struct ata_port *ap)
2302 {
2303         ap->flags &= ~ATA_FLAG_DISABLED;
2304 }
2305
2306 /**
2307  *      sata_print_link_status - Print SATA link status
2308  *      @link: SATA link to printk link status about
2309  *
2310  *      This function prints link speed and status of a SATA link.
2311  *
2312  *      LOCKING:
2313  *      None.
2314  */
2315 void sata_print_link_status(struct ata_link *link)
2316 {
2317         u32 sstatus, scontrol, tmp;
2318
2319         if (sata_scr_read(link, SCR_STATUS, &sstatus))
2320                 return;
2321         sata_scr_read(link, SCR_CONTROL, &scontrol);
2322
2323         if (ata_link_online(link)) {
2324                 tmp = (sstatus >> 4) & 0xf;
2325                 ata_link_printk(link, KERN_INFO,
2326                                 "SATA link up %s (SStatus %X SControl %X)\n",
2327                                 sata_spd_string(tmp), sstatus, scontrol);
2328         } else {
2329                 ata_link_printk(link, KERN_INFO,
2330                                 "SATA link down (SStatus %X SControl %X)\n",
2331                                 sstatus, scontrol);
2332         }
2333 }
2334
2335 /**
2336  *      __sata_phy_reset - Wake/reset a low-level SATA PHY
2337  *      @ap: SATA port associated with target SATA PHY.
2338  *
2339  *      This function issues commands to standard SATA Sxxx
2340  *      PHY registers, to wake up the phy (and device), and
2341  *      clear any reset condition.
2342  *
2343  *      LOCKING:
2344  *      PCI/etc. bus probe sem.
2345  *
2346  */
2347 void __sata_phy_reset(struct ata_port *ap)
2348 {
2349         struct ata_link *link = &ap->link;
2350         unsigned long timeout = jiffies + (HZ * 5);
2351         u32 sstatus;
2352
2353         if (ap->flags & ATA_FLAG_SATA_RESET) {
2354                 /* issue phy wake/reset */
2355                 sata_scr_write_flush(link, SCR_CONTROL, 0x301);
2356                 /* Couldn't find anything in SATA I/II specs, but
2357                  * AHCI-1.1 10.4.2 says at least 1 ms. */
2358                 mdelay(1);
2359         }
2360         /* phy wake/clear reset */
2361         sata_scr_write_flush(link, SCR_CONTROL, 0x300);
2362
2363         /* wait for phy to become ready, if necessary */
2364         do {
2365                 msleep(200);
2366                 sata_scr_read(link, SCR_STATUS, &sstatus);
2367                 if ((sstatus & 0xf) != 1)
2368                         break;
2369         } while (time_before(jiffies, timeout));
2370
2371         /* print link status */
2372         sata_print_link_status(link);
2373
2374         /* TODO: phy layer with polling, timeouts, etc. */
2375         if (!ata_link_offline(link))
2376                 ata_port_probe(ap);
2377         else
2378                 ata_port_disable(ap);
2379
2380         if (ap->flags & ATA_FLAG_DISABLED)
2381                 return;
2382
2383         if (ata_busy_sleep(ap, ATA_TMOUT_BOOT_QUICK, ATA_TMOUT_BOOT)) {
2384                 ata_port_disable(ap);
2385                 return;
2386         }
2387
2388         ap->cbl = ATA_CBL_SATA;
2389 }
2390
2391 /**
2392  *      sata_phy_reset - Reset SATA bus.
2393  *      @ap: SATA port associated with target SATA PHY.
2394  *
2395  *      This function resets the SATA bus, and then probes
2396  *      the bus for devices.
2397  *
2398  *      LOCKING:
2399  *      PCI/etc. bus probe sem.
2400  *
2401  */
2402 void sata_phy_reset(struct ata_port *ap)
2403 {
2404         __sata_phy_reset(ap);
2405         if (ap->flags & ATA_FLAG_DISABLED)
2406                 return;
2407         ata_bus_reset(ap);
2408 }
2409
2410 /**
2411  *      ata_dev_pair            -       return other device on cable
2412  *      @adev: device
2413  *
2414  *      Obtain the other device on the same cable, or if none is
2415  *      present NULL is returned
2416  */
2417
2418 struct ata_device *ata_dev_pair(struct ata_device *adev)
2419 {
2420         struct ata_link *link = adev->link;
2421         struct ata_device *pair = &link->device[1 - adev->devno];
2422         if (!ata_dev_enabled(pair))
2423                 return NULL;
2424         return pair;
2425 }
2426
2427 /**
2428  *      ata_port_disable - Disable port.
2429  *      @ap: Port to be disabled.
2430  *
2431  *      Modify @ap data structure such that the system
2432  *      thinks that the entire port is disabled, and should
2433  *      never attempt to probe or communicate with devices
2434  *      on this port.
2435  *
2436  *      LOCKING: host lock, or some other form of
2437  *      serialization.
2438  */
2439
2440 void ata_port_disable(struct ata_port *ap)
2441 {
2442         ap->link.device[0].class = ATA_DEV_NONE;
2443         ap->link.device[1].class = ATA_DEV_NONE;
2444         ap->flags |= ATA_FLAG_DISABLED;
2445 }
2446
2447 /**
2448  *      sata_down_spd_limit - adjust SATA spd limit downward
2449  *      @link: Link to adjust SATA spd limit for
2450  *
2451  *      Adjust SATA spd limit of @link downward.  Note that this
2452  *      function only adjusts the limit.  The change must be applied
2453  *      using sata_set_spd().
2454  *
2455  *      LOCKING:
2456  *      Inherited from caller.
2457  *
2458  *      RETURNS:
2459  *      0 on success, negative errno on failure
2460  */
2461 int sata_down_spd_limit(struct ata_link *link)
2462 {
2463         u32 sstatus, spd, mask;
2464         int rc, highbit;
2465
2466         if (!sata_scr_valid(link))
2467                 return -EOPNOTSUPP;
2468
2469         /* If SCR can be read, use it to determine the current SPD.
2470          * If not, use cached value in link->sata_spd.
2471          */
2472         rc = sata_scr_read(link, SCR_STATUS, &sstatus);
2473         if (rc == 0)
2474                 spd = (sstatus >> 4) & 0xf;
2475         else
2476                 spd = link->sata_spd;
2477
2478         mask = link->sata_spd_limit;
2479         if (mask <= 1)
2480                 return -EINVAL;
2481
2482         /* unconditionally mask off the highest bit */
2483         highbit = fls(mask) - 1;
2484         mask &= ~(1 << highbit);
2485
2486         /* Mask off all speeds higher than or equal to the current
2487          * one.  Force 1.5Gbps if current SPD is not available.
2488          */
2489         if (spd > 1)
2490                 mask &= (1 << (spd - 1)) - 1;
2491         else
2492                 mask &= 1;
2493
2494         /* were we already at the bottom? */
2495         if (!mask)
2496                 return -EINVAL;
2497
2498         link->sata_spd_limit = mask;
2499
2500         ata_link_printk(link, KERN_WARNING, "limiting SATA link speed to %s\n",
2501                         sata_spd_string(fls(mask)));
2502
2503         return 0;
2504 }
2505
2506 static int __sata_set_spd_needed(struct ata_link *link, u32 *scontrol)
2507 {
2508         u32 spd, limit;
2509
2510         if (link->sata_spd_limit == UINT_MAX)
2511                 limit = 0;
2512         else
2513                 limit = fls(link->sata_spd_limit);
2514
2515         spd = (*scontrol >> 4) & 0xf;
2516         *scontrol = (*scontrol & ~0xf0) | ((limit & 0xf) << 4);
2517
2518         return spd != limit;
2519 }
2520
2521 /**
2522  *      sata_set_spd_needed - is SATA spd configuration needed
2523  *      @link: Link in question
2524  *
2525  *      Test whether the spd limit in SControl matches
2526  *      @link->sata_spd_limit.  This function is used to determine
2527  *      whether hardreset is necessary to apply SATA spd
2528  *      configuration.
2529  *
2530  *      LOCKING:
2531  *      Inherited from caller.
2532  *
2533  *      RETURNS:
2534  *      1 if SATA spd configuration is needed, 0 otherwise.
2535  */
2536 int sata_set_spd_needed(struct ata_link *link)
2537 {
2538         u32 scontrol;
2539
2540         if (sata_scr_read(link, SCR_CONTROL, &scontrol))
2541                 return 0;
2542
2543         return __sata_set_spd_needed(link, &scontrol);
2544 }
2545
2546 /**
2547  *      sata_set_spd - set SATA spd according to spd limit
2548  *      @link: Link to set SATA spd for
2549  *
2550  *      Set SATA spd of @link according to sata_spd_limit.
2551  *
2552  *      LOCKING:
2553  *      Inherited from caller.
2554  *
2555  *      RETURNS:
2556  *      0 if spd doesn't need to be changed, 1 if spd has been
2557  *      changed.  Negative errno if SCR registers are inaccessible.
2558  */
2559 int sata_set_spd(struct ata_link *link)
2560 {
2561         u32 scontrol;
2562         int rc;
2563
2564         if ((rc = sata_scr_read(link, SCR_CONTROL, &scontrol)))
2565                 return rc;
2566
2567         if (!__sata_set_spd_needed(link, &scontrol))
2568                 return 0;
2569
2570         if ((rc = sata_scr_write(link, SCR_CONTROL, scontrol)))
2571                 return rc;
2572
2573         return 1;
2574 }
2575
2576 /*
2577  * This mode timing computation functionality is ported over from
2578  * drivers/ide/ide-timing.h and was originally written by Vojtech Pavlik
2579  */
2580 /*
2581  * PIO 0-4, MWDMA 0-2 and UDMA 0-6 timings (in nanoseconds).
2582  * These were taken from ATA/ATAPI-6 standard, rev 0a, except
2583  * for UDMA6, which is currently supported only by Maxtor drives.
2584  *
2585  * For PIO 5/6 MWDMA 3/4 see the CFA specification 3.0.
2586  */
2587
2588 static const struct ata_timing ata_timing[] = {
2589
2590         { XFER_UDMA_6,     0,   0,   0,   0,   0,   0,   0,  15 },
2591         { XFER_UDMA_5,     0,   0,   0,   0,   0,   0,   0,  20 },
2592         { XFER_UDMA_4,     0,   0,   0,   0,   0,   0,   0,  30 },
2593         { XFER_UDMA_3,     0,   0,   0,   0,   0,   0,   0,  45 },
2594
2595         { XFER_MW_DMA_4,  25,   0,   0,   0,  55,  20,  80,   0 },
2596         { XFER_MW_DMA_3,  25,   0,   0,   0,  65,  25, 100,   0 },
2597         { XFER_UDMA_2,     0,   0,   0,   0,   0,   0,   0,  60 },
2598         { XFER_UDMA_1,     0,   0,   0,   0,   0,   0,   0,  80 },
2599         { XFER_UDMA_0,     0,   0,   0,   0,   0,   0,   0, 120 },
2600
2601 /*      { XFER_UDMA_SLOW,  0,   0,   0,   0,   0,   0,   0, 150 }, */
2602
2603         { XFER_MW_DMA_2,  25,   0,   0,   0,  70,  25, 120,   0 },
2604         { XFER_MW_DMA_1,  45,   0,   0,   0,  80,  50, 150,   0 },
2605         { XFER_MW_DMA_0,  60,   0,   0,   0, 215, 215, 480,   0 },
2606
2607         { XFER_SW_DMA_2,  60,   0,   0,   0, 120, 120, 240,   0 },
2608         { XFER_SW_DMA_1,  90,   0,   0,   0, 240, 240, 480,   0 },
2609         { XFER_SW_DMA_0, 120,   0,   0,   0, 480, 480, 960,   0 },
2610
2611         { XFER_PIO_6,     10,  55,  20,  80,  55,  20,  80,   0 },
2612         { XFER_PIO_5,     15,  65,  25, 100,  65,  25, 100,   0 },
2613         { XFER_PIO_4,     25,  70,  25, 120,  70,  25, 120,   0 },
2614         { XFER_PIO_3,     30,  80,  70, 180,  80,  70, 180,   0 },
2615
2616         { XFER_PIO_2,     30, 290,  40, 330, 100,  90, 240,   0 },
2617         { XFER_PIO_1,     50, 290,  93, 383, 125, 100, 383,   0 },
2618         { XFER_PIO_0,     70, 290, 240, 600, 165, 150, 600,   0 },
2619
2620 /*      { XFER_PIO_SLOW, 120, 290, 240, 960, 290, 240, 960,   0 }, */
2621
2622         { 0xFF }
2623 };
2624
2625 #define ENOUGH(v,unit)          (((v)-1)/(unit)+1)
2626 #define EZ(v,unit)              ((v)?ENOUGH(v,unit):0)
2627
2628 static void ata_timing_quantize(const struct ata_timing *t, struct ata_timing *q, int T, int UT)
2629 {
2630         q->setup   = EZ(t->setup   * 1000,  T);
2631         q->act8b   = EZ(t->act8b   * 1000,  T);
2632         q->rec8b   = EZ(t->rec8b   * 1000,  T);
2633         q->cyc8b   = EZ(t->cyc8b   * 1000,  T);
2634         q->active  = EZ(t->active  * 1000,  T);
2635         q->recover = EZ(t->recover * 1000,  T);
2636         q->cycle   = EZ(t->cycle   * 1000,  T);
2637         q->udma    = EZ(t->udma    * 1000, UT);
2638 }
2639
2640 void ata_timing_merge(const struct ata_timing *a, const struct ata_timing *b,
2641                       struct ata_timing *m, unsigned int what)
2642 {
2643         if (what & ATA_TIMING_SETUP  ) m->setup   = max(a->setup,   b->setup);
2644         if (what & ATA_TIMING_ACT8B  ) m->act8b   = max(a->act8b,   b->act8b);
2645         if (what & ATA_TIMING_REC8B  ) m->rec8b   = max(a->rec8b,   b->rec8b);
2646         if (what & ATA_TIMING_CYC8B  ) m->cyc8b   = max(a->cyc8b,   b->cyc8b);
2647         if (what & ATA_TIMING_ACTIVE ) m->active  = max(a->active,  b->active);
2648         if (what & ATA_TIMING_RECOVER) m->recover = max(a->recover, b->recover);
2649         if (what & ATA_TIMING_CYCLE  ) m->cycle   = max(a->cycle,   b->cycle);
2650         if (what & ATA_TIMING_UDMA   ) m->udma    = max(a->udma,    b->udma);
2651 }
2652
2653 static const struct ata_timing* ata_timing_find_mode(unsigned short speed)
2654 {
2655         const struct ata_timing *t;
2656
2657         for (t = ata_timing; t->mode != speed; t++)
2658                 if (t->mode == 0xFF)
2659                         return NULL;
2660         return t;
2661 }
2662
2663 int ata_timing_compute(struct ata_device *adev, unsigned short speed,
2664                        struct ata_timing *t, int T, int UT)
2665 {
2666         const struct ata_timing *s;
2667         struct ata_timing p;
2668
2669         /*
2670          * Find the mode.
2671          */
2672
2673         if (!(s = ata_timing_find_mode(speed)))
2674                 return -EINVAL;
2675
2676         memcpy(t, s, sizeof(*s));
2677
2678         /*
2679          * If the drive is an EIDE drive, it can tell us it needs extended
2680          * PIO/MW_DMA cycle timing.
2681          */
2682
2683         if (adev->id[ATA_ID_FIELD_VALID] & 2) { /* EIDE drive */
2684                 memset(&p, 0, sizeof(p));
2685                 if(speed >= XFER_PIO_0 && speed <= XFER_SW_DMA_0) {
2686                         if (speed <= XFER_PIO_2) p.cycle = p.cyc8b = adev->id[ATA_ID_EIDE_PIO];
2687                                             else p.cycle = p.cyc8b = adev->id[ATA_ID_EIDE_PIO_IORDY];
2688                 } else if(speed >= XFER_MW_DMA_0 && speed <= XFER_MW_DMA_2) {
2689                         p.cycle = adev->id[ATA_ID_EIDE_DMA_MIN];
2690                 }
2691                 ata_timing_merge(&p, t, t, ATA_TIMING_CYCLE | ATA_TIMING_CYC8B);
2692         }
2693
2694         /*
2695          * Convert the timing to bus clock counts.
2696          */
2697
2698         ata_timing_quantize(t, t, T, UT);
2699
2700         /*
2701          * Even in DMA/UDMA modes we still use PIO access for IDENTIFY,
2702          * S.M.A.R.T * and some other commands. We have to ensure that the
2703          * DMA cycle timing is slower/equal than the fastest PIO timing.
2704          */
2705
2706         if (speed > XFER_PIO_6) {
2707                 ata_timing_compute(adev, adev->pio_mode, &p, T, UT);
2708                 ata_timing_merge(&p, t, t, ATA_TIMING_ALL);
2709         }
2710
2711         /*
2712          * Lengthen active & recovery time so that cycle time is correct.
2713          */
2714
2715         if (t->act8b + t->rec8b < t->cyc8b) {
2716                 t->act8b += (t->cyc8b - (t->act8b + t->rec8b)) / 2;
2717                 t->rec8b = t->cyc8b - t->act8b;
2718         }
2719
2720         if (t->active + t->recover < t->cycle) {
2721                 t->active += (t->cycle - (t->active + t->recover)) / 2;
2722                 t->recover = t->cycle - t->active;
2723         }
2724
2725         /* In a few cases quantisation may produce enough errors to
2726            leave t->cycle too low for the sum of active and recovery
2727            if so we must correct this */
2728         if (t->active + t->recover > t->cycle)
2729                 t->cycle = t->active + t->recover;
2730
2731         return 0;
2732 }
2733
2734 /**
2735  *      ata_down_xfermask_limit - adjust dev xfer masks downward
2736  *      @dev: Device to adjust xfer masks
2737  *      @sel: ATA_DNXFER_* selector
2738  *
2739  *      Adjust xfer masks of @dev downward.  Note that this function
2740  *      does not apply the change.  Invoking ata_set_mode() afterwards
2741  *      will apply the limit.
2742  *
2743  *      LOCKING:
2744  *      Inherited from caller.
2745  *
2746  *      RETURNS:
2747  *      0 on success, negative errno on failure
2748  */
2749 int ata_down_xfermask_limit(struct ata_device *dev, unsigned int sel)
2750 {
2751         char buf[32];
2752         unsigned int orig_mask, xfer_mask;
2753         unsigned int pio_mask, mwdma_mask, udma_mask;
2754         int quiet, highbit;
2755
2756         quiet = !!(sel & ATA_DNXFER_QUIET);
2757         sel &= ~ATA_DNXFER_QUIET;
2758
2759         xfer_mask = orig_mask = ata_pack_xfermask(dev->pio_mask,
2760                                                   dev->mwdma_mask,
2761                                                   dev->udma_mask);
2762         ata_unpack_xfermask(xfer_mask, &pio_mask, &mwdma_mask, &udma_mask);
2763
2764         switch (sel) {
2765         case ATA_DNXFER_PIO:
2766                 highbit = fls(pio_mask) - 1;
2767                 pio_mask &= ~(1 << highbit);
2768                 break;
2769
2770         case ATA_DNXFER_DMA:
2771                 if (udma_mask) {
2772                         highbit = fls(udma_mask) - 1;
2773                         udma_mask &= ~(1 << highbit);
2774                         if (!udma_mask)
2775                                 return -ENOENT;
2776                 } else if (mwdma_mask) {
2777                         highbit = fls(mwdma_mask) - 1;
2778                         mwdma_mask &= ~(1 << highbit);
2779                         if (!mwdma_mask)
2780                                 return -ENOENT;
2781                 }
2782                 break;
2783
2784         case ATA_DNXFER_40C:
2785                 udma_mask &= ATA_UDMA_MASK_40C;
2786                 break;
2787
2788         case ATA_DNXFER_FORCE_PIO0:
2789                 pio_mask &= 1;
2790         case ATA_DNXFER_FORCE_PIO:
2791                 mwdma_mask = 0;
2792                 udma_mask = 0;
2793                 break;
2794
2795         default:
2796                 BUG();
2797         }
2798
2799         xfer_mask &= ata_pack_xfermask(pio_mask, mwdma_mask, udma_mask);
2800
2801         if (!(xfer_mask & ATA_MASK_PIO) || xfer_mask == orig_mask)
2802                 return -ENOENT;
2803
2804         if (!quiet) {
2805                 if (xfer_mask & (ATA_MASK_MWDMA | ATA_MASK_UDMA))
2806                         snprintf(buf, sizeof(buf), "%s:%s",
2807                                  ata_mode_string(xfer_mask),
2808                                  ata_mode_string(xfer_mask & ATA_MASK_PIO));
2809                 else
2810                         snprintf(buf, sizeof(buf), "%s",
2811                                  ata_mode_string(xfer_mask));
2812
2813                 ata_dev_printk(dev, KERN_WARNING,
2814                                "limiting speed to %s\n", buf);
2815         }
2816
2817         ata_unpack_xfermask(xfer_mask, &dev->pio_mask, &dev->mwdma_mask,
2818                             &dev->udma_mask);
2819
2820         return 0;
2821 }
2822
2823 static int ata_dev_set_mode(struct ata_device *dev)
2824 {
2825         struct ata_eh_context *ehc = &dev->link->eh_context;
2826         unsigned int err_mask;
2827         int rc;
2828
2829         dev->flags &= ~ATA_DFLAG_PIO;
2830         if (dev->xfer_shift == ATA_SHIFT_PIO)
2831                 dev->flags |= ATA_DFLAG_PIO;
2832
2833         err_mask = ata_dev_set_xfermode(dev);
2834         /* Old CFA may refuse this command, which is just fine */
2835         if (dev->xfer_shift == ATA_SHIFT_PIO && ata_id_is_cfa(dev->id))
2836                 err_mask &= ~AC_ERR_DEV;
2837         /* Some very old devices and some bad newer ones fail any kind of
2838            SET_XFERMODE request but support PIO0-2 timings and no IORDY */
2839         if (dev->xfer_shift == ATA_SHIFT_PIO && !ata_id_has_iordy(dev->id) &&
2840                         dev->pio_mode <= XFER_PIO_2)
2841                 err_mask &= ~AC_ERR_DEV;
2842         if (err_mask) {
2843                 ata_dev_printk(dev, KERN_ERR, "failed to set xfermode "
2844                                "(err_mask=0x%x)\n", err_mask);
2845                 return -EIO;
2846         }
2847
2848         ehc->i.flags |= ATA_EHI_POST_SETMODE;
2849         rc = ata_dev_revalidate(dev, ATA_DEV_UNKNOWN, 0);
2850         ehc->i.flags &= ~ATA_EHI_POST_SETMODE;
2851         if (rc)
2852                 return rc;
2853
2854         DPRINTK("xfer_shift=%u, xfer_mode=0x%x\n",
2855                 dev->xfer_shift, (int)dev->xfer_mode);
2856
2857         ata_dev_printk(dev, KERN_INFO, "configured for %s\n",
2858                        ata_mode_string(ata_xfer_mode2mask(dev->xfer_mode)));
2859         return 0;
2860 }
2861
2862 /**
2863  *      ata_do_set_mode - Program timings and issue SET FEATURES - XFER
2864  *      @link: link on which timings will be programmed
2865  *      @r_failed_dev: out paramter for failed device
2866  *
2867  *      Standard implementation of the function used to tune and set
2868  *      ATA device disk transfer mode (PIO3, UDMA6, etc.).  If
2869  *      ata_dev_set_mode() fails, pointer to the failing device is
2870  *      returned in @r_failed_dev.
2871  *
2872  *      LOCKING:
2873  *      PCI/etc. bus probe sem.
2874  *
2875  *      RETURNS:
2876  *      0 on success, negative errno otherwise
2877  */
2878
2879 int ata_do_set_mode(struct ata_link *link, struct ata_device **r_failed_dev)
2880 {
2881         struct ata_port *ap = link->ap;
2882         struct ata_device *dev;
2883         int rc = 0, used_dma = 0, found = 0;
2884
2885         /* step 1: calculate xfer_mask */
2886         ata_link_for_each_dev(dev, link) {
2887                 unsigned int pio_mask, dma_mask;
2888
2889                 if (!ata_dev_enabled(dev))
2890                         continue;
2891
2892                 ata_dev_xfermask(dev);
2893
2894                 pio_mask = ata_pack_xfermask(dev->pio_mask, 0, 0);
2895                 dma_mask = ata_pack_xfermask(0, dev->mwdma_mask, dev->udma_mask);
2896                 dev->pio_mode = ata_xfer_mask2mode(pio_mask);
2897                 dev->dma_mode = ata_xfer_mask2mode(dma_mask);
2898
2899                 found = 1;
2900                 if (dev->dma_mode)
2901                         used_dma = 1;
2902         }
2903         if (!found)
2904                 goto out;
2905
2906         /* step 2: always set host PIO timings */
2907         ata_link_for_each_dev(dev, link) {
2908                 if (!ata_dev_enabled(dev))
2909                         continue;
2910
2911                 if (!dev->pio_mode) {
2912                         ata_dev_printk(dev, KERN_WARNING, "no PIO support\n");
2913                         rc = -EINVAL;
2914                         goto out;
2915                 }
2916
2917                 dev->xfer_mode = dev->pio_mode;
2918                 dev->xfer_shift = ATA_SHIFT_PIO;
2919                 if (ap->ops->set_piomode)
2920                         ap->ops->set_piomode(ap, dev);
2921         }
2922
2923         /* step 3: set host DMA timings */
2924         ata_link_for_each_dev(dev, link) {
2925                 if (!ata_dev_enabled(dev) || !dev->dma_mode)
2926                         continue;
2927
2928                 dev->xfer_mode = dev->dma_mode;
2929                 dev->xfer_shift = ata_xfer_mode2shift(dev->dma_mode);
2930                 if (ap->ops->set_dmamode)
2931                         ap->ops->set_dmamode(ap, dev);
2932         }
2933
2934         /* step 4: update devices' xfer mode */
2935         ata_link_for_each_dev(dev, link) {
2936                 /* don't update suspended devices' xfer mode */
2937                 if (!ata_dev_enabled(dev))
2938                         continue;
2939
2940                 rc = ata_dev_set_mode(dev);
2941                 if (rc)
2942                         goto out;
2943         }
2944
2945         /* Record simplex status. If we selected DMA then the other
2946          * host channels are not permitted to do so.
2947          */
2948         if (used_dma && (ap->host->flags & ATA_HOST_SIMPLEX))
2949                 ap->host->simplex_claimed = ap;
2950
2951  out:
2952         if (rc)
2953                 *r_failed_dev = dev;
2954         return rc;
2955 }
2956
2957 /**
2958  *      ata_set_mode - Program timings and issue SET FEATURES - XFER
2959  *      @link: link on which timings will be programmed
2960  *      @r_failed_dev: out paramter for failed device
2961  *
2962  *      Set ATA device disk transfer mode (PIO3, UDMA6, etc.).  If
2963  *      ata_set_mode() fails, pointer to the failing device is
2964  *      returned in @r_failed_dev.
2965  *
2966  *      LOCKING:
2967  *      PCI/etc. bus probe sem.
2968  *
2969  *      RETURNS:
2970  *      0 on success, negative errno otherwise
2971  */
2972 int ata_set_mode(struct ata_link *link, struct ata_device **r_failed_dev)
2973 {
2974         struct ata_port *ap = link->ap;
2975
2976         /* has private set_mode? */
2977         if (ap->ops->set_mode)
2978                 return ap->ops->set_mode(link, r_failed_dev);
2979         return ata_do_set_mode(link, r_failed_dev);
2980 }
2981
2982 /**
2983  *      ata_tf_to_host - issue ATA taskfile to host controller
2984  *      @ap: port to which command is being issued
2985  *      @tf: ATA taskfile register set
2986  *
2987  *      Issues ATA taskfile register set to ATA host controller,
2988  *      with proper synchronization with interrupt handler and
2989  *      other threads.
2990  *
2991  *      LOCKING:
2992  *      spin_lock_irqsave(host lock)
2993  */
2994
2995 static inline void ata_tf_to_host(struct ata_port *ap,
2996                                   const struct ata_taskfile *tf)
2997 {
2998         ap->ops->tf_load(ap, tf);
2999         ap->ops->exec_command(ap, tf);
3000 }
3001
3002 /**
3003  *      ata_busy_sleep - sleep until BSY clears, or timeout
3004  *      @ap: port containing status register to be polled
3005  *      @tmout_pat: impatience timeout
3006  *      @tmout: overall timeout
3007  *
3008  *      Sleep until ATA Status register bit BSY clears,
3009  *      or a timeout occurs.
3010  *
3011  *      LOCKING:
3012  *      Kernel thread context (may sleep).
3013  *
3014  *      RETURNS:
3015  *      0 on success, -errno otherwise.
3016  */
3017 int ata_busy_sleep(struct ata_port *ap,
3018                    unsigned long tmout_pat, unsigned long tmout)
3019 {
3020         unsigned long timer_start, timeout;
3021         u8 status;
3022
3023         status = ata_busy_wait(ap, ATA_BUSY, 300);
3024         timer_start = jiffies;
3025         timeout = timer_start + tmout_pat;
3026         while (status != 0xff && (status & ATA_BUSY) &&
3027                time_before(jiffies, timeout)) {
3028                 msleep(50);
3029                 status = ata_busy_wait(ap, ATA_BUSY, 3);
3030         }
3031
3032         if (status != 0xff && (status & ATA_BUSY))
3033                 ata_port_printk(ap, KERN_WARNING,
3034                                 "port is slow to respond, please be patient "
3035                                 "(Status 0x%x)\n", status);
3036
3037         timeout = timer_start + tmout;
3038         while (status != 0xff && (status & ATA_BUSY) &&
3039                time_before(jiffies, timeout)) {
3040                 msleep(50);
3041                 status = ata_chk_status(ap);
3042         }
3043
3044         if (status == 0xff)
3045                 return -ENODEV;
3046
3047         if (status & ATA_BUSY) {
3048                 ata_port_printk(ap, KERN_ERR, "port failed to respond "
3049                                 "(%lu secs, Status 0x%x)\n",
3050                                 tmout / HZ, status);
3051                 return -EBUSY;
3052         }
3053
3054         return 0;
3055 }
3056
3057 /**
3058  *      ata_wait_ready - sleep until BSY clears, or timeout
3059  *      @ap: port containing status register to be polled
3060  *      @deadline: deadline jiffies for the operation
3061  *
3062  *      Sleep until ATA Status register bit BSY clears, or timeout
3063  *      occurs.
3064  *
3065  *      LOCKING:
3066  *      Kernel thread context (may sleep).
3067  *
3068  *      RETURNS:
3069  *      0 on success, -errno otherwise.
3070  */
3071 int ata_wait_ready(struct ata_port *ap, unsigned long deadline)
3072 {
3073         unsigned long start = jiffies;
3074         int warned = 0;
3075
3076         while (1) {
3077                 u8 status = ata_chk_status(ap);
3078                 unsigned long now = jiffies;
3079
3080                 if (!(status & ATA_BUSY))
3081                         return 0;
3082                 if (!ata_link_online(&ap->link) && status == 0xff)
3083                         return -ENODEV;
3084                 if (time_after(now, deadline))
3085                         return -EBUSY;
3086
3087                 if (!warned && time_after(now, start + 5 * HZ) &&
3088                     (deadline - now > 3 * HZ)) {
3089                         ata_port_printk(ap, KERN_WARNING,
3090                                 "port is slow to respond, please be patient "
3091                                 "(Status 0x%x)\n", status);
3092                         warned = 1;
3093                 }
3094
3095                 msleep(50);
3096         }
3097 }
3098
3099 static int ata_bus_post_reset(struct ata_port *ap, unsigned int devmask,
3100                               unsigned long deadline)
3101 {
3102         struct ata_ioports *ioaddr = &ap->ioaddr;
3103         unsigned int dev0 = devmask & (1 << 0);
3104         unsigned int dev1 = devmask & (1 << 1);
3105         int rc, ret = 0;
3106
3107         /* if device 0 was found in ata_devchk, wait for its
3108          * BSY bit to clear
3109          */
3110         if (dev0) {
3111                 rc = ata_wait_ready(ap, deadline);
3112                 if (rc) {
3113                         if (rc != -ENODEV)
3114                                 return rc;
3115                         ret = rc;
3116                 }
3117         }
3118
3119         /* if device 1 was found in ata_devchk, wait for register
3120          * access briefly, then wait for BSY to clear.
3121          */
3122         if (dev1) {
3123                 int i;
3124
3125                 ap->ops->dev_select(ap, 1);
3126
3127                 /* Wait for register access.  Some ATAPI devices fail
3128                  * to set nsect/lbal after reset, so don't waste too
3129                  * much time on it.  We're gonna wait for !BSY anyway.
3130                  */
3131                 for (i = 0; i < 2; i++) {
3132                         u8 nsect, lbal;
3133
3134                         nsect = ioread8(ioaddr->nsect_addr);
3135                         lbal = ioread8(ioaddr->lbal_addr);
3136                         if ((nsect == 1) && (lbal == 1))
3137                                 break;
3138                         msleep(50);     /* give drive a breather */
3139                 }
3140
3141                 rc = ata_wait_ready(ap, deadline);
3142                 if (rc) {
3143                         if (rc != -ENODEV)
3144                                 return rc;
3145                         ret = rc;
3146                 }
3147         }
3148
3149         /* is all this really necessary? */
3150         ap->ops->dev_select(ap, 0);
3151         if (dev1)
3152                 ap->ops->dev_select(ap, 1);
3153         if (dev0)
3154                 ap->ops->dev_select(ap, 0);
3155
3156         return ret;
3157 }
3158
3159 static int ata_bus_softreset(struct ata_port *ap, unsigned int devmask,
3160                              unsigned long deadline)
3161 {
3162         struct ata_ioports *ioaddr = &ap->ioaddr;
3163
3164         DPRINTK("ata%u: bus reset via SRST\n", ap->print_id);
3165
3166         /* software reset.  causes dev0 to be selected */
3167         iowrite8(ap->ctl, ioaddr->ctl_addr);
3168         udelay(20);     /* FIXME: flush */
3169         iowrite8(ap->ctl | ATA_SRST, ioaddr->ctl_addr);
3170         udelay(20);     /* FIXME: flush */
3171         iowrite8(ap->ctl, ioaddr->ctl_addr);
3172
3173         /* spec mandates ">= 2ms" before checking status.
3174          * We wait 150ms, because that was the magic delay used for
3175          * ATAPI devices in Hale Landis's ATADRVR, for the period of time
3176          * between when the ATA command register is written, and then
3177          * status is checked.  Because waiting for "a while" before
3178          * checking status is fine, post SRST, we perform this magic
3179          * delay here as well.
3180          *
3181          * Old drivers/ide uses the 2mS rule and then waits for ready
3182          */
3183         msleep(150);
3184
3185         /* Before we perform post reset processing we want to see if
3186          * the bus shows 0xFF because the odd clown forgets the D7
3187          * pulldown resistor.
3188          */
3189         if (ata_check_status(ap) == 0xFF)
3190                 return -ENODEV;
3191
3192         return ata_bus_post_reset(ap, devmask, deadline);
3193 }
3194
3195 /**
3196  *      ata_bus_reset - reset host port and associated ATA channel
3197  *      @ap: port to reset
3198  *
3199  *      This is typically the first time we actually start issuing
3200  *      commands to the ATA channel.  We wait for BSY to clear, then
3201  *      issue EXECUTE DEVICE DIAGNOSTIC command, polling for its
3202  *      result.  Determine what devices, if any, are on the channel
3203  *      by looking at the device 0/1 error register.  Look at the signature
3204  *      stored in each device's taskfile registers, to determine if
3205  *      the device is ATA or ATAPI.
3206  *
3207  *      LOCKING:
3208  *      PCI/etc. bus probe sem.
3209  *      Obtains host lock.
3210  *
3211  *      SIDE EFFECTS:
3212  *      Sets ATA_FLAG_DISABLED if bus reset fails.
3213  */
3214
3215 void ata_bus_reset(struct ata_port *ap)
3216 {
3217         struct ata_device *device = ap->link.device;
3218         struct ata_ioports *ioaddr = &ap->ioaddr;
3219         unsigned int slave_possible = ap->flags & ATA_FLAG_SLAVE_POSS;
3220         u8 err;
3221         unsigned int dev0, dev1 = 0, devmask = 0;
3222         int rc;
3223
3224         DPRINTK("ENTER, host %u, port %u\n", ap->print_id, ap->port_no);
3225
3226         /* determine if device 0/1 are present */
3227         if (ap->flags & ATA_FLAG_SATA_RESET)
3228                 dev0 = 1;
3229         else {
3230                 dev0 = ata_devchk(ap, 0);
3231                 if (slave_possible)
3232                         dev1 = ata_devchk(ap, 1);
3233         }
3234
3235         if (dev0)
3236                 devmask |= (1 << 0);
3237         if (dev1)
3238                 devmask |= (1 << 1);
3239
3240         /* select device 0 again */
3241         ap->ops->dev_select(ap, 0);
3242
3243         /* issue bus reset */
3244         if (ap->flags & ATA_FLAG_SRST) {
3245                 rc = ata_bus_softreset(ap, devmask, jiffies + 40 * HZ);
3246                 if (rc && rc != -ENODEV)
3247                         goto err_out;
3248         }
3249
3250         /*
3251          * determine by signature whether we have ATA or ATAPI devices
3252          */
3253         device[0].class = ata_dev_try_classify(&device[0], dev0, &err);
3254         if ((slave_possible) && (err != 0x81))
3255                 device[1].class = ata_dev_try_classify(&device[1], dev1, &err);
3256
3257         /* is double-select really necessary? */
3258         if (device[1].class != ATA_DEV_NONE)
3259                 ap->ops->dev_select(ap, 1);
3260         if (device[0].class != ATA_DEV_NONE)
3261                 ap->ops->dev_select(ap, 0);
3262
3263         /* if no devices were detected, disable this port */
3264         if ((device[0].class == ATA_DEV_NONE) &&
3265             (device[1].class == ATA_DEV_NONE))
3266                 goto err_out;
3267
3268         if (ap->flags & (ATA_FLAG_SATA_RESET | ATA_FLAG_SRST)) {
3269                 /* set up device control for ATA_FLAG_SATA_RESET */
3270                 iowrite8(ap->ctl, ioaddr->ctl_addr);
3271         }
3272
3273         DPRINTK("EXIT\n");
3274         return;
3275
3276 err_out:
3277         ata_port_printk(ap, KERN_ERR, "disabling port\n");
3278         ata_port_disable(ap);
3279
3280         DPRINTK("EXIT\n");
3281 }
3282
3283 /**
3284  *      sata_link_debounce - debounce SATA phy status
3285  *      @link: ATA link to debounce SATA phy status for
3286  *      @params: timing parameters { interval, duratinon, timeout } in msec
3287  *      @deadline: deadline jiffies for the operation
3288  *
3289 *       Make sure SStatus of @link reaches stable state, determined by
3290  *      holding the same value where DET is not 1 for @duration polled
3291  *      every @interval, before @timeout.  Timeout constraints the
3292  *      beginning of the stable state.  Because DET gets stuck at 1 on
3293  *      some controllers after hot unplugging, this functions waits
3294  *      until timeout then returns 0 if DET is stable at 1.
3295  *
3296  *      @timeout is further limited by @deadline.  The sooner of the
3297  *      two is used.
3298  *
3299  *      LOCKING:
3300  *      Kernel thread context (may sleep)
3301  *
3302  *      RETURNS:
3303  *      0 on success, -errno on failure.
3304  */
3305 int sata_link_debounce(struct ata_link *link, const unsigned long *params,
3306                        unsigned long deadline)
3307 {
3308         unsigned long interval_msec = params[0];
3309         unsigned long duration = msecs_to_jiffies(params[1]);
3310         unsigned long last_jiffies, t;
3311         u32 last, cur;
3312         int rc;
3313
3314         t = jiffies + msecs_to_jiffies(params[2]);
3315         if (time_before(t, deadline))
3316                 deadline = t;
3317
3318         if ((rc = sata_scr_read(link, SCR_STATUS, &cur)))
3319                 return rc;
3320         cur &= 0xf;
3321
3322         last = cur;
3323         last_jiffies = jiffies;
3324
3325         while (1) {
3326                 msleep(interval_msec);
3327                 if ((rc = sata_scr_read(link, SCR_STATUS, &cur)))
3328                         return rc;
3329                 cur &= 0xf;
3330
3331                 /* DET stable? */
3332                 if (cur == last) {
3333                         if (cur == 1 && time_before(jiffies, deadline))
3334                                 continue;
3335                         if (time_after(jiffies, last_jiffies + duration))
3336                                 return 0;
3337                         continue;
3338                 }
3339
3340                 /* unstable, start over */
3341                 last = cur;
3342                 last_jiffies = jiffies;
3343
3344                 /* Check deadline.  If debouncing failed, return
3345                  * -EPIPE to tell upper layer to lower link speed.
3346                  */
3347                 if (time_after(jiffies, deadline))
3348                         return -EPIPE;
3349         }
3350 }
3351
3352 /**
3353  *      sata_link_resume - resume SATA link
3354  *      @link: ATA link to resume SATA
3355  *      @params: timing parameters { interval, duratinon, timeout } in msec
3356  *      @deadline: deadline jiffies for the operation
3357  *
3358  *      Resume SATA phy @link and debounce it.
3359  *
3360  *      LOCKING:
3361  *      Kernel thread context (may sleep)
3362  *
3363  *      RETURNS:
3364  *      0 on success, -errno on failure.
3365  */
3366 int sata_link_resume(struct ata_link *link, const unsigned long *params,
3367                      unsigned long deadline)
3368 {
3369         u32 scontrol;
3370         int rc;
3371
3372         if ((rc = sata_scr_read(link, SCR_CONTROL, &scontrol)))
3373                 return rc;
3374
3375         scontrol = (scontrol & 0x0f0) | 0x300;
3376
3377         if ((rc = sata_scr_write(link, SCR_CONTROL, scontrol)))
3378                 return rc;
3379
3380         /* Some PHYs react badly if SStatus is pounded immediately
3381          * after resuming.  Delay 200ms before debouncing.
3382          */
3383         msleep(200);
3384
3385         return sata_link_debounce(link, params, deadline);
3386 }
3387
3388 /**
3389  *      ata_std_prereset - prepare for reset
3390  *      @link: ATA link to be reset
3391  *      @deadline: deadline jiffies for the operation
3392  *
3393  *      @link is about to be reset.  Initialize it.  Failure from
3394  *      prereset makes libata abort whole reset sequence and give up
3395  *      that port, so prereset should be best-effort.  It does its
3396  *      best to prepare for reset sequence but if things go wrong, it
3397  *      should just whine, not fail.
3398  *
3399  *      LOCKING:
3400  *      Kernel thread context (may sleep)
3401  *
3402  *      RETURNS:
3403  *      0 on success, -errno otherwise.
3404  */
3405 int ata_std_prereset(struct ata_link *link, unsigned long deadline)
3406 {
3407         struct ata_port *ap = link->ap;
3408         struct ata_eh_context *ehc = &link->eh_context;
3409         const unsigned long *timing = sata_ehc_deb_timing(ehc);
3410         int rc;
3411
3412         /* handle link resume */
3413         if ((ehc->i.flags & ATA_EHI_RESUME_LINK) &&
3414             (link->flags & ATA_LFLAG_HRST_TO_RESUME))
3415                 ehc->i.action |= ATA_EH_HARDRESET;
3416
3417         /* if we're about to do hardreset, nothing more to do */
3418         if (ehc->i.action & ATA_EH_HARDRESET)
3419                 return 0;
3420
3421         /* if SATA, resume link */
3422         if (ap->flags & ATA_FLAG_SATA) {
3423                 rc = sata_link_resume(link, timing, deadline);
3424                 /* whine about phy resume failure but proceed */
3425                 if (rc && rc != -EOPNOTSUPP)
3426                         ata_link_printk(link, KERN_WARNING, "failed to resume "
3427                                         "link for reset (errno=%d)\n", rc);
3428         }
3429
3430         /* Wait for !BSY if the controller can wait for the first D2H
3431          * Reg FIS and we don't know that no device is attached.
3432          */
3433         if (!(link->flags & ATA_LFLAG_SKIP_D2H_BSY) && !ata_link_offline(link)) {
3434                 rc = ata_wait_ready(ap, deadline);
3435                 if (rc && rc != -ENODEV) {
3436                         ata_link_printk(link, KERN_WARNING, "device not ready "
3437                                         "(errno=%d), forcing hardreset\n", rc);
3438                         ehc->i.action |= ATA_EH_HARDRESET;
3439                 }
3440         }
3441
3442         return 0;
3443 }
3444
3445 /**
3446  *      ata_std_softreset - reset host port via ATA SRST
3447  *      @link: ATA link to reset
3448  *      @classes: resulting classes of attached devices
3449  *      @deadline: deadline jiffies for the operation
3450  *
3451  *      Reset host port using ATA SRST.
3452  *
3453  *      LOCKING:
3454  *      Kernel thread context (may sleep)
3455  *
3456  *      RETURNS:
3457  *      0 on success, -errno otherwise.
3458  */
3459 int ata_std_softreset(struct ata_link *link, unsigned int *classes,
3460                       unsigned long deadline)
3461 {
3462         struct ata_port *ap = link->ap;
3463         unsigned int slave_possible = ap->flags & ATA_FLAG_SLAVE_POSS;
3464         unsigned int devmask = 0;
3465         int rc;
3466         u8 err;
3467
3468         DPRINTK("ENTER\n");
3469
3470         if (ata_link_offline(link)) {
3471                 classes[0] = ATA_DEV_NONE;
3472                 goto out;
3473         }
3474
3475         /* determine if device 0/1 are present */
3476         if (ata_devchk(ap, 0))
3477                 devmask |= (1 << 0);
3478         if (slave_possible && ata_devchk(ap, 1))
3479                 devmask |= (1 << 1);
3480
3481         /* select device 0 again */
3482         ap->ops->dev_select(ap, 0);
3483
3484         /* issue bus reset */
3485         DPRINTK("about to softreset, devmask=%x\n", devmask);
3486         rc = ata_bus_softreset(ap, devmask, deadline);
3487         /* if link is occupied, -ENODEV too is an error */
3488         if (rc && (rc != -ENODEV || sata_scr_valid(link))) {
3489                 ata_link_printk(link, KERN_ERR, "SRST failed (errno=%d)\n", rc);
3490                 return rc;
3491         }
3492
3493         /* determine by signature whether we have ATA or ATAPI devices */
3494         classes[0] = ata_dev_try_classify(&link->device[0],
3495                                           devmask & (1 << 0), &err);
3496         if (slave_possible && err != 0x81)
3497                 classes[1] = ata_dev_try_classify(&link->device[1],
3498                                                   devmask & (1 << 1), &err);
3499
3500  out:
3501         DPRINTK("EXIT, classes[0]=%u [1]=%u\n", classes[0], classes[1]);
3502         return 0;
3503 }
3504
3505 /**
3506  *      sata_link_hardreset - reset link via SATA phy reset
3507  *      @link: link to reset
3508  *      @timing: timing parameters { interval, duratinon, timeout } in msec
3509  *      @deadline: deadline jiffies for the operation
3510  *
3511  *      SATA phy-reset @link using DET bits of SControl register.
3512  *
3513  *      LOCKING:
3514  *      Kernel thread context (may sleep)
3515  *
3516  *      RETURNS:
3517  *      0 on success, -errno otherwise.
3518  */
3519 int sata_link_hardreset(struct ata_link *link, const unsigned long *timing,
3520                         unsigned long deadline)
3521 {
3522         u32 scontrol;
3523         int rc;
3524
3525         DPRINTK("ENTER\n");
3526
3527         if (sata_set_spd_needed(link)) {
3528                 /* SATA spec says nothing about how to reconfigure
3529                  * spd.  To be on the safe side, turn off phy during
3530                  * reconfiguration.  This works for at least ICH7 AHCI
3531                  * and Sil3124.
3532                  */
3533                 if ((rc = sata_scr_read(link, SCR_CONTROL, &scontrol)))
3534                         goto out;
3535
3536                 scontrol = (scontrol & 0x0f0) | 0x304;
3537
3538                 if ((rc = sata_scr_write(link, SCR_CONTROL, scontrol)))
3539                         goto out;
3540
3541                 sata_set_spd(link);
3542         }
3543
3544         /* issue phy wake/reset */
3545         if ((rc = sata_scr_read(link, SCR_CONTROL, &scontrol)))
3546                 goto out;
3547
3548         scontrol = (scontrol & 0x0f0) | 0x301;
3549
3550         if ((rc = sata_scr_write_flush(link, SCR_CONTROL, scontrol)))
3551                 goto out;
3552
3553         /* Couldn't find anything in SATA I/II specs, but AHCI-1.1
3554          * 10.4.2 says at least 1 ms.
3555          */
3556         msleep(1);
3557
3558         /* bring link back */
3559         rc = sata_link_resume(link, timing, deadline);
3560  out:
3561         DPRINTK("EXIT, rc=%d\n", rc);
3562         return rc;
3563 }
3564
3565 /**
3566  *      sata_std_hardreset - reset host port via SATA phy reset
3567  *      @link: link to reset
3568  *      @class: resulting class of attached device
3569  *      @deadline: deadline jiffies for the operation
3570  *
3571  *      SATA phy-reset host port using DET bits of SControl register,
3572  *      wait for !BSY and classify the attached device.
3573  *
3574  *      LOCKING:
3575  *      Kernel thread context (may sleep)
3576  *
3577  *      RETURNS:
3578  *      0 on success, -errno otherwise.
3579  */
3580 int sata_std_hardreset(struct ata_link *link, unsigned int *class,
3581                        unsigned long deadline)
3582 {
3583         struct ata_port *ap = link->ap;
3584         const unsigned long *timing = sata_ehc_deb_timing(&link->eh_context);
3585         int rc;
3586
3587         DPRINTK("ENTER\n");
3588
3589         /* do hardreset */
3590         rc = sata_link_hardreset(link, timing, deadline);
3591         if (rc) {
3592                 ata_link_printk(link, KERN_ERR,
3593                                 "COMRESET failed (errno=%d)\n", rc);
3594                 return rc;
3595         }
3596
3597         /* TODO: phy layer with polling, timeouts, etc. */
3598         if (ata_link_offline(link)) {
3599                 *class = ATA_DEV_NONE;
3600                 DPRINTK("EXIT, link offline\n");
3601                 return 0;
3602         }
3603
3604         /* wait a while before checking status, see SRST for more info */
3605         msleep(150);
3606
3607         rc = ata_wait_ready(ap, deadline);
3608         /* link occupied, -ENODEV too is an error */
3609         if (rc) {
3610                 ata_link_printk(link, KERN_ERR,
3611                                 "COMRESET failed (errno=%d)\n", rc);
3612                 return rc;
3613         }
3614
3615         ap->ops->dev_select(ap, 0);     /* probably unnecessary */
3616
3617         *class = ata_dev_try_classify(link->device, 1, NULL);
3618
3619         DPRINTK("EXIT, class=%u\n", *class);
3620         return 0;
3621 }
3622
3623 /**
3624  *      ata_std_postreset - standard postreset callback
3625  *      @link: the target ata_link
3626  *      @classes: classes of attached devices
3627  *
3628  *      This function is invoked after a successful reset.  Note that
3629  *      the device might have been reset more than once using
3630  *      different reset methods before postreset is invoked.
3631  *
3632  *      LOCKING:
3633  *      Kernel thread context (may sleep)
3634  */
3635 void ata_std_postreset(struct ata_link *link, unsigned int *classes)
3636 {
3637         struct ata_port *ap = link->ap;
3638         u32 serror;
3639
3640         DPRINTK("ENTER\n");
3641
3642         /* print link status */
3643         sata_print_link_status(link);
3644
3645         /* clear SError */
3646         if (sata_scr_read(link, SCR_ERROR, &serror) == 0)
3647                 sata_scr_write(link, SCR_ERROR, serror);
3648
3649         /* is double-select really necessary? */
3650         if (classes[0] != ATA_DEV_NONE)
3651                 ap->ops->dev_select(ap, 1);
3652         if (classes[1] != ATA_DEV_NONE)
3653                 ap->ops->dev_select(ap, 0);
3654
3655         /* bail out if no device is present */
3656         if (classes[0] == ATA_DEV_NONE && classes[1] == ATA_DEV_NONE) {
3657                 DPRINTK("EXIT, no device\n");
3658                 return;
3659         }
3660
3661         /* set up device control */
3662         if (ap->ioaddr.ctl_addr)
3663                 iowrite8(ap->ctl, ap->ioaddr.ctl_addr);
3664
3665         DPRINTK("EXIT\n");
3666 }
3667
3668 /**
3669  *      ata_dev_same_device - Determine whether new ID matches configured device
3670  *      @dev: device to compare against
3671  *      @new_class: class of the new device
3672  *      @new_id: IDENTIFY page of the new device
3673  *
3674  *      Compare @new_class and @new_id against @dev and determine
3675  *      whether @dev is the device indicated by @new_class and
3676  *      @new_id.
3677  *
3678  *      LOCKING:
3679  *      None.
3680  *
3681  *      RETURNS:
3682  *      1 if @dev matches @new_class and @new_id, 0 otherwise.
3683  */
3684 static int ata_dev_same_device(struct ata_device *dev, unsigned int new_class,
3685                                const u16 *new_id)
3686 {
3687         const u16 *old_id = dev->id;
3688         unsigned char model[2][ATA_ID_PROD_LEN + 1];
3689         unsigned char serial[2][ATA_ID_SERNO_LEN + 1];
3690
3691         if (dev->class != new_class) {
3692                 ata_dev_printk(dev, KERN_INFO, "class mismatch %d != %d\n",
3693                                dev->class, new_class);
3694                 return 0;
3695         }
3696
3697         ata_id_c_string(old_id, model[0], ATA_ID_PROD, sizeof(model[0]));
3698         ata_id_c_string(new_id, model[1], ATA_ID_PROD, sizeof(model[1]));
3699         ata_id_c_string(old_id, serial[0], ATA_ID_SERNO, sizeof(serial[0]));
3700         ata_id_c_string(new_id, serial[1], ATA_ID_SERNO, sizeof(serial[1]));
3701
3702         if (strcmp(model[0], model[1])) {
3703                 ata_dev_printk(dev, KERN_INFO, "model number mismatch "
3704                                "'%s' != '%s'\n", model[0], model[1]);
3705                 return 0;
3706         }
3707
3708         if (strcmp(serial[0], serial[1])) {
3709                 ata_dev_printk(dev, KERN_INFO, "serial number mismatch "
3710                                "'%s' != '%s'\n", serial[0], serial[1]);
3711                 return 0;
3712         }
3713
3714         return 1;
3715 }
3716
3717 /**
3718  *      ata_dev_reread_id - Re-read IDENTIFY data
3719  *      @dev: target ATA device
3720  *      @readid_flags: read ID flags
3721  *
3722  *      Re-read IDENTIFY page and make sure @dev is still attached to
3723  *      the port.
3724  *
3725  *      LOCKING:
3726  *      Kernel thread context (may sleep)
3727  *
3728  *      RETURNS:
3729  *      0 on success, negative errno otherwise
3730  */
3731 int ata_dev_reread_id(struct ata_device *dev, unsigned int readid_flags)
3732 {
3733         unsigned int class = dev->class;
3734         u16 *id = (void *)dev->link->ap->sector_buf;
3735         int rc;
3736
3737         /* read ID data */
3738         rc = ata_dev_read_id(dev, &class, readid_flags, id);
3739         if (rc)
3740                 return rc;
3741
3742         /* is the device still there? */
3743         if (!ata_dev_same_device(dev, class, id))
3744                 return -ENODEV;
3745
3746         memcpy(dev->id, id, sizeof(id[0]) * ATA_ID_WORDS);
3747         return 0;
3748 }
3749
3750 /**
3751  *      ata_dev_revalidate - Revalidate ATA device
3752  *      @dev: device to revalidate
3753  *      @new_class: new class code
3754  *      @readid_flags: read ID flags
3755  *
3756  *      Re-read IDENTIFY page, make sure @dev is still attached to the
3757  *      port and reconfigure it according to the new IDENTIFY page.
3758  *
3759  *      LOCKING:
3760  *      Kernel thread context (may sleep)
3761  *
3762  *      RETURNS:
3763  *      0 on success, negative errno otherwise
3764  */
3765 int ata_dev_revalidate(struct ata_device *dev, unsigned int new_class,
3766                        unsigned int readid_flags)
3767 {
3768         u64 n_sectors = dev->n_sectors;
3769         int rc;
3770
3771         if (!ata_dev_enabled(dev))
3772                 return -ENODEV;
3773
3774         /* fail early if !ATA && !ATAPI to avoid issuing [P]IDENTIFY to PMP */
3775         if (ata_class_enabled(new_class) &&
3776             new_class != ATA_DEV_ATA && new_class != ATA_DEV_ATAPI) {
3777                 ata_dev_printk(dev, KERN_INFO, "class mismatch %u != %u\n",
3778                                dev->class, new_class);
3779                 rc = -ENODEV;
3780                 goto fail;
3781         }
3782
3783         /* re-read ID */
3784         rc = ata_dev_reread_id(dev, readid_flags);
3785         if (rc)
3786                 goto fail;
3787
3788         /* configure device according to the new ID */
3789         rc = ata_dev_configure(dev);
3790         if (rc)
3791                 goto fail;
3792
3793         /* verify n_sectors hasn't changed */
3794         if (dev->class == ATA_DEV_ATA && n_sectors &&
3795             dev->n_sectors != n_sectors) {
3796                 ata_dev_printk(dev, KERN_INFO, "n_sectors mismatch "
3797                                "%llu != %llu\n",
3798                                (unsigned long long)n_sectors,
3799                                (unsigned long long)dev->n_sectors);
3800
3801                 /* restore original n_sectors */
3802                 dev->n_sectors = n_sectors;
3803
3804                 rc = -ENODEV;
3805                 goto fail;
3806         }
3807
3808         return 0;
3809
3810  fail:
3811         ata_dev_printk(dev, KERN_ERR, "revalidation failed (errno=%d)\n", rc);
3812         return rc;
3813 }
3814
3815 struct ata_blacklist_entry {
3816         const char *model_num;
3817         const char *model_rev;
3818         unsigned long horkage;
3819 };
3820
3821 static const struct ata_blacklist_entry ata_device_blacklist [] = {
3822         /* Devices with DMA related problems under Linux */
3823         { "WDC AC11000H",       NULL,           ATA_HORKAGE_NODMA },
3824         { "WDC AC22100H",       NULL,           ATA_HORKAGE_NODMA },
3825         { "WDC AC32500H",       NULL,           ATA_HORKAGE_NODMA },
3826         { "WDC AC33100H",       NULL,           ATA_HORKAGE_NODMA },
3827         { "WDC AC31600H",       NULL,           ATA_HORKAGE_NODMA },
3828         { "WDC AC32100H",       "24.09P07",     ATA_HORKAGE_NODMA },
3829         { "WDC AC23200L",       "21.10N21",     ATA_HORKAGE_NODMA },
3830         { "Compaq CRD-8241B",   NULL,           ATA_HORKAGE_NODMA },
3831         { "CRD-8400B",          NULL,           ATA_HORKAGE_NODMA },
3832         { "CRD-8480B",          NULL,           ATA_HORKAGE_NODMA },
3833         { "CRD-8482B",          NULL,           ATA_HORKAGE_NODMA },
3834         { "CRD-84",             NULL,           ATA_HORKAGE_NODMA },
3835         { "SanDisk SDP3B",      NULL,           ATA_HORKAGE_NODMA },
3836         { "SanDisk SDP3B-64",   NULL,           ATA_HORKAGE_NODMA },
3837         { "SANYO CD-ROM CRD",   NULL,           ATA_HORKAGE_NODMA },
3838         { "HITACHI CDR-8",      NULL,           ATA_HORKAGE_NODMA },
3839         { "HITACHI CDR-8335",   NULL,           ATA_HORKAGE_NODMA },
3840         { "HITACHI CDR-8435",   NULL,           ATA_HORKAGE_NODMA },
3841         { "Toshiba CD-ROM XM-6202B", NULL,      ATA_HORKAGE_NODMA },
3842         { "TOSHIBA CD-ROM XM-1702BC", NULL,     ATA_HORKAGE_NODMA },
3843         { "CD-532E-A",          NULL,           ATA_HORKAGE_NODMA },
3844         { "E-IDE CD-ROM CR-840",NULL,           ATA_HORKAGE_NODMA },
3845         { "CD-ROM Drive/F5A",   NULL,           ATA_HORKAGE_NODMA },
3846         { "WPI CDD-820",        NULL,           ATA_HORKAGE_NODMA },
3847         { "SAMSUNG CD-ROM SC-148C", NULL,       ATA_HORKAGE_NODMA },
3848         { "SAMSUNG CD-ROM SC",  NULL,           ATA_HORKAGE_NODMA },
3849         { "ATAPI CD-ROM DRIVE 40X MAXIMUM",NULL,ATA_HORKAGE_NODMA },
3850         { "_NEC DV5800A",       NULL,           ATA_HORKAGE_NODMA },
3851         { "SAMSUNG CD-ROM SN-124","N001",       ATA_HORKAGE_NODMA },
3852         { "Seagate STT20000A", NULL,            ATA_HORKAGE_NODMA },
3853         { "IOMEGA  ZIP 250       ATAPI", NULL,  ATA_HORKAGE_NODMA }, /* temporary fix */
3854         { "IOMEGA  ZIP 250       ATAPI       Floppy",
3855                                 NULL,           ATA_HORKAGE_NODMA },
3856
3857         /* Weird ATAPI devices */
3858         { "TORiSAN DVD-ROM DRD-N216", NULL,     ATA_HORKAGE_MAX_SEC_128 },
3859
3860         /* Devices we expect to fail diagnostics */
3861
3862         /* Devices where NCQ should be avoided */
3863         /* NCQ is slow */
3864         { "WDC WD740ADFD-00",   NULL,           ATA_HORKAGE_NONCQ },
3865         /* http://thread.gmane.org/gmane.linux.ide/14907 */
3866         { "FUJITSU MHT2060BH",  NULL,           ATA_HORKAGE_NONCQ },
3867         /* NCQ is broken */
3868         { "Maxtor *",           "BANC*",        ATA_HORKAGE_NONCQ },
3869         { "Maxtor 7V300F0",     "VA111630",     ATA_HORKAGE_NONCQ },
3870         { "HITACHI HDS7250SASUN500G 0621KTAWSD", "K2AOAJ0AHITACHI",
3871           ATA_HORKAGE_NONCQ },
3872
3873         /* Blacklist entries taken from Silicon Image 3124/3132
3874            Windows driver .inf file - also several Linux problem reports */
3875         { "HTS541060G9SA00",    "MB3OC60D",     ATA_HORKAGE_NONCQ, },
3876         { "HTS541080G9SA00",    "MB4OC60D",     ATA_HORKAGE_NONCQ, },
3877         { "HTS541010G9SA00",    "MBZOC60D",     ATA_HORKAGE_NONCQ, },
3878         /* Drives which do spurious command completion */
3879         { "HTS541680J9SA00",    "SB2IC7EP",     ATA_HORKAGE_NONCQ, },
3880         { "HTS541612J9SA00",    "SBDIC7JP",     ATA_HORKAGE_NONCQ, },
3881         { "Hitachi HTS541616J9SA00", "SB4OC70P", ATA_HORKAGE_NONCQ, },
3882         { "WDC WD740ADFD-00NLR1", NULL,         ATA_HORKAGE_NONCQ, },
3883         { "FUJITSU MHV2080BH",  "00840028",     ATA_HORKAGE_NONCQ, },
3884         { "ST9160821AS",        "3.CLF",        ATA_HORKAGE_NONCQ, },
3885         { "ST3160812AS",        "3.AD",         ATA_HORKAGE_NONCQ, },
3886         { "SAMSUNG HD401LJ",    "ZZ100-15",     ATA_HORKAGE_NONCQ, },
3887
3888         /* devices which puke on READ_NATIVE_MAX */
3889         { "HDS724040KLSA80",    "KFAOA20N",     ATA_HORKAGE_BROKEN_HPA, },
3890         { "WDC WD3200JD-00KLB0", "WD-WCAMR1130137", ATA_HORKAGE_BROKEN_HPA },
3891         { "WDC WD2500JD-00HBB0", "WD-WMAL71490727", ATA_HORKAGE_BROKEN_HPA },
3892         { "MAXTOR 6L080L4",     "A93.0500",     ATA_HORKAGE_BROKEN_HPA },
3893
3894         /* End Marker */
3895         { }
3896 };
3897
3898 int strn_pattern_cmp(const char *patt, const char *name, int wildchar)
3899 {
3900         const char *p;
3901         int len;
3902
3903         /*
3904          * check for trailing wildcard: *\0
3905          */
3906         p = strchr(patt, wildchar);
3907         if (p && ((*(p + 1)) == 0))
3908                 len = p - patt;
3909         else
3910                 len = strlen(name);
3911
3912         return strncmp(patt, name, len);
3913 }
3914
3915 static unsigned long ata_dev_blacklisted(const struct ata_device *dev)
3916 {
3917         unsigned char model_num[ATA_ID_PROD_LEN + 1];
3918         unsigned char model_rev[ATA_ID_FW_REV_LEN + 1];
3919         const struct ata_blacklist_entry *ad = ata_device_blacklist;
3920
3921         ata_id_c_string(dev->id, model_num, ATA_ID_PROD, sizeof(model_num));
3922         ata_id_c_string(dev->id, model_rev, ATA_ID_FW_REV, sizeof(model_rev));
3923
3924         while (ad->model_num) {
3925                 if (!strn_pattern_cmp(ad->model_num, model_num, '*')) {
3926                         if (ad->model_rev == NULL)
3927                                 return ad->horkage;
3928                         if (!strn_pattern_cmp(ad->model_rev, model_rev, '*'))
3929                                 return ad->horkage;
3930                 }
3931                 ad++;
3932         }
3933         return 0;
3934 }
3935
3936 static int ata_dma_blacklisted(const struct ata_device *dev)
3937 {
3938         /* We don't support polling DMA.
3939          * DMA blacklist those ATAPI devices with CDB-intr (and use PIO)
3940          * if the LLDD handles only interrupts in the HSM_ST_LAST state.
3941          */
3942         if ((dev->link->ap->flags & ATA_FLAG_PIO_POLLING) &&
3943             (dev->flags & ATA_DFLAG_CDB_INTR))
3944                 return 1;
3945         return (dev->horkage & ATA_HORKAGE_NODMA) ? 1 : 0;
3946 }
3947
3948 /**
3949  *      ata_dev_xfermask - Compute supported xfermask of the given device
3950  *      @dev: Device to compute xfermask for
3951  *
3952  *      Compute supported xfermask of @dev and store it in
3953  *      dev->*_mask.  This function is responsible for applying all
3954  *      known limits including host controller limits, device
3955  *      blacklist, etc...
3956  *
3957  *      LOCKING:
3958  *      None.
3959  */
3960 static void ata_dev_xfermask(struct ata_device *dev)
3961 {
3962         struct ata_link *link = dev->link;
3963         struct ata_port *ap = link->ap;
3964         struct ata_host *host = ap->host;
3965         unsigned long xfer_mask;
3966
3967         /* controller modes available */
3968         xfer_mask = ata_pack_xfermask(ap->pio_mask,
3969                                       ap->mwdma_mask, ap->udma_mask);
3970
3971         /* drive modes available */
3972         xfer_mask &= ata_pack_xfermask(dev->pio_mask,
3973                                        dev->mwdma_mask, dev->udma_mask);
3974         xfer_mask &= ata_id_xfermask(dev->id);
3975
3976         /*
3977          *      CFA Advanced TrueIDE timings are not allowed on a shared
3978          *      cable
3979          */
3980         if (ata_dev_pair(dev)) {
3981                 /* No PIO5 or PIO6 */
3982                 xfer_mask &= ~(0x03 << (ATA_SHIFT_PIO + 5));
3983                 /* No MWDMA3 or MWDMA 4 */
3984                 xfer_mask &= ~(0x03 << (ATA_SHIFT_MWDMA + 3));
3985         }
3986
3987         if (ata_dma_blacklisted(dev)) {
3988                 xfer_mask &= ~(ATA_MASK_MWDMA | ATA_MASK_UDMA);
3989                 ata_dev_printk(dev, KERN_WARNING,
3990                                "device is on DMA blacklist, disabling DMA\n");
3991         }
3992
3993         if ((host->flags & ATA_HOST_SIMPLEX) &&
3994             host->simplex_claimed && host->simplex_claimed != ap) {
3995                 xfer_mask &= ~(ATA_MASK_MWDMA | ATA_MASK_UDMA);
3996                 ata_dev_printk(dev, KERN_WARNING, "simplex DMA is claimed by "
3997                                "other device, disabling DMA\n");
3998         }
3999
4000         if (ap->flags & ATA_FLAG_NO_IORDY)
4001                 xfer_mask &= ata_pio_mask_no_iordy(dev);
4002
4003         if (ap->ops->mode_filter)
4004                 xfer_mask = ap->ops->mode_filter(dev, xfer_mask);
4005
4006         /* Apply cable rule here.  Don't apply it early because when
4007          * we handle hot plug the cable type can itself change.
4008          * Check this last so that we know if the transfer rate was
4009          * solely limited by the cable.
4010          * Unknown or 80 wire cables reported host side are checked
4011          * drive side as well. Cases where we know a 40wire cable
4012          * is used safely for 80 are not checked here.
4013          */
4014         if (xfer_mask & (0xF8 << ATA_SHIFT_UDMA))
4015                 /* UDMA/44 or higher would be available */
4016                 if((ap->cbl == ATA_CBL_PATA40) ||
4017                     (ata_drive_40wire(dev->id) &&
4018                      (ap->cbl == ATA_CBL_PATA_UNK ||
4019                      ap->cbl == ATA_CBL_PATA80))) {
4020                         ata_dev_printk(dev, KERN_WARNING,
4021                                  "limited to UDMA/33 due to 40-wire cable\n");
4022                         xfer_mask &= ~(0xF8 << ATA_SHIFT_UDMA);
4023                 }
4024
4025         ata_unpack_xfermask(xfer_mask, &dev->pio_mask,
4026                             &dev->mwdma_mask, &dev->udma_mask);
4027 }
4028
4029 /**
4030  *      ata_dev_set_xfermode - Issue SET FEATURES - XFER MODE command
4031  *      @dev: Device to which command will be sent
4032  *
4033  *      Issue SET FEATURES - XFER MODE command to device @dev
4034  *      on port @ap.
4035  *
4036  *      LOCKING:
4037  *      PCI/etc. bus probe sem.
4038  *
4039  *      RETURNS:
4040  *      0 on success, AC_ERR_* mask otherwise.
4041  */
4042
4043 static unsigned int ata_dev_set_xfermode(struct ata_device *dev)
4044 {
4045         struct ata_taskfile tf;
4046         unsigned int err_mask;
4047
4048         /* set up set-features taskfile */
4049         DPRINTK("set features - xfer mode\n");
4050
4051         /* Some controllers and ATAPI devices show flaky interrupt
4052          * behavior after setting xfer mode.  Use polling instead.
4053          */
4054         ata_tf_init(dev, &tf);
4055         tf.command = ATA_CMD_SET_FEATURES;
4056         tf.feature = SETFEATURES_XFER;
4057         tf.flags |= ATA_TFLAG_ISADDR | ATA_TFLAG_DEVICE | ATA_TFLAG_POLLING;
4058         tf.protocol = ATA_PROT_NODATA;
4059         tf.nsect = dev->xfer_mode;
4060
4061         err_mask = ata_exec_internal(dev, &tf, NULL, DMA_NONE, NULL, 0);
4062
4063         DPRINTK("EXIT, err_mask=%x\n", err_mask);
4064         return err_mask;
4065 }
4066
4067 /**
4068  *      ata_dev_set_AN - Issue SET FEATURES - SATA FEATURES
4069  *      @dev: Device to which command will be sent
4070  *      @enable: Whether to enable or disable the feature
4071  *
4072  *      Issue SET FEATURES - SATA FEATURES command to device @dev
4073  *      on port @ap with sector count set to indicate Asynchronous
4074  *      Notification feature
4075  *
4076  *      LOCKING:
4077  *      PCI/etc. bus probe sem.
4078  *
4079  *      RETURNS:
4080  *      0 on success, AC_ERR_* mask otherwise.
4081  */
4082 static unsigned int ata_dev_set_AN(struct ata_device *dev, u8 enable)
4083 {
4084         struct ata_taskfile tf;
4085         unsigned int err_mask;
4086
4087         /* set up set-features taskfile */
4088         DPRINTK("set features - SATA features\n");
4089
4090         ata_tf_init(dev, &tf);
4091         tf.command = ATA_CMD_SET_FEATURES;
4092         tf.feature = enable;
4093         tf.flags |= ATA_TFLAG_ISADDR | ATA_TFLAG_DEVICE;
4094         tf.protocol = ATA_PROT_NODATA;
4095         tf.nsect = SATA_AN;
4096
4097         err_mask = ata_exec_internal(dev, &tf, NULL, DMA_NONE, NULL, 0);
4098
4099         DPRINTK("EXIT, err_mask=%x\n", err_mask);
4100         return err_mask;
4101 }
4102
4103 /**
4104  *      ata_dev_init_params - Issue INIT DEV PARAMS command
4105  *      @dev: Device to which command will be sent
4106  *      @heads: Number of heads (taskfile parameter)
4107  *      @sectors: Number of sectors (taskfile parameter)
4108  *
4109  *      LOCKING:
4110  *      Kernel thread context (may sleep)
4111  *
4112  *      RETURNS:
4113  *      0 on success, AC_ERR_* mask otherwise.
4114  */
4115 static unsigned int ata_dev_init_params(struct ata_device *dev,
4116                                         u16 heads, u16 sectors)
4117 {
4118         struct ata_taskfile tf;
4119         unsigned int err_mask;
4120
4121         /* Number of sectors per track 1-255. Number of heads 1-16 */
4122         if (sectors < 1 || sectors > 255 || heads < 1 || heads > 16)
4123                 return AC_ERR_INVALID;
4124
4125         /* set up init dev params taskfile */
4126         DPRINTK("init dev params \n");
4127
4128         ata_tf_init(dev, &tf);
4129         tf.command = ATA_CMD_INIT_DEV_PARAMS;
4130         tf.flags |= ATA_TFLAG_ISADDR | ATA_TFLAG_DEVICE;
4131         tf.protocol = ATA_PROT_NODATA;
4132         tf.nsect = sectors;
4133         tf.device |= (heads - 1) & 0x0f; /* max head = num. of heads - 1 */
4134
4135         err_mask = ata_exec_internal(dev, &tf, NULL, DMA_NONE, NULL, 0);
4136         /* A clean abort indicates an original or just out of spec drive
4137            and we should continue as we issue the setup based on the
4138            drive reported working geometry */
4139         if (err_mask == AC_ERR_DEV && (tf.feature & ATA_ABORTED))
4140                 err_mask = 0;
4141
4142         DPRINTK("EXIT, err_mask=%x\n", err_mask);
4143         return err_mask;
4144 }
4145
4146 /**
4147  *      ata_sg_clean - Unmap DMA memory associated with command
4148  *      @qc: Command containing DMA memory to be released
4149  *
4150  *      Unmap all mapped DMA memory associated with this command.
4151  *
4152  *      LOCKING:
4153  *      spin_lock_irqsave(host lock)
4154  */
4155 void ata_sg_clean(struct ata_queued_cmd *qc)
4156 {
4157         struct ata_port *ap = qc->ap;
4158         struct scatterlist *sg = qc->__sg;
4159         int dir = qc->dma_dir;
4160         void *pad_buf = NULL;
4161
4162         WARN_ON(!(qc->flags & ATA_QCFLAG_DMAMAP));
4163         WARN_ON(sg == NULL);
4164
4165         if (qc->flags & ATA_QCFLAG_SINGLE)
4166                 WARN_ON(qc->n_elem > 1);
4167
4168         VPRINTK("unmapping %u sg elements\n", qc->n_elem);
4169
4170         /* if we padded the buffer out to 32-bit bound, and data
4171          * xfer direction is from-device, we must copy from the
4172          * pad buffer back into the supplied buffer
4173          */
4174         if (qc->pad_len && !(qc->tf.flags & ATA_TFLAG_WRITE))
4175                 pad_buf = ap->pad + (qc->tag * ATA_DMA_PAD_SZ);
4176
4177         if (qc->flags & ATA_QCFLAG_SG) {
4178                 if (qc->n_elem)
4179                         dma_unmap_sg(ap->dev, sg, qc->n_elem, dir);
4180                 /* restore last sg */
4181                 sg[qc->orig_n_elem - 1].length += qc->pad_len;
4182                 if (pad_buf) {
4183                         struct scatterlist *psg = &qc->pad_sgent;
4184                         void *addr = kmap_atomic(psg->page, KM_IRQ0);
4185                         memcpy(addr + psg->offset, pad_buf, qc->pad_len);
4186                         kunmap_atomic(addr, KM_IRQ0);
4187                 }
4188         } else {
4189                 if (qc->n_elem)
4190                         dma_unmap_single(ap->dev,
4191                                 sg_dma_address(&sg[0]), sg_dma_len(&sg[0]),
4192                                 dir);
4193                 /* restore sg */
4194                 sg->length += qc->pad_len;
4195                 if (pad_buf)
4196                         memcpy(qc->buf_virt + sg->length - qc->pad_len,
4197                                pad_buf, qc->pad_len);
4198         }
4199
4200         qc->flags &= ~ATA_QCFLAG_DMAMAP;
4201         qc->__sg = NULL;
4202 }
4203
4204 /**
4205  *      ata_fill_sg - Fill PCI IDE PRD table
4206  *      @qc: Metadata associated with taskfile to be transferred
4207  *
4208  *      Fill PCI IDE PRD (scatter-gather) table with segments
4209  *      associated with the current disk command.
4210  *
4211  *      LOCKING:
4212  *      spin_lock_irqsave(host lock)
4213  *
4214  */
4215 static void ata_fill_sg(struct ata_queued_cmd *qc)
4216 {
4217         struct ata_port *ap = qc->ap;
4218         struct scatterlist *sg;
4219         unsigned int idx;
4220
4221         WARN_ON(qc->__sg == NULL);
4222         WARN_ON(qc->n_elem == 0 && qc->pad_len == 0);
4223
4224         idx = 0;
4225         ata_for_each_sg(sg, qc) {
4226                 u32 addr, offset;
4227                 u32 sg_len, len;
4228
4229                 /* determine if physical DMA addr spans 64K boundary.
4230                  * Note h/w doesn't support 64-bit, so we unconditionally
4231                  * truncate dma_addr_t to u32.
4232                  */
4233                 addr = (u32) sg_dma_address(sg);
4234                 sg_len = sg_dma_len(sg);
4235
4236                 while (sg_len) {
4237                         offset = addr & 0xffff;
4238                         len = sg_len;
4239                         if ((offset + sg_len) > 0x10000)
4240                                 len = 0x10000 - offset;
4241
4242                         ap->prd[idx].addr = cpu_to_le32(addr);
4243                         ap->prd[idx].flags_len = cpu_to_le32(len & 0xffff);
4244                         VPRINTK("PRD[%u] = (0x%X, 0x%X)\n", idx, addr, len);
4245
4246                         idx++;
4247                         sg_len -= len;
4248                         addr += len;
4249                 }
4250         }
4251
4252         if (idx)
4253                 ap->prd[idx - 1].flags_len |= cpu_to_le32(ATA_PRD_EOT);
4254 }
4255
4256 /**
4257  *      ata_fill_sg_dumb - Fill PCI IDE PRD table
4258  *      @qc: Metadata associated with taskfile to be transferred
4259  *
4260  *      Fill PCI IDE PRD (scatter-gather) table with segments
4261  *      associated with the current disk command. Perform the fill
4262  *      so that we avoid writing any length 64K records for
4263  *      controllers that don't follow the spec.
4264  *
4265  *      LOCKING:
4266  *      spin_lock_irqsave(host lock)
4267  *
4268  */
4269 static void ata_fill_sg_dumb(struct ata_queued_cmd *qc)
4270 {
4271         struct ata_port *ap = qc->ap;
4272         struct scatterlist *sg;
4273         unsigned int idx;
4274
4275         WARN_ON(qc->__sg == NULL);
4276         WARN_ON(qc->n_elem == 0 && qc->pad_len == 0);
4277
4278         idx = 0;
4279         ata_for_each_sg(sg, qc) {
4280                 u32 addr, offset;
4281                 u32 sg_len, len, blen;
4282
4283                 /* determine if physical DMA addr spans 64K boundary.
4284                  * Note h/w doesn't support 64-bit, so we unconditionally
4285                  * truncate dma_addr_t to u32.
4286                  */
4287                 addr = (u32) sg_dma_address(sg);
4288                 sg_len = sg_dma_len(sg);
4289
4290                 while (sg_len) {
4291                         offset = addr & 0xffff;
4292                         len = sg_len;
4293                         if ((offset + sg_len) > 0x10000)
4294                                 len = 0x10000 - offset;
4295
4296                         blen = len & 0xffff;
4297                         ap->prd[idx].addr = cpu_to_le32(addr);
4298                         if (blen == 0) {
4299                            /* Some PATA chipsets like the CS5530 can't
4300                               cope with 0x0000 meaning 64K as the spec says */
4301                                 ap->prd[idx].flags_len = cpu_to_le32(0x8000);
4302                                 blen = 0x8000;
4303                                 ap->prd[++idx].addr = cpu_to_le32(addr + 0x8000);
4304                         }
4305                         ap->prd[idx].flags_len = cpu_to_le32(blen);
4306                         VPRINTK("PRD[%u] = (0x%X, 0x%X)\n", idx, addr, len);
4307
4308                         idx++;
4309                         sg_len -= len;
4310                         addr += len;
4311                 }
4312         }
4313
4314         if (idx)
4315                 ap->prd[idx - 1].flags_len |= cpu_to_le32(ATA_PRD_EOT);
4316 }
4317
4318 /**
4319  *      ata_check_atapi_dma - Check whether ATAPI DMA can be supported
4320  *      @qc: Metadata associated with taskfile to check
4321  *
4322  *      Allow low-level driver to filter ATA PACKET commands, returning
4323  *      a status indicating whether or not it is OK to use DMA for the
4324  *      supplied PACKET command.
4325  *
4326  *      LOCKING:
4327  *      spin_lock_irqsave(host lock)
4328  *
4329  *      RETURNS: 0 when ATAPI DMA can be used
4330  *               nonzero otherwise
4331  */
4332 int ata_check_atapi_dma(struct ata_queued_cmd *qc)
4333 {
4334         struct ata_port *ap = qc->ap;
4335
4336         /* Don't allow DMA if it isn't multiple of 16 bytes.  Quite a
4337          * few ATAPI devices choke on such DMA requests.
4338          */
4339         if (unlikely(qc->nbytes & 15))
4340                 return 1;
4341
4342         if (ap->ops->check_atapi_dma)
4343                 return ap->ops->check_atapi_dma(qc);
4344
4345         return 0;
4346 }
4347
4348 /**
4349  *      ata_std_qc_defer - Check whether a qc needs to be deferred
4350  *      @qc: ATA command in question
4351  *
4352  *      Non-NCQ commands cannot run with any other command, NCQ or
4353  *      not.  As upper layer only knows the queue depth, we are
4354  *      responsible for maintaining exclusion.  This function checks
4355  *      whether a new command @qc can be issued.
4356  *
4357  *      LOCKING:
4358  *      spin_lock_irqsave(host lock)
4359  *
4360  *      RETURNS:
4361  *      ATA_DEFER_* if deferring is needed, 0 otherwise.
4362  */
4363 int ata_std_qc_defer(struct ata_queued_cmd *qc)
4364 {
4365         struct ata_link *link = qc->dev->link;
4366
4367         if (qc->tf.protocol == ATA_PROT_NCQ) {
4368                 if (!ata_tag_valid(link->active_tag))
4369                         return 0;
4370         } else {
4371                 if (!ata_tag_valid(link->active_tag) && !link->sactive)
4372                         return 0;
4373         }
4374
4375         return ATA_DEFER_LINK;
4376 }
4377
4378 /**
4379  *      ata_qc_prep - Prepare taskfile for submission
4380  *      @qc: Metadata associated with taskfile to be prepared
4381  *
4382  *      Prepare ATA taskfile for submission.
4383  *
4384  *      LOCKING:
4385  *      spin_lock_irqsave(host lock)
4386  */
4387 void ata_qc_prep(struct ata_queued_cmd *qc)
4388 {
4389         if (!(qc->flags & ATA_QCFLAG_DMAMAP))
4390                 return;
4391
4392         ata_fill_sg(qc);
4393 }
4394
4395 /**
4396  *      ata_dumb_qc_prep - Prepare taskfile for submission
4397  *      @qc: Metadata associated with taskfile to be prepared
4398  *
4399  *      Prepare ATA taskfile for submission.
4400  *
4401  *      LOCKING:
4402  *      spin_lock_irqsave(host lock)
4403  */
4404 void ata_dumb_qc_prep(struct ata_queued_cmd *qc)
4405 {
4406         if (!(qc->flags & ATA_QCFLAG_DMAMAP))
4407                 return;
4408
4409         ata_fill_sg_dumb(qc);
4410 }
4411
4412 void ata_noop_qc_prep(struct ata_queued_cmd *qc) { }
4413
4414 /**
4415  *      ata_sg_init_one - Associate command with memory buffer
4416  *      @qc: Command to be associated
4417  *      @buf: Memory buffer
4418  *      @buflen: Length of memory buffer, in bytes.
4419  *
4420  *      Initialize the data-related elements of queued_cmd @qc
4421  *      to point to a single memory buffer, @buf of byte length @buflen.
4422  *
4423  *      LOCKING:
4424  *      spin_lock_irqsave(host lock)
4425  */
4426
4427 void ata_sg_init_one(struct ata_queued_cmd *qc, void *buf, unsigned int buflen)
4428 {
4429         qc->flags |= ATA_QCFLAG_SINGLE;
4430
4431         qc->__sg = &qc->sgent;
4432         qc->n_elem = 1;
4433         qc->orig_n_elem = 1;
4434         qc->buf_virt = buf;
4435         qc->nbytes = buflen;
4436
4437         sg_init_one(&qc->sgent, buf, buflen);
4438 }
4439
4440 /**
4441  *      ata_sg_init - Associate command with scatter-gather table.
4442  *      @qc: Command to be associated
4443  *      @sg: Scatter-gather table.
4444  *      @n_elem: Number of elements in s/g table.
4445  *
4446  *      Initialize the data-related elements of queued_cmd @qc
4447  *      to point to a scatter-gather table @sg, containing @n_elem
4448  *      elements.
4449  *
4450  *      LOCKING:
4451  *      spin_lock_irqsave(host lock)
4452  */
4453
4454 void ata_sg_init(struct ata_queued_cmd *qc, struct scatterlist *sg,
4455                  unsigned int n_elem)
4456 {
4457         qc->flags |= ATA_QCFLAG_SG;
4458         qc->__sg = sg;
4459         qc->n_elem = n_elem;
4460         qc->orig_n_elem = n_elem;
4461 }
4462
4463 /**
4464  *      ata_sg_setup_one - DMA-map the memory buffer associated with a command.
4465  *      @qc: Command with memory buffer to be mapped.
4466  *
4467  *      DMA-map the memory buffer associated with queued_cmd @qc.
4468  *
4469  *      LOCKING:
4470  *      spin_lock_irqsave(host lock)
4471  *
4472  *      RETURNS:
4473  *      Zero on success, negative on error.
4474  */
4475
4476 static int ata_sg_setup_one(struct ata_queued_cmd *qc)
4477 {
4478         struct ata_port *ap = qc->ap;
4479         int dir = qc->dma_dir;
4480         struct scatterlist *sg = qc->__sg;
4481         dma_addr_t dma_address;
4482         int trim_sg = 0;
4483
4484         /* we must lengthen transfers to end on a 32-bit boundary */
4485         qc->pad_len = sg->length & 3;
4486         if (qc->pad_len) {
4487                 void *pad_buf = ap->pad + (qc->tag * ATA_DMA_PAD_SZ);
4488                 struct scatterlist *psg = &qc->pad_sgent;
4489
4490                 WARN_ON(qc->dev->class != ATA_DEV_ATAPI);
4491
4492                 memset(pad_buf, 0, ATA_DMA_PAD_SZ);
4493
4494                 if (qc->tf.flags & ATA_TFLAG_WRITE)
4495                         memcpy(pad_buf, qc->buf_virt + sg->length - qc->pad_len,
4496                                qc->pad_len);
4497
4498                 sg_dma_address(psg) = ap->pad_dma + (qc->tag * ATA_DMA_PAD_SZ);
4499                 sg_dma_len(psg) = ATA_DMA_PAD_SZ;
4500                 /* trim sg */
4501                 sg->length -= qc->pad_len;
4502                 if (sg->length == 0)
4503                         trim_sg = 1;
4504
4505                 DPRINTK("padding done, sg->length=%u pad_len=%u\n",
4506                         sg->length, qc->pad_len);
4507         }
4508
4509         if (trim_sg) {
4510                 qc->n_elem--;
4511                 goto skip_map;
4512         }
4513
4514         dma_address = dma_map_single(ap->dev, qc->buf_virt,
4515                                      sg->length, dir);
4516         if (dma_mapping_error(dma_address)) {
4517                 /* restore sg */
4518                 sg->length += qc->pad_len;
4519                 return -1;
4520         }
4521
4522         sg_dma_address(sg) = dma_address;
4523         sg_dma_len(sg) = sg->length;
4524
4525 skip_map:
4526         DPRINTK("mapped buffer of %d bytes for %s\n", sg_dma_len(sg),
4527                 qc->tf.flags & ATA_TFLAG_WRITE ? "write" : "read");
4528
4529         return 0;
4530 }
4531
4532 /**
4533  *      ata_sg_setup - DMA-map the scatter-gather table associated with a command.
4534  *      @qc: Command with scatter-gather table to be mapped.
4535  *
4536  *      DMA-map the scatter-gather table associated with queued_cmd @qc.
4537  *
4538  *      LOCKING:
4539  *      spin_lock_irqsave(host lock)
4540  *
4541  *      RETURNS:
4542  *      Zero on success, negative on error.
4543  *
4544  */
4545
4546 static int ata_sg_setup(struct ata_queued_cmd *qc)
4547 {
4548         struct ata_port *ap = qc->ap;
4549         struct scatterlist *sg = qc->__sg;
4550         struct scatterlist *lsg = &sg[qc->n_elem - 1];
4551         int n_elem, pre_n_elem, dir, trim_sg = 0;
4552
4553         VPRINTK("ENTER, ata%u\n", ap->print_id);
4554         WARN_ON(!(qc->flags & ATA_QCFLAG_SG));
4555
4556         /* we must lengthen transfers to end on a 32-bit boundary */
4557         qc->pad_len = lsg->length & 3;
4558         if (qc->pad_len) {
4559                 void *pad_buf = ap->pad + (qc->tag * ATA_DMA_PAD_SZ);
4560                 struct scatterlist *psg = &qc->pad_sgent;
4561                 unsigned int offset;
4562
4563                 WARN_ON(qc->dev->class != ATA_DEV_ATAPI);
4564
4565                 memset(pad_buf, 0, ATA_DMA_PAD_SZ);
4566
4567                 /*
4568                  * psg->page/offset are used to copy to-be-written
4569                  * data in this function or read data in ata_sg_clean.
4570                  */
4571                 offset = lsg->offset + lsg->length - qc->pad_len;
4572                 psg->page = nth_page(lsg->page, offset >> PAGE_SHIFT);
4573                 psg->offset = offset_in_page(offset);
4574
4575                 if (qc->tf.flags & ATA_TFLAG_WRITE) {
4576                         void *addr = kmap_atomic(psg->page, KM_IRQ0);
4577                         memcpy(pad_buf, addr + psg->offset, qc->pad_len);
4578                         kunmap_atomic(addr, KM_IRQ0);
4579                 }
4580
4581                 sg_dma_address(psg) = ap->pad_dma + (qc->tag * ATA_DMA_PAD_SZ);
4582                 sg_dma_len(psg) = ATA_DMA_PAD_SZ;
4583                 /* trim last sg */
4584                 lsg->length -= qc->pad_len;
4585                 if (lsg->length == 0)
4586                         trim_sg = 1;
4587
4588                 DPRINTK("padding done, sg[%d].length=%u pad_len=%u\n",
4589                         qc->n_elem - 1, lsg->length, qc->pad_len);
4590         }
4591
4592         pre_n_elem = qc->n_elem;
4593         if (trim_sg && pre_n_elem)
4594                 pre_n_elem--;
4595
4596         if (!pre_n_elem) {
4597                 n_elem = 0;
4598                 goto skip_map;
4599         }
4600
4601         dir = qc->dma_dir;
4602         n_elem = dma_map_sg(ap->dev, sg, pre_n_elem, dir);
4603         if (n_elem < 1) {
4604                 /* restore last sg */
4605                 lsg->length += qc->pad_len;
4606                 return -1;
4607         }
4608
4609         DPRINTK("%d sg elements mapped\n", n_elem);
4610
4611 skip_map:
4612         qc->n_elem = n_elem;
4613
4614         return 0;
4615 }
4616
4617 /**
4618  *      swap_buf_le16 - swap halves of 16-bit words in place
4619  *      @buf:  Buffer to swap
4620  *      @buf_words:  Number of 16-bit words in buffer.
4621  *
4622  *      Swap halves of 16-bit words if needed to convert from
4623  *      little-endian byte order to native cpu byte order, or
4624  *      vice-versa.
4625  *
4626  *      LOCKING:
4627  *      Inherited from caller.
4628  */
4629 void swap_buf_le16(u16 *buf, unsigned int buf_words)
4630 {
4631 #ifdef __BIG_ENDIAN
4632         unsigned int i;
4633
4634         for (i = 0; i < buf_words; i++)
4635                 buf[i] = le16_to_cpu(buf[i]);
4636 #endif /* __BIG_ENDIAN */
4637 }
4638
4639 /**
4640  *      ata_data_xfer - Transfer data by PIO
4641  *      @adev: device to target
4642  *      @buf: data buffer
4643  *      @buflen: buffer length
4644  *      @write_data: read/write
4645  *
4646  *      Transfer data from/to the device data register by PIO.
4647  *
4648  *      LOCKING:
4649  *      Inherited from caller.
4650  */
4651 void ata_data_xfer(struct ata_device *adev, unsigned char *buf,
4652                    unsigned int buflen, int write_data)
4653 {
4654         struct ata_port *ap = adev->link->ap;
4655         unsigned int words = buflen >> 1;
4656
4657         /* Transfer multiple of 2 bytes */
4658         if (write_data)
4659                 iowrite16_rep(ap->ioaddr.data_addr, buf, words);
4660         else
4661                 ioread16_rep(ap->ioaddr.data_addr, buf, words);
4662
4663         /* Transfer trailing 1 byte, if any. */
4664         if (unlikely(buflen & 0x01)) {
4665                 u16 align_buf[1] = { 0 };
4666                 unsigned char *trailing_buf = buf + buflen - 1;
4667
4668                 if (write_data) {
4669                         memcpy(align_buf, trailing_buf, 1);
4670                         iowrite16(le16_to_cpu(align_buf[0]), ap->ioaddr.data_addr);
4671                 } else {
4672                         align_buf[0] = cpu_to_le16(ioread16(ap->ioaddr.data_addr));
4673                         memcpy(trailing_buf, align_buf, 1);
4674                 }
4675         }
4676 }
4677
4678 /**
4679  *      ata_data_xfer_noirq - Transfer data by PIO
4680  *      @adev: device to target
4681  *      @buf: data buffer
4682  *      @buflen: buffer length
4683  *      @write_data: read/write
4684  *
4685  *      Transfer data from/to the device data register by PIO. Do the
4686  *      transfer with interrupts disabled.
4687  *
4688  *      LOCKING:
4689  *      Inherited from caller.
4690  */
4691 void ata_data_xfer_noirq(struct ata_device *adev, unsigned char *buf,
4692                          unsigned int buflen, int write_data)
4693 {
4694         unsigned long flags;
4695         local_irq_save(flags);
4696         ata_data_xfer(adev, buf, buflen, write_data);
4697         local_irq_restore(flags);
4698 }
4699
4700
4701 /**
4702  *      ata_pio_sector - Transfer a sector of data.
4703  *      @qc: Command on going
4704  *
4705  *      Transfer qc->sect_size bytes of data from/to the ATA device.
4706  *
4707  *      LOCKING:
4708  *      Inherited from caller.
4709  */
4710
4711 static void ata_pio_sector(struct ata_queued_cmd *qc)
4712 {
4713         int do_write = (qc->tf.flags & ATA_TFLAG_WRITE);
4714         struct scatterlist *sg = qc->__sg;
4715         struct ata_port *ap = qc->ap;
4716         struct page *page;
4717         unsigned int offset;
4718         unsigned char *buf;
4719
4720         if (qc->curbytes == qc->nbytes - qc->sect_size)
4721                 ap->hsm_task_state = HSM_ST_LAST;
4722
4723         page = sg[qc->cursg].page;
4724         offset = sg[qc->cursg].offset + qc->cursg_ofs;
4725
4726         /* get the current page and offset */
4727         page = nth_page(page, (offset >> PAGE_SHIFT));
4728         offset %= PAGE_SIZE;
4729
4730         DPRINTK("data %s\n", qc->tf.flags & ATA_TFLAG_WRITE ? "write" : "read");
4731
4732         if (PageHighMem(page)) {
4733                 unsigned long flags;
4734
4735                 /* FIXME: use a bounce buffer */
4736                 local_irq_save(flags);
4737                 buf = kmap_atomic(page, KM_IRQ0);
4738
4739                 /* do the actual data transfer */
4740                 ap->ops->data_xfer(qc->dev, buf + offset, qc->sect_size, do_write);
4741
4742                 kunmap_atomic(buf, KM_IRQ0);
4743                 local_irq_restore(flags);
4744         } else {
4745                 buf = page_address(page);
4746                 ap->ops->data_xfer(qc->dev, buf + offset, qc->sect_size, do_write);
4747         }
4748
4749         qc->curbytes += qc->sect_size;
4750         qc->cursg_ofs += qc->sect_size;
4751
4752         if (qc->cursg_ofs == (&sg[qc->cursg])->length) {
4753                 qc->cursg++;
4754                 qc->cursg_ofs = 0;
4755         }
4756 }
4757
4758 /**
4759  *      ata_pio_sectors - Transfer one or many sectors.
4760  *      @qc: Command on going
4761  *
4762  *      Transfer one or many sectors of data from/to the
4763  *      ATA device for the DRQ request.
4764  *
4765  *      LOCKING:
4766  *      Inherited from caller.
4767  */
4768
4769 static void ata_pio_sectors(struct ata_queued_cmd *qc)
4770 {
4771         if (is_multi_taskfile(&qc->tf)) {
4772                 /* READ/WRITE MULTIPLE */
4773                 unsigned int nsect;
4774
4775                 WARN_ON(qc->dev->multi_count == 0);
4776
4777                 nsect = min((qc->nbytes - qc->curbytes) / qc->sect_size,
4778                             qc->dev->multi_count);
4779                 while (nsect--)
4780                         ata_pio_sector(qc);
4781         } else
4782                 ata_pio_sector(qc);
4783
4784         ata_altstatus(qc->ap); /* flush */
4785 }
4786
4787 /**
4788  *      atapi_send_cdb - Write CDB bytes to hardware
4789  *      @ap: Port to which ATAPI device is attached.
4790  *      @qc: Taskfile currently active
4791  *
4792  *      When device has indicated its readiness to accept
4793  *      a CDB, this function is called.  Send the CDB.
4794  *
4795  *      LOCKING:
4796  *      caller.
4797  */
4798
4799 static void atapi_send_cdb(struct ata_port *ap, struct ata_queued_cmd *qc)
4800 {
4801         /* send SCSI cdb */
4802         DPRINTK("send cdb\n");
4803         WARN_ON(qc->dev->cdb_len < 12);
4804
4805         ap->ops->data_xfer(qc->dev, qc->cdb, qc->dev->cdb_len, 1);
4806         ata_altstatus(ap); /* flush */
4807
4808         switch (qc->tf.protocol) {
4809         case ATA_PROT_ATAPI:
4810                 ap->hsm_task_state = HSM_ST;
4811                 break;
4812         case ATA_PROT_ATAPI_NODATA:
4813                 ap->hsm_task_state = HSM_ST_LAST;
4814                 break;
4815         case ATA_PROT_ATAPI_DMA:
4816                 ap->hsm_task_state = HSM_ST_LAST;
4817                 /* initiate bmdma */
4818                 ap->ops->bmdma_start(qc);
4819                 break;
4820         }
4821 }
4822
4823 /**
4824  *      __atapi_pio_bytes - Transfer data from/to the ATAPI device.
4825  *      @qc: Command on going
4826  *      @bytes: number of bytes
4827  *
4828  *      Transfer Transfer data from/to the ATAPI device.
4829  *
4830  *      LOCKING:
4831  *      Inherited from caller.
4832  *
4833  */
4834
4835 static void __atapi_pio_bytes(struct ata_queued_cmd *qc, unsigned int bytes)
4836 {
4837         int do_write = (qc->tf.flags & ATA_TFLAG_WRITE);
4838         struct scatterlist *sg = qc->__sg;
4839         struct ata_port *ap = qc->ap;
4840         struct page *page;
4841         unsigned char *buf;
4842         unsigned int offset, count;
4843
4844         if (qc->curbytes + bytes >= qc->nbytes)
4845                 ap->hsm_task_state = HSM_ST_LAST;
4846
4847 next_sg:
4848         if (unlikely(qc->cursg >= qc->n_elem)) {
4849                 /*
4850                  * The end of qc->sg is reached and the device expects
4851                  * more data to transfer. In order not to overrun qc->sg
4852                  * and fulfill length specified in the byte count register,
4853                  *    - for read case, discard trailing data from the device
4854                  *    - for write case, padding zero data to the device
4855                  */
4856                 u16 pad_buf[1] = { 0 };
4857                 unsigned int words = bytes >> 1;
4858                 unsigned int i;
4859
4860                 if (words) /* warning if bytes > 1 */
4861                         ata_dev_printk(qc->dev, KERN_WARNING,
4862                                        "%u bytes trailing data\n", bytes);
4863
4864                 for (i = 0; i < words; i++)
4865                         ap->ops->data_xfer(qc->dev, (unsigned char*)pad_buf, 2, do_write);
4866
4867                 ap->hsm_task_state = HSM_ST_LAST;
4868                 return;
4869         }
4870
4871         sg = &qc->__sg[qc->cursg];
4872
4873         page = sg->page;
4874         offset = sg->offset + qc->cursg_ofs;
4875
4876         /* get the current page and offset */
4877         page = nth_page(page, (offset >> PAGE_SHIFT));
4878         offset %= PAGE_SIZE;
4879
4880         /* don't overrun current sg */
4881         count = min(sg->length - qc->cursg_ofs, bytes);
4882
4883         /* don't cross page boundaries */
4884         count = min(count, (unsigned int)PAGE_SIZE - offset);
4885
4886         DPRINTK("data %s\n", qc->tf.flags & ATA_TFLAG_WRITE ? "write" : "read");
4887
4888         if (PageHighMem(page)) {
4889                 unsigned long flags;
4890
4891                 /* FIXME: use bounce buffer */
4892                 local_irq_save(flags);
4893                 buf = kmap_atomic(page, KM_IRQ0);
4894
4895                 /* do the actual data transfer */
4896                 ap->ops->data_xfer(qc->dev,  buf + offset, count, do_write);
4897
4898                 kunmap_atomic(buf, KM_IRQ0);
4899                 local_irq_restore(flags);
4900         } else {
4901                 buf = page_address(page);
4902                 ap->ops->data_xfer(qc->dev,  buf + offset, count, do_write);
4903         }
4904
4905         bytes -= count;
4906         qc->curbytes += count;
4907         qc->cursg_ofs += count;
4908
4909         if (qc->cursg_ofs == sg->length) {
4910                 qc->cursg++;
4911                 qc->cursg_ofs = 0;
4912         }
4913
4914         if (bytes)
4915                 goto next_sg;
4916 }
4917
4918 /**
4919  *      atapi_pio_bytes - Transfer data from/to the ATAPI device.
4920  *      @qc: Command on going
4921  *
4922  *      Transfer Transfer data from/to the ATAPI device.
4923  *
4924  *      LOCKING:
4925  *      Inherited from caller.
4926  */
4927
4928 static void atapi_pio_bytes(struct ata_queued_cmd *qc)
4929 {
4930         struct ata_port *ap = qc->ap;
4931         struct ata_device *dev = qc->dev;
4932         unsigned int ireason, bc_lo, bc_hi, bytes;
4933         int i_write, do_write = (qc->tf.flags & ATA_TFLAG_WRITE) ? 1 : 0;
4934
4935         /* Abuse qc->result_tf for temp storage of intermediate TF
4936          * here to save some kernel stack usage.
4937          * For normal completion, qc->result_tf is not relevant. For
4938          * error, qc->result_tf is later overwritten by ata_qc_complete().
4939          * So, the correctness of qc->result_tf is not affected.
4940          */
4941         ap->ops->tf_read(ap, &qc->result_tf);
4942         ireason = qc->result_tf.nsect;
4943         bc_lo = qc->result_tf.lbam;
4944         bc_hi = qc->result_tf.lbah;
4945         bytes = (bc_hi << 8) | bc_lo;
4946
4947         /* shall be cleared to zero, indicating xfer of data */
4948         if (ireason & (1 << 0))
4949                 goto err_out;
4950
4951         /* make sure transfer direction matches expected */
4952         i_write = ((ireason & (1 << 1)) == 0) ? 1 : 0;
4953         if (do_write != i_write)
4954                 goto err_out;
4955
4956         VPRINTK("ata%u: xfering %d bytes\n", ap->print_id, bytes);
4957
4958         __atapi_pio_bytes(qc, bytes);
4959         ata_altstatus(ap); /* flush */
4960
4961         return;
4962
4963 err_out:
4964         ata_dev_printk(dev, KERN_INFO, "ATAPI check failed\n");
4965         qc->err_mask |= AC_ERR_HSM;
4966         ap->hsm_task_state = HSM_ST_ERR;
4967 }
4968
4969 /**
4970  *      ata_hsm_ok_in_wq - Check if the qc can be handled in the workqueue.
4971  *      @ap: the target ata_port
4972  *      @qc: qc on going
4973  *
4974  *      RETURNS:
4975  *      1 if ok in workqueue, 0 otherwise.
4976  */
4977
4978 static inline int ata_hsm_ok_in_wq(struct ata_port *ap, struct ata_queued_cmd *qc)
4979 {
4980         if (qc->tf.flags & ATA_TFLAG_POLLING)
4981                 return 1;
4982
4983         if (ap->hsm_task_state == HSM_ST_FIRST) {
4984                 if (qc->tf.protocol == ATA_PROT_PIO &&
4985                     (qc->tf.flags & ATA_TFLAG_WRITE))
4986                     return 1;
4987
4988                 if (is_atapi_taskfile(&qc->tf) &&
4989                     !(qc->dev->flags & ATA_DFLAG_CDB_INTR))
4990                         return 1;
4991         }
4992
4993         return 0;
4994 }
4995
4996 /**
4997  *      ata_hsm_qc_complete - finish a qc running on standard HSM
4998  *      @qc: Command to complete
4999  *      @in_wq: 1 if called from workqueue, 0 otherwise
5000  *
5001  *      Finish @qc which is running on standard HSM.
5002  *
5003  *      LOCKING:
5004  *      If @in_wq is zero, spin_lock_irqsave(host lock).
5005  *      Otherwise, none on entry and grabs host lock.
5006  */
5007 static void ata_hsm_qc_complete(struct ata_queued_cmd *qc, int in_wq)
5008 {
5009         struct ata_port *ap = qc->ap;
5010         unsigned long flags;
5011
5012         if (ap->ops->error_handler) {
5013                 if (in_wq) {
5014                         spin_lock_irqsave(ap->lock, flags);
5015
5016                         /* EH might have kicked in while host lock is
5017                          * released.
5018                          */
5019                         qc = ata_qc_from_tag(ap, qc->tag);
5020                         if (qc) {
5021                                 if (likely(!(qc->err_mask & AC_ERR_HSM))) {
5022                                         ap->ops->irq_on(ap);
5023                                         ata_qc_complete(qc);
5024                                 } else
5025                                         ata_port_freeze(ap);
5026                         }
5027
5028                         spin_unlock_irqrestore(ap->lock, flags);
5029                 } else {
5030                         if (likely(!(qc->err_mask & AC_ERR_HSM)))
5031                                 ata_qc_complete(qc);
5032                         else
5033                                 ata_port_freeze(ap);
5034                 }
5035         } else {
5036                 if (in_wq) {
5037                         spin_lock_irqsave(ap->lock, flags);
5038                         ap->ops->irq_on(ap);
5039                         ata_qc_complete(qc);
5040                         spin_unlock_irqrestore(ap->lock, flags);
5041                 } else
5042                         ata_qc_complete(qc);
5043         }
5044 }
5045
5046 /**
5047  *      ata_hsm_move - move the HSM to the next state.
5048  *      @ap: the target ata_port
5049  *      @qc: qc on going
5050  *      @status: current device status
5051  *      @in_wq: 1 if called from workqueue, 0 otherwise
5052  *
5053  *      RETURNS:
5054  *      1 when poll next status needed, 0 otherwise.
5055  */
5056 int ata_hsm_move(struct ata_port *ap, struct ata_queued_cmd *qc,
5057                  u8 status, int in_wq)
5058 {
5059         unsigned long flags = 0;
5060         int poll_next;
5061
5062         WARN_ON((qc->flags & ATA_QCFLAG_ACTIVE) == 0);
5063
5064         /* Make sure ata_qc_issue_prot() does not throw things
5065          * like DMA polling into the workqueue. Notice that
5066          * in_wq is not equivalent to (qc->tf.flags & ATA_TFLAG_POLLING).
5067          */
5068         WARN_ON(in_wq != ata_hsm_ok_in_wq(ap, qc));
5069
5070 fsm_start:
5071         DPRINTK("ata%u: protocol %d task_state %d (dev_stat 0x%X)\n",
5072                 ap->print_id, qc->tf.protocol, ap->hsm_task_state, status);
5073
5074         switch (ap->hsm_task_state) {
5075         case HSM_ST_FIRST:
5076                 /* Send first data block or PACKET CDB */
5077
5078                 /* If polling, we will stay in the work queue after
5079                  * sending the data. Otherwise, interrupt handler
5080                  * takes over after sending the data.
5081                  */
5082                 poll_next = (qc->tf.flags & ATA_TFLAG_POLLING);
5083
5084                 /* check device status */
5085                 if (unlikely((status & ATA_DRQ) == 0)) {
5086                         /* handle BSY=0, DRQ=0 as error */
5087                         if (likely(status & (ATA_ERR | ATA_DF)))
5088                                 /* device stops HSM for abort/error */
5089                                 qc->err_mask |= AC_ERR_DEV;
5090                         else
5091                                 /* HSM violation. Let EH handle this */
5092                                 qc->err_mask |= AC_ERR_HSM;
5093
5094                         ap->hsm_task_state = HSM_ST_ERR;
5095                         goto fsm_start;
5096                 }
5097
5098                 /* Device should not ask for data transfer (DRQ=1)
5099                  * when it finds something wrong.
5100                  * We ignore DRQ here and stop the HSM by
5101                  * changing hsm_task_state to HSM_ST_ERR and
5102                  * let the EH abort the command or reset the device.
5103                  */
5104                 if (unlikely(status & (ATA_ERR | ATA_DF))) {
5105                         ata_port_printk(ap, KERN_WARNING, "DRQ=1 with device "
5106                                         "error, dev_stat 0x%X\n", status);
5107                         qc->err_mask |= AC_ERR_HSM;
5108                         ap->hsm_task_state = HSM_ST_ERR;
5109                         goto fsm_start;
5110                 }
5111
5112                 /* Send the CDB (atapi) or the first data block (ata pio out).
5113                  * During the state transition, interrupt handler shouldn't
5114                  * be invoked before the data transfer is complete and
5115                  * hsm_task_state is changed. Hence, the following locking.
5116                  */
5117                 if (in_wq)
5118                         spin_lock_irqsave(ap->lock, flags);
5119
5120                 if (qc->tf.protocol == ATA_PROT_PIO) {
5121                         /* PIO data out protocol.
5122                          * send first data block.
5123                          */
5124
5125                         /* ata_pio_sectors() might change the state
5126                          * to HSM_ST_LAST. so, the state is changed here
5127                          * before ata_pio_sectors().
5128                          */
5129                         ap->hsm_task_state = HSM_ST;
5130                         ata_pio_sectors(qc);
5131                 } else
5132                         /* send CDB */
5133                         atapi_send_cdb(ap, qc);
5134
5135                 if (in_wq)
5136                         spin_unlock_irqrestore(ap->lock, flags);
5137
5138                 /* if polling, ata_pio_task() handles the rest.
5139                  * otherwise, interrupt handler takes over from here.
5140                  */
5141                 break;
5142
5143         case HSM_ST:
5144                 /* complete command or read/write the data register */
5145                 if (qc->tf.protocol == ATA_PROT_ATAPI) {
5146                         /* ATAPI PIO protocol */
5147                         if ((status & ATA_DRQ) == 0) {
5148                                 /* No more data to transfer or device error.
5149                                  * Device error will be tagged in HSM_ST_LAST.
5150                                  */
5151                                 ap->hsm_task_state = HSM_ST_LAST;
5152                                 goto fsm_start;
5153                         }
5154
5155                         /* Device should not ask for data transfer (DRQ=1)
5156                          * when it finds something wrong.
5157                          * We ignore DRQ here and stop the HSM by
5158                          * changing hsm_task_state to HSM_ST_ERR and
5159                          * let the EH abort the command or reset the device.
5160                          */
5161                         if (unlikely(status & (ATA_ERR | ATA_DF))) {
5162                                 ata_port_printk(ap, KERN_WARNING, "DRQ=1 with "
5163                                                 "device error, dev_stat 0x%X\n",
5164                                                 status);
5165                                 qc->err_mask |= AC_ERR_HSM;
5166                                 ap->hsm_task_state = HSM_ST_ERR;
5167                                 goto fsm_start;
5168                         }
5169
5170                         atapi_pio_bytes(qc);
5171
5172                         if (unlikely(ap->hsm_task_state == HSM_ST_ERR))
5173                                 /* bad ireason reported by device */
5174                                 goto fsm_start;
5175
5176                 } else {
5177                         /* ATA PIO protocol */
5178                         if (unlikely((status & ATA_DRQ) == 0)) {
5179                                 /* handle BSY=0, DRQ=0 as error */
5180                                 if (likely(status & (ATA_ERR | ATA_DF)))
5181                                         /* device stops HSM for abort/error */
5182                                         qc->err_mask |= AC_ERR_DEV;
5183                                 else
5184                                         /* HSM violation. Let EH handle this.
5185                                          * Phantom devices also trigger this
5186                                          * condition.  Mark hint.
5187                                          */
5188                                         qc->err_mask |= AC_ERR_HSM |
5189                                                         AC_ERR_NODEV_HINT;
5190
5191                                 ap->hsm_task_state = HSM_ST_ERR;
5192                                 goto fsm_start;
5193                         }
5194
5195                         /* For PIO reads, some devices may ask for
5196                          * data transfer (DRQ=1) alone with ERR=1.
5197                          * We respect DRQ here and transfer one
5198                          * block of junk data before changing the
5199                          * hsm_task_state to HSM_ST_ERR.
5200                          *
5201                          * For PIO writes, ERR=1 DRQ=1 doesn't make
5202                          * sense since the data block has been
5203                          * transferred to the device.
5204                          */
5205                         if (unlikely(status & (ATA_ERR | ATA_DF))) {
5206                                 /* data might be corrputed */
5207                                 qc->err_mask |= AC_ERR_DEV;
5208
5209                                 if (!(qc->tf.flags & ATA_TFLAG_WRITE)) {
5210                                         ata_pio_sectors(qc);
5211                                         status = ata_wait_idle(ap);
5212                                 }
5213
5214                                 if (status & (ATA_BUSY | ATA_DRQ))
5215                                         qc->err_mask |= AC_ERR_HSM;
5216
5217                                 /* ata_pio_sectors() might change the
5218                                  * state to HSM_ST_LAST. so, the state
5219                                  * is changed after ata_pio_sectors().
5220                                  */
5221                                 ap->hsm_task_state = HSM_ST_ERR;
5222                                 goto fsm_start;
5223                         }
5224
5225                         ata_pio_sectors(qc);
5226
5227                         if (ap->hsm_task_state == HSM_ST_LAST &&
5228                             (!(qc->tf.flags & ATA_TFLAG_WRITE))) {
5229                                 /* all data read */
5230                                 status = ata_wait_idle(ap);
5231                                 goto fsm_start;
5232                         }
5233                 }
5234
5235                 poll_next = 1;
5236                 break;
5237
5238         case HSM_ST_LAST:
5239                 if (unlikely(!ata_ok(status))) {
5240                         qc->err_mask |= __ac_err_mask(status);
5241                         ap->hsm_task_state = HSM_ST_ERR;
5242                         goto fsm_start;
5243                 }
5244
5245                 /* no more data to transfer */
5246                 DPRINTK("ata%u: dev %u command complete, drv_stat 0x%x\n",
5247                         ap->print_id, qc->dev->devno, status);
5248
5249                 WARN_ON(qc->err_mask);
5250
5251                 ap->hsm_task_state = HSM_ST_IDLE;
5252
5253                 /* complete taskfile transaction */
5254                 ata_hsm_qc_complete(qc, in_wq);
5255
5256                 poll_next = 0;
5257                 break;
5258
5259         case HSM_ST_ERR:
5260                 /* make sure qc->err_mask is available to
5261                  * know what's wrong and recover
5262                  */
5263                 WARN_ON(qc->err_mask == 0);
5264
5265                 ap->hsm_task_state = HSM_ST_IDLE;
5266
5267                 /* complete taskfile transaction */
5268                 ata_hsm_qc_complete(qc, in_wq);
5269
5270                 poll_next = 0;
5271                 break;
5272         default:
5273                 poll_next = 0;
5274                 BUG();
5275         }
5276
5277         return poll_next;
5278 }
5279
5280 static void ata_pio_task(struct work_struct *work)
5281 {
5282         struct ata_port *ap =
5283                 container_of(work, struct ata_port, port_task.work);
5284         struct ata_queued_cmd *qc = ap->port_task_data;
5285         u8 status;
5286         int poll_next;
5287
5288 fsm_start:
5289         WARN_ON(ap->hsm_task_state == HSM_ST_IDLE);
5290
5291         /*
5292          * This is purely heuristic.  This is a fast path.
5293          * Sometimes when we enter, BSY will be cleared in
5294          * a chk-status or two.  If not, the drive is probably seeking
5295          * or something.  Snooze for a couple msecs, then
5296          * chk-status again.  If still busy, queue delayed work.
5297          */
5298         status = ata_busy_wait(ap, ATA_BUSY, 5);
5299         if (status & ATA_BUSY) {
5300                 msleep(2);
5301                 status = ata_busy_wait(ap, ATA_BUSY, 10);
5302                 if (status & ATA_BUSY) {
5303                         ata_port_queue_task(ap, ata_pio_task, qc, ATA_SHORT_PAUSE);
5304                         return;
5305                 }
5306         }
5307
5308         /* move the HSM */
5309         poll_next = ata_hsm_move(ap, qc, status, 1);
5310
5311         /* another command or interrupt handler
5312          * may be running at this point.
5313          */
5314         if (poll_next)
5315                 goto fsm_start;
5316 }
5317
5318 /**
5319  *      ata_qc_new - Request an available ATA command, for queueing
5320  *      @ap: Port associated with device @dev
5321  *      @dev: Device from whom we request an available command structure
5322  *
5323  *      LOCKING:
5324  *      None.
5325  */
5326
5327 static struct ata_queued_cmd *ata_qc_new(struct ata_port *ap)
5328 {
5329         struct ata_queued_cmd *qc = NULL;
5330         unsigned int i;
5331
5332         /* no command while frozen */
5333         if (unlikely(ap->pflags & ATA_PFLAG_FROZEN))
5334                 return NULL;
5335
5336         /* the last tag is reserved for internal command. */
5337         for (i = 0; i < ATA_MAX_QUEUE - 1; i++)
5338                 if (!test_and_set_bit(i, &ap->qc_allocated)) {
5339                         qc = __ata_qc_from_tag(ap, i);
5340                         break;
5341                 }
5342
5343         if (qc)
5344                 qc->tag = i;
5345
5346         return qc;
5347 }
5348
5349 /**
5350  *      ata_qc_new_init - Request an available ATA command, and initialize it
5351  *      @dev: Device from whom we request an available command structure
5352  *
5353  *      LOCKING:
5354  *      None.
5355  */
5356
5357 struct ata_queued_cmd *ata_qc_new_init(struct ata_device *dev)
5358 {
5359         struct ata_port *ap = dev->link->ap;
5360         struct ata_queued_cmd *qc;
5361
5362         qc = ata_qc_new(ap);
5363         if (qc) {
5364                 qc->scsicmd = NULL;
5365                 qc->ap = ap;
5366                 qc->dev = dev;
5367
5368                 ata_qc_reinit(qc);
5369         }
5370
5371         return qc;
5372 }
5373
5374 /**
5375  *      ata_qc_free - free unused ata_queued_cmd
5376  *      @qc: Command to complete
5377  *
5378  *      Designed to free unused ata_queued_cmd object
5379  *      in case something prevents using it.
5380  *
5381  *      LOCKING:
5382  *      spin_lock_irqsave(host lock)
5383  */
5384 void ata_qc_free(struct ata_queued_cmd *qc)
5385 {
5386         struct ata_port *ap = qc->ap;
5387         unsigned int tag;
5388
5389         WARN_ON(qc == NULL);    /* ata_qc_from_tag _might_ return NULL */
5390
5391         qc->flags = 0;
5392         tag = qc->tag;
5393         if (likely(ata_tag_valid(tag))) {
5394                 qc->tag = ATA_TAG_POISON;
5395                 clear_bit(tag, &ap->qc_allocated);
5396         }
5397 }
5398
5399 void __ata_qc_complete(struct ata_queued_cmd *qc)
5400 {
5401         struct ata_port *ap = qc->ap;
5402         struct ata_link *link = qc->dev->link;
5403
5404         WARN_ON(qc == NULL);    /* ata_qc_from_tag _might_ return NULL */
5405         WARN_ON(!(qc->flags & ATA_QCFLAG_ACTIVE));
5406
5407         if (likely(qc->flags & ATA_QCFLAG_DMAMAP))
5408                 ata_sg_clean(qc);
5409
5410         /* command should be marked inactive atomically with qc completion */
5411         if (qc->tf.protocol == ATA_PROT_NCQ)
5412                 link->sactive &= ~(1 << qc->tag);
5413         else
5414                 link->active_tag = ATA_TAG_POISON;
5415
5416         /* atapi: mark qc as inactive to prevent the interrupt handler
5417          * from completing the command twice later, before the error handler
5418          * is called. (when rc != 0 and atapi request sense is needed)
5419          */
5420         qc->flags &= ~ATA_QCFLAG_ACTIVE;
5421         ap->qc_active &= ~(1 << qc->tag);
5422
5423         /* call completion callback */
5424         qc->complete_fn(qc);
5425 }
5426
5427 static void fill_result_tf(struct ata_queued_cmd *qc)
5428 {
5429         struct ata_port *ap = qc->ap;
5430
5431         qc->result_tf.flags = qc->tf.flags;
5432         ap->ops->tf_read(ap, &qc->result_tf);
5433 }
5434
5435 /**
5436  *      ata_qc_complete - Complete an active ATA command
5437  *      @qc: Command to complete
5438  *      @err_mask: ATA Status register contents
5439  *
5440  *      Indicate to the mid and upper layers that an ATA
5441  *      command has completed, with either an ok or not-ok status.
5442  *
5443  *      LOCKING:
5444  *      spin_lock_irqsave(host lock)
5445  */
5446 void ata_qc_complete(struct ata_queued_cmd *qc)
5447 {
5448         struct ata_port *ap = qc->ap;
5449
5450         /* XXX: New EH and old EH use different mechanisms to
5451          * synchronize EH with regular execution path.
5452          *
5453          * In new EH, a failed qc is marked with ATA_QCFLAG_FAILED.
5454          * Normal execution path is responsible for not accessing a
5455          * failed qc.  libata core enforces the rule by returning NULL
5456          * from ata_qc_from_tag() for failed qcs.
5457          *
5458          * Old EH depends on ata_qc_complete() nullifying completion
5459          * requests if ATA_QCFLAG_EH_SCHEDULED is set.  Old EH does
5460          * not synchronize with interrupt handler.  Only PIO task is
5461          * taken care of.
5462          */
5463         if (ap->ops->error_handler) {
5464                 WARN_ON(ap->pflags & ATA_PFLAG_FROZEN);
5465
5466                 if (unlikely(qc->err_mask))
5467                         qc->flags |= ATA_QCFLAG_FAILED;
5468
5469                 if (unlikely(qc->flags & ATA_QCFLAG_FAILED)) {
5470                         if (!ata_tag_internal(qc->tag)) {
5471                                 /* always fill result TF for failed qc */
5472                                 fill_result_tf(qc);
5473                                 ata_qc_schedule_eh(qc);
5474                                 return;
5475                         }
5476                 }
5477
5478                 /* read result TF if requested */
5479                 if (qc->flags & ATA_QCFLAG_RESULT_TF)
5480                         fill_result_tf(qc);
5481
5482                 __ata_qc_complete(qc);
5483         } else {
5484                 if (qc->flags & ATA_QCFLAG_EH_SCHEDULED)
5485                         return;
5486
5487                 /* read result TF if failed or requested */
5488                 if (qc->err_mask || qc->flags & ATA_QCFLAG_RESULT_TF)
5489                         fill_result_tf(qc);
5490
5491                 __ata_qc_complete(qc);
5492         }
5493 }
5494
5495 /**
5496  *      ata_qc_complete_multiple - Complete multiple qcs successfully
5497  *      @ap: port in question
5498  *      @qc_active: new qc_active mask
5499  *      @finish_qc: LLDD callback invoked before completing a qc
5500  *
5501  *      Complete in-flight commands.  This functions is meant to be
5502  *      called from low-level driver's interrupt routine to complete
5503  *      requests normally.  ap->qc_active and @qc_active is compared
5504  *      and commands are completed accordingly.
5505  *
5506  *      LOCKING:
5507  *      spin_lock_irqsave(host lock)
5508  *
5509  *      RETURNS:
5510  *      Number of completed commands on success, -errno otherwise.
5511  */
5512 int ata_qc_complete_multiple(struct ata_port *ap, u32 qc_active,
5513                              void (*finish_qc)(struct ata_queued_cmd *))
5514 {
5515         int nr_done = 0;
5516         u32 done_mask;
5517         int i;
5518
5519         done_mask = ap->qc_active ^ qc_active;
5520
5521         if (unlikely(done_mask & qc_active)) {
5522                 ata_port_printk(ap, KERN_ERR, "illegal qc_active transition "
5523                                 "(%08x->%08x)\n", ap->qc_active, qc_active);
5524                 return -EINVAL;
5525         }
5526
5527         for (i = 0; i < ATA_MAX_QUEUE; i++) {
5528                 struct ata_queued_cmd *qc;
5529
5530                 if (!(done_mask & (1 << i)))
5531                         continue;
5532
5533                 if ((qc = ata_qc_from_tag(ap, i))) {
5534                         if (finish_qc)
5535                                 finish_qc(qc);
5536                         ata_qc_complete(qc);
5537                         nr_done++;
5538                 }
5539         }
5540
5541         return nr_done;
5542 }
5543
5544 static inline int ata_should_dma_map(struct ata_queued_cmd *qc)
5545 {
5546         struct ata_port *ap = qc->ap;
5547
5548         switch (qc->tf.protocol) {
5549         case ATA_PROT_NCQ:
5550         case ATA_PROT_DMA:
5551         case ATA_PROT_ATAPI_DMA:
5552                 return 1;
5553
5554         case ATA_PROT_ATAPI:
5555         case ATA_PROT_PIO:
5556                 if (ap->flags & ATA_FLAG_PIO_DMA)
5557                         return 1;
5558
5559                 /* fall through */
5560
5561         default:
5562                 return 0;
5563         }
5564
5565         /* never reached */
5566 }
5567
5568 /**
5569  *      ata_qc_issue - issue taskfile to device
5570  *      @qc: command to issue to device
5571  *
5572  *      Prepare an ATA command to submission to device.
5573  *      This includes mapping the data into a DMA-able
5574  *      area, filling in the S/G table, and finally
5575  *      writing the taskfile to hardware, starting the command.
5576  *
5577  *      LOCKING:
5578  *      spin_lock_irqsave(host lock)
5579  */
5580 void ata_qc_issue(struct ata_queued_cmd *qc)
5581 {
5582         struct ata_port *ap = qc->ap;
5583         struct ata_link *link = qc->dev->link;
5584
5585         /* Make sure only one non-NCQ command is outstanding.  The
5586          * check is skipped for old EH because it reuses active qc to
5587          * request ATAPI sense.
5588          */
5589         WARN_ON(ap->ops->error_handler && ata_tag_valid(link->active_tag));
5590
5591         if (qc->tf.protocol == ATA_PROT_NCQ) {
5592                 WARN_ON(link->sactive & (1 << qc->tag));
5593                 link->sactive |= 1 << qc->tag;
5594         } else {
5595                 WARN_ON(link->sactive);
5596                 link->active_tag = qc->tag;
5597         }
5598
5599         qc->flags |= ATA_QCFLAG_ACTIVE;
5600         ap->qc_active |= 1 << qc->tag;
5601
5602         if (ata_should_dma_map(qc)) {
5603                 if (qc->flags & ATA_QCFLAG_SG) {
5604                         if (ata_sg_setup(qc))
5605                                 goto sg_err;
5606                 } else if (qc->flags & ATA_QCFLAG_SINGLE) {
5607                         if (ata_sg_setup_one(qc))
5608                                 goto sg_err;
5609                 }
5610         } else {
5611                 qc->flags &= ~ATA_QCFLAG_DMAMAP;
5612         }
5613
5614         ap->ops->qc_prep(qc);
5615
5616         qc->err_mask |= ap->ops->qc_issue(qc);
5617         if (unlikely(qc->err_mask))
5618                 goto err;
5619         return;
5620
5621 sg_err:
5622         qc->flags &= ~ATA_QCFLAG_DMAMAP;
5623         qc->err_mask |= AC_ERR_SYSTEM;
5624 err:
5625         ata_qc_complete(qc);
5626 }
5627
5628 /**
5629  *      ata_qc_issue_prot - issue taskfile to device in proto-dependent manner
5630  *      @qc: command to issue to device
5631  *
5632  *      Using various libata functions and hooks, this function
5633  *      starts an ATA command.  ATA commands are grouped into
5634  *      classes called "protocols", and issuing each type of protocol
5635  *      is slightly different.
5636  *
5637  *      May be used as the qc_issue() entry in ata_port_operations.
5638  *
5639  *      LOCKING:
5640  *      spin_lock_irqsave(host lock)
5641  *
5642  *      RETURNS:
5643  *      Zero on success, AC_ERR_* mask on failure
5644  */
5645
5646 unsigned int ata_qc_issue_prot(struct ata_queued_cmd *qc)
5647 {
5648         struct ata_port *ap = qc->ap;
5649
5650         /* Use polling pio if the LLD doesn't handle
5651          * interrupt driven pio and atapi CDB interrupt.
5652          */
5653         if (ap->flags & ATA_FLAG_PIO_POLLING) {
5654                 switch (qc->tf.protocol) {
5655                 case ATA_PROT_PIO:
5656                 case ATA_PROT_NODATA:
5657                 case ATA_PROT_ATAPI:
5658                 case ATA_PROT_ATAPI_NODATA:
5659                         qc->tf.flags |= ATA_TFLAG_POLLING;
5660                         break;
5661                 case ATA_PROT_ATAPI_DMA:
5662                         if (qc->dev->flags & ATA_DFLAG_CDB_INTR)
5663                                 /* see ata_dma_blacklisted() */
5664                                 BUG();
5665                         break;
5666                 default:
5667                         break;
5668                 }
5669         }
5670
5671         /* select the device */
5672         ata_dev_select(ap, qc->dev->devno, 1, 0);
5673
5674         /* start the command */
5675         switch (qc->tf.protocol) {
5676         case ATA_PROT_NODATA:
5677                 if (qc->tf.flags & ATA_TFLAG_POLLING)
5678                         ata_qc_set_polling(qc);
5679
5680                 ata_tf_to_host(ap, &qc->tf);
5681                 ap->hsm_task_state = HSM_ST_LAST;
5682
5683                 if (qc->tf.flags & ATA_TFLAG_POLLING)
5684                         ata_port_queue_task(ap, ata_pio_task, qc, 0);
5685
5686                 break;
5687
5688         case ATA_PROT_DMA:
5689                 WARN_ON(qc->tf.flags & ATA_TFLAG_POLLING);
5690
5691                 ap->ops->tf_load(ap, &qc->tf);   /* load tf registers */
5692                 ap->ops->bmdma_setup(qc);           /* set up bmdma */
5693                 ap->ops->bmdma_start(qc);           /* initiate bmdma */
5694                 ap->hsm_task_state = HSM_ST_LAST;
5695                 break;
5696
5697         case ATA_PROT_PIO:
5698                 if (qc->tf.flags & ATA_TFLAG_POLLING)
5699                         ata_qc_set_polling(qc);
5700
5701                 ata_tf_to_host(ap, &qc->tf);
5702
5703                 if (qc->tf.flags & ATA_TFLAG_WRITE) {
5704                         /* PIO data out protocol */
5705                         ap->hsm_task_state = HSM_ST_FIRST;
5706                         ata_port_queue_task(ap, ata_pio_task, qc, 0);
5707
5708                         /* always send first data block using
5709                          * the ata_pio_task() codepath.
5710                          */
5711                 } else {
5712                         /* PIO data in protocol */
5713                         ap->hsm_task_state = HSM_ST;
5714
5715                         if (qc->tf.flags & ATA_TFLAG_POLLING)
5716                                 ata_port_queue_task(ap, ata_pio_task, qc, 0);
5717
5718                         /* if polling, ata_pio_task() handles the rest.
5719                          * otherwise, interrupt handler takes over from here.
5720                          */
5721                 }
5722
5723                 break;
5724
5725         case ATA_PROT_ATAPI:
5726         case ATA_PROT_ATAPI_NODATA:
5727                 if (qc->tf.flags & ATA_TFLAG_POLLING)
5728                         ata_qc_set_polling(qc);
5729
5730                 ata_tf_to_host(ap, &qc->tf);
5731
5732                 ap->hsm_task_state = HSM_ST_FIRST;
5733
5734                 /* send cdb by polling if no cdb interrupt */
5735                 if ((!(qc->dev->flags & ATA_DFLAG_CDB_INTR)) ||
5736                     (qc->tf.flags & ATA_TFLAG_POLLING))
5737                         ata_port_queue_task(ap, ata_pio_task, qc, 0);
5738                 break;
5739
5740         case ATA_PROT_ATAPI_DMA:
5741                 WARN_ON(qc->tf.flags & ATA_TFLAG_POLLING);
5742
5743                 ap->ops->tf_load(ap, &qc->tf);   /* load tf registers */
5744                 ap->ops->bmdma_setup(qc);           /* set up bmdma */
5745                 ap->hsm_task_state = HSM_ST_FIRST;
5746
5747                 /* send cdb by polling if no cdb interrupt */
5748                 if (!(qc->dev->flags & ATA_DFLAG_CDB_INTR))
5749                         ata_port_queue_task(ap, ata_pio_task, qc, 0);
5750                 break;
5751
5752         default:
5753                 WARN_ON(1);
5754                 return AC_ERR_SYSTEM;
5755         }
5756
5757         return 0;
5758 }
5759
5760 /**
5761  *      ata_host_intr - Handle host interrupt for given (port, task)
5762  *      @ap: Port on which interrupt arrived (possibly...)
5763  *      @qc: Taskfile currently active in engine
5764  *
5765  *      Handle host interrupt for given queued command.  Currently,
5766  *      only DMA interrupts are handled.  All other commands are
5767  *      handled via polling with interrupts disabled (nIEN bit).
5768  *
5769  *      LOCKING:
5770  *      spin_lock_irqsave(host lock)
5771  *
5772  *      RETURNS:
5773  *      One if interrupt was handled, zero if not (shared irq).
5774  */
5775
5776 inline unsigned int ata_host_intr (struct ata_port *ap,
5777                                    struct ata_queued_cmd *qc)
5778 {
5779         struct ata_eh_info *ehi = &ap->link.eh_info;
5780         u8 status, host_stat = 0;
5781
5782         VPRINTK("ata%u: protocol %d task_state %d\n",
5783                 ap->print_id, qc->tf.protocol, ap->hsm_task_state);
5784
5785         /* Check whether we are expecting interrupt in this state */
5786         switch (ap->hsm_task_state) {
5787         case HSM_ST_FIRST:
5788                 /* Some pre-ATAPI-4 devices assert INTRQ
5789                  * at this state when ready to receive CDB.
5790                  */
5791
5792                 /* Check the ATA_DFLAG_CDB_INTR flag is enough here.
5793                  * The flag was turned on only for atapi devices.
5794                  * No need to check is_atapi_taskfile(&qc->tf) again.
5795                  */
5796                 if (!(qc->dev->flags & ATA_DFLAG_CDB_INTR))
5797                         goto idle_irq;
5798                 break;
5799         case HSM_ST_LAST:
5800                 if (qc->tf.protocol == ATA_PROT_DMA ||
5801                     qc->tf.protocol == ATA_PROT_ATAPI_DMA) {
5802                         /* check status of DMA engine */
5803                         host_stat = ap->ops->bmdma_status(ap);
5804                         VPRINTK("ata%u: host_stat 0x%X\n",
5805                                 ap->print_id, host_stat);
5806
5807                         /* if it's not our irq... */
5808                         if (!(host_stat & ATA_DMA_INTR))
5809                                 goto idle_irq;
5810
5811                         /* before we do anything else, clear DMA-Start bit */
5812                         ap->ops->bmdma_stop(qc);
5813
5814                         if (unlikely(host_stat & ATA_DMA_ERR)) {
5815                                 /* error when transfering data to/from memory */
5816                                 qc->err_mask |= AC_ERR_HOST_BUS;
5817                                 ap->hsm_task_state = HSM_ST_ERR;
5818                         }
5819                 }
5820                 break;
5821         case HSM_ST:
5822                 break;
5823         default:
5824                 goto idle_irq;
5825         }
5826
5827         /* check altstatus */
5828         status = ata_altstatus(ap);
5829         if (status & ATA_BUSY)
5830                 goto idle_irq;
5831
5832         /* check main status, clearing INTRQ */
5833         status = ata_chk_status(ap);
5834         if (unlikely(status & ATA_BUSY))
5835                 goto idle_irq;
5836
5837         /* ack bmdma irq events */
5838         ap->ops->irq_clear(ap);
5839
5840         ata_hsm_move(ap, qc, status, 0);
5841
5842         if (unlikely(qc->err_mask) && (qc->tf.protocol == ATA_PROT_DMA ||
5843                                        qc->tf.protocol == ATA_PROT_ATAPI_DMA))
5844                 ata_ehi_push_desc(ehi, "BMDMA stat 0x%x", host_stat);
5845
5846         return 1;       /* irq handled */
5847
5848 idle_irq:
5849         ap->stats.idle_irq++;
5850
5851 #ifdef ATA_IRQ_TRAP
5852         if ((ap->stats.idle_irq % 1000) == 0) {
5853                 ata_chk_status(ap);
5854                 ap->ops->irq_clear(ap);
5855                 ata_port_printk(ap, KERN_WARNING, "irq trap\n");
5856                 return 1;
5857         }
5858 #endif
5859         return 0;       /* irq not handled */
5860 }
5861
5862 /**
5863  *      ata_interrupt - Default ATA host interrupt handler
5864  *      @irq: irq line (unused)
5865  *      @dev_instance: pointer to our ata_host information structure
5866  *
5867  *      Default interrupt handler for PCI IDE devices.  Calls
5868  *      ata_host_intr() for each port that is not disabled.
5869  *
5870  *      LOCKING:
5871  *      Obtains host lock during operation.
5872  *
5873  *      RETURNS:
5874  *      IRQ_NONE or IRQ_HANDLED.
5875  */
5876
5877 irqreturn_t ata_interrupt (int irq, void *dev_instance)
5878 {
5879         struct ata_host *host = dev_instance;
5880         unsigned int i;
5881         unsigned int handled = 0;
5882         unsigned long flags;
5883
5884         /* TODO: make _irqsave conditional on x86 PCI IDE legacy mode */
5885         spin_lock_irqsave(&host->lock, flags);
5886
5887         for (i = 0; i < host->n_ports; i++) {
5888                 struct ata_port *ap;
5889
5890                 ap = host->ports[i];
5891                 if (ap &&
5892                     !(ap->flags & ATA_FLAG_DISABLED)) {
5893                         struct ata_queued_cmd *qc;
5894
5895                         qc = ata_qc_from_tag(ap, ap->link.active_tag);
5896                         if (qc && (!(qc->tf.flags & ATA_TFLAG_POLLING)) &&
5897                             (qc->flags & ATA_QCFLAG_ACTIVE))
5898                                 handled |= ata_host_intr(ap, qc);
5899                 }
5900         }
5901
5902         spin_unlock_irqrestore(&host->lock, flags);
5903
5904         return IRQ_RETVAL(handled);
5905 }
5906
5907 /**
5908  *      sata_scr_valid - test whether SCRs are accessible
5909  *      @link: ATA link to test SCR accessibility for
5910  *
5911  *      Test whether SCRs are accessible for @link.
5912  *
5913  *      LOCKING:
5914  *      None.
5915  *
5916  *      RETURNS:
5917  *      1 if SCRs are accessible, 0 otherwise.
5918  */
5919 int sata_scr_valid(struct ata_link *link)
5920 {
5921         struct ata_port *ap = link->ap;
5922
5923         return (ap->flags & ATA_FLAG_SATA) && ap->ops->scr_read;
5924 }
5925
5926 /**
5927  *      sata_scr_read - read SCR register of the specified port
5928  *      @link: ATA link to read SCR for
5929  *      @reg: SCR to read
5930  *      @val: Place to store read value
5931  *
5932  *      Read SCR register @reg of @link into *@val.  This function is
5933  *      guaranteed to succeed if the cable type of the port is SATA
5934  *      and the port implements ->scr_read.
5935  *
5936  *      LOCKING:
5937  *      None.
5938  *
5939  *      RETURNS:
5940  *      0 on success, negative errno on failure.
5941  */
5942 int sata_scr_read(struct ata_link *link, int reg, u32 *val)
5943 {
5944         struct ata_port *ap = link->ap;
5945
5946         if (sata_scr_valid(link))
5947                 return ap->ops->scr_read(ap, reg, val);
5948         return -EOPNOTSUPP;
5949 }
5950
5951 /**
5952  *      sata_scr_write - write SCR register of the specified port
5953  *      @link: ATA link to write SCR for
5954  *      @reg: SCR to write
5955  *      @val: value to write
5956  *
5957  *      Write @val to SCR register @reg of @link.  This function is
5958  *      guaranteed to succeed if the cable type of the port is SATA
5959  *      and the port implements ->scr_read.
5960  *
5961  *      LOCKING:
5962  *      None.
5963  *
5964  *      RETURNS:
5965  *      0 on success, negative errno on failure.
5966  */
5967 int sata_scr_write(struct ata_link *link, int reg, u32 val)
5968 {
5969         struct ata_port *ap = link->ap;
5970
5971         if (sata_scr_valid(link))
5972                 return ap->ops->scr_write(ap, reg, val);
5973         return -EOPNOTSUPP;
5974 }
5975
5976 /**
5977  *      sata_scr_write_flush - write SCR register of the specified port and flush
5978  *      @link: ATA link to write SCR for
5979  *      @reg: SCR to write
5980  *      @val: value to write
5981  *
5982  *      This function is identical to sata_scr_write() except that this
5983  *      function performs flush after writing to the register.
5984  *
5985  *      LOCKING:
5986  *      None.
5987  *
5988  *      RETURNS:
5989  *      0 on success, negative errno on failure.
5990  */
5991 int sata_scr_write_flush(struct ata_link *link, int reg, u32 val)
5992 {
5993         struct ata_port *ap = link->ap;
5994         int rc;
5995
5996         if (sata_scr_valid(link)) {
5997                 rc = ap->ops->scr_write(ap, reg, val);
5998                 if (rc == 0)
5999                         rc = ap->ops->scr_read(ap, reg, &val);
6000                 return rc;
6001         }
6002         return -EOPNOTSUPP;
6003 }
6004
6005 /**
6006  *      ata_link_online - test whether the given link is online
6007  *      @link: ATA link to test
6008  *
6009  *      Test whether @link is online.  Note that this function returns
6010  *      0 if online status of @link cannot be obtained, so
6011  *      ata_link_online(link) != !ata_link_offline(link).
6012  *
6013  *      LOCKING:
6014  *      None.
6015  *
6016  *      RETURNS:
6017  *      1 if the port online status is available and online.
6018  */
6019 int ata_link_online(struct ata_link *link)
6020 {
6021         u32 sstatus;
6022
6023         if (sata_scr_read(link, SCR_STATUS, &sstatus) == 0 &&
6024             (sstatus & 0xf) == 0x3)
6025                 return 1;
6026         return 0;
6027 }
6028
6029 /**
6030  *      ata_link_offline - test whether the given link is offline
6031  *      @link: ATA link to test
6032  *
6033  *      Test whether @link is offline.  Note that this function
6034  *      returns 0 if offline status of @link cannot be obtained, so
6035  *      ata_link_online(link) != !ata_link_offline(link).
6036  *
6037  *      LOCKING:
6038  *      None.
6039  *
6040  *      RETURNS:
6041  *      1 if the port offline status is available and offline.
6042  */
6043 int ata_link_offline(struct ata_link *link)
6044 {
6045         u32 sstatus;
6046
6047         if (sata_scr_read(link, SCR_STATUS, &sstatus) == 0 &&
6048             (sstatus & 0xf) != 0x3)
6049                 return 1;
6050         return 0;
6051 }
6052
6053 int ata_flush_cache(struct ata_device *dev)
6054 {
6055         unsigned int err_mask;
6056         u8 cmd;
6057
6058         if (!ata_try_flush_cache(dev))
6059                 return 0;
6060
6061         if (dev->flags & ATA_DFLAG_FLUSH_EXT)
6062                 cmd = ATA_CMD_FLUSH_EXT;
6063         else
6064                 cmd = ATA_CMD_FLUSH;
6065
6066         /* This is wrong. On a failed flush we get back the LBA of the lost
6067            sector and we should (assuming it wasn't aborted as unknown) issue
6068            a further flush command to continue the writeback until it 
6069            does not error */
6070         err_mask = ata_do_simple_cmd(dev, cmd);
6071         if (err_mask) {
6072                 ata_dev_printk(dev, KERN_ERR, "failed to flush cache\n");
6073                 return -EIO;
6074         }
6075
6076         return 0;
6077 }
6078
6079 #ifdef CONFIG_PM
6080 static int ata_host_request_pm(struct ata_host *host, pm_message_t mesg,
6081                                unsigned int action, unsigned int ehi_flags,
6082                                int wait)
6083 {
6084         unsigned long flags;
6085         int i, rc;
6086
6087         for (i = 0; i < host->n_ports; i++) {
6088                 struct ata_port *ap = host->ports[i];
6089                 struct ata_link *link;
6090
6091                 /* Previous resume operation might still be in
6092                  * progress.  Wait for PM_PENDING to clear.
6093                  */
6094                 if (ap->pflags & ATA_PFLAG_PM_PENDING) {
6095                         ata_port_wait_eh(ap);
6096                         WARN_ON(ap->pflags & ATA_PFLAG_PM_PENDING);
6097                 }
6098
6099                 /* request PM ops to EH */
6100                 spin_lock_irqsave(ap->lock, flags);
6101
6102                 ap->pm_mesg = mesg;
6103                 if (wait) {
6104                         rc = 0;
6105                         ap->pm_result = &rc;
6106                 }
6107
6108                 ap->pflags |= ATA_PFLAG_PM_PENDING;
6109                 __ata_port_for_each_link(link, ap) {
6110                         link->eh_info.action |= action;
6111                         link->eh_info.flags |= ehi_flags;
6112                 }
6113
6114                 ata_port_schedule_eh(ap);
6115
6116                 spin_unlock_irqrestore(ap->lock, flags);
6117
6118                 /* wait and check result */
6119                 if (wait) {
6120                         ata_port_wait_eh(ap);
6121                         WARN_ON(ap->pflags & ATA_PFLAG_PM_PENDING);
6122                         if (rc)
6123                                 return rc;
6124                 }
6125         }
6126
6127         return 0;
6128 }
6129
6130 /**
6131  *      ata_host_suspend - suspend host
6132  *      @host: host to suspend
6133  *      @mesg: PM message
6134  *
6135  *      Suspend @host.  Actual operation is performed by EH.  This
6136  *      function requests EH to perform PM operations and waits for EH
6137  *      to finish.
6138  *
6139  *      LOCKING:
6140  *      Kernel thread context (may sleep).
6141  *
6142  *      RETURNS:
6143  *      0 on success, -errno on failure.
6144  */
6145 int ata_host_suspend(struct ata_host *host, pm_message_t mesg)
6146 {
6147         int rc;
6148
6149         rc = ata_host_request_pm(host, mesg, 0, ATA_EHI_QUIET, 1);
6150         if (rc == 0)
6151                 host->dev->power.power_state = mesg;
6152         return rc;
6153 }
6154
6155 /**
6156  *      ata_host_resume - resume host
6157  *      @host: host to resume
6158  *
6159  *      Resume @host.  Actual operation is performed by EH.  This
6160  *      function requests EH to perform PM operations and returns.
6161  *      Note that all resume operations are performed parallely.
6162  *
6163  *      LOCKING:
6164  *      Kernel thread context (may sleep).
6165  */
6166 void ata_host_resume(struct ata_host *host)
6167 {
6168         ata_host_request_pm(host, PMSG_ON, ATA_EH_SOFTRESET,
6169                             ATA_EHI_NO_AUTOPSY | ATA_EHI_QUIET, 0);
6170         host->dev->power.power_state = PMSG_ON;
6171 }
6172 #endif
6173
6174 /**
6175  *      ata_port_start - Set port up for dma.
6176  *      @ap: Port to initialize
6177  *
6178  *      Called just after data structures for each port are
6179  *      initialized.  Allocates space for PRD table.
6180  *
6181  *      May be used as the port_start() entry in ata_port_operations.
6182  *
6183  *      LOCKING:
6184  *      Inherited from caller.
6185  */
6186 int ata_port_start(struct ata_port *ap)
6187 {
6188         struct device *dev = ap->dev;
6189         int rc;
6190
6191         ap->prd = dmam_alloc_coherent(dev, ATA_PRD_TBL_SZ, &ap->prd_dma,
6192                                       GFP_KERNEL);
6193         if (!ap->prd)
6194                 return -ENOMEM;
6195
6196         rc = ata_pad_alloc(ap, dev);
6197         if (rc)
6198                 return rc;
6199
6200         DPRINTK("prd alloc, virt %p, dma %llx\n", ap->prd,
6201                 (unsigned long long)ap->prd_dma);
6202         return 0;
6203 }
6204
6205 /**
6206  *      ata_dev_init - Initialize an ata_device structure
6207  *      @dev: Device structure to initialize
6208  *
6209  *      Initialize @dev in preparation for probing.
6210  *
6211  *      LOCKING:
6212  *      Inherited from caller.
6213  */
6214 void ata_dev_init(struct ata_device *dev)
6215 {
6216         struct ata_link *link = dev->link;
6217         struct ata_port *ap = link->ap;
6218         unsigned long flags;
6219
6220         /* SATA spd limit is bound to the first device */
6221         link->sata_spd_limit = link->hw_sata_spd_limit;
6222         link->sata_spd = 0;
6223
6224         /* High bits of dev->flags are used to record warm plug
6225          * requests which occur asynchronously.  Synchronize using
6226          * host lock.
6227          */
6228         spin_lock_irqsave(ap->lock, flags);
6229         dev->flags &= ~ATA_DFLAG_INIT_MASK;
6230         dev->horkage = 0;
6231         spin_unlock_irqrestore(ap->lock, flags);
6232
6233         memset((void *)dev + ATA_DEVICE_CLEAR_OFFSET, 0,
6234                sizeof(*dev) - ATA_DEVICE_CLEAR_OFFSET);
6235         dev->pio_mask = UINT_MAX;
6236         dev->mwdma_mask = UINT_MAX;
6237         dev->udma_mask = UINT_MAX;
6238 }
6239
6240 /**
6241  *      ata_link_init - Initialize an ata_link structure
6242  *      @ap: ATA port link is attached to
6243  *      @link: Link structure to initialize
6244  *      @pmp: Port multiplier port number
6245  *
6246  *      Initialize @link.
6247  *
6248  *      LOCKING:
6249  *      Kernel thread context (may sleep)
6250  */
6251 void ata_link_init(struct ata_port *ap, struct ata_link *link, int pmp)
6252 {
6253         int i;
6254
6255         /* clear everything except for devices */
6256         memset(link, 0, offsetof(struct ata_link, device[0]));
6257
6258         link->ap = ap;
6259         link->pmp = pmp;
6260         link->active_tag = ATA_TAG_POISON;
6261         link->hw_sata_spd_limit = UINT_MAX;
6262
6263         /* can't use iterator, ap isn't initialized yet */
6264         for (i = 0; i < ATA_MAX_DEVICES; i++) {
6265                 struct ata_device *dev = &link->device[i];
6266
6267                 dev->link = link;
6268                 dev->devno = dev - link->device;
6269                 ata_dev_init(dev);
6270         }
6271 }
6272
6273 /**
6274  *      sata_link_init_spd - Initialize link->sata_spd_limit
6275  *      @link: Link to configure sata_spd_limit for
6276  *
6277  *      Initialize @link->[hw_]sata_spd_limit to the currently
6278  *      configured value.
6279  *
6280  *      LOCKING:
6281  *      Kernel thread context (may sleep).
6282  *
6283  *      RETURNS:
6284  *      0 on success, -errno on failure.
6285  */
6286 int sata_link_init_spd(struct ata_link *link)
6287 {
6288         u32 scontrol, spd;
6289         int rc;
6290
6291         rc = sata_scr_read(link, SCR_CONTROL, &scontrol);
6292         if (rc)
6293                 return rc;
6294
6295         spd = (scontrol >> 4) & 0xf;
6296         if (spd)
6297                 link->hw_sata_spd_limit &= (1 << spd) - 1;
6298
6299         link->sata_spd_limit = link->hw_sata_spd_limit;
6300
6301         return 0;
6302 }
6303
6304 /**
6305  *      ata_port_alloc - allocate and initialize basic ATA port resources
6306  *      @host: ATA host this allocated port belongs to
6307  *
6308  *      Allocate and initialize basic ATA port resources.
6309  *
6310  *      RETURNS:
6311  *      Allocate ATA port on success, NULL on failure.
6312  *
6313  *      LOCKING:
6314  *      Inherited from calling layer (may sleep).
6315  */
6316 struct ata_port *ata_port_alloc(struct ata_host *host)
6317 {
6318         struct ata_port *ap;
6319
6320         DPRINTK("ENTER\n");
6321
6322         ap = kzalloc(sizeof(*ap), GFP_KERNEL);
6323         if (!ap)
6324                 return NULL;
6325
6326         ap->pflags |= ATA_PFLAG_INITIALIZING;
6327         ap->lock = &host->lock;
6328         ap->flags = ATA_FLAG_DISABLED;
6329         ap->print_id = -1;
6330         ap->ctl = ATA_DEVCTL_OBS;
6331         ap->host = host;
6332         ap->dev = host->dev;
6333         ap->last_ctl = 0xFF;
6334
6335 #if defined(ATA_VERBOSE_DEBUG)
6336         /* turn on all debugging levels */
6337         ap->msg_enable = 0x00FF;
6338 #elif defined(ATA_DEBUG)
6339         ap->msg_enable = ATA_MSG_DRV | ATA_MSG_INFO | ATA_MSG_CTL | ATA_MSG_WARN | ATA_MSG_ERR;
6340 #else
6341         ap->msg_enable = ATA_MSG_DRV | ATA_MSG_ERR | ATA_MSG_WARN;
6342 #endif
6343
6344         INIT_DELAYED_WORK(&ap->port_task, NULL);
6345         INIT_DELAYED_WORK(&ap->hotplug_task, ata_scsi_hotplug);
6346         INIT_WORK(&ap->scsi_rescan_task, ata_scsi_dev_rescan);
6347         INIT_LIST_HEAD(&ap->eh_done_q);
6348         init_waitqueue_head(&ap->eh_wait_q);
6349         init_timer_deferrable(&ap->fastdrain_timer);
6350         ap->fastdrain_timer.function = ata_eh_fastdrain_timerfn;
6351         ap->fastdrain_timer.data = (unsigned long)ap;
6352
6353         ap->cbl = ATA_CBL_NONE;
6354
6355         ata_link_init(ap, &ap->link, 0);
6356
6357 #ifdef ATA_IRQ_TRAP
6358         ap->stats.unhandled_irq = 1;
6359         ap->stats.idle_irq = 1;
6360 #endif
6361         return ap;
6362 }
6363
6364 static void ata_host_release(struct device *gendev, void *res)
6365 {
6366         struct ata_host *host = dev_get_drvdata(gendev);
6367         int i;
6368
6369         for (i = 0; i < host->n_ports; i++) {
6370                 struct ata_port *ap = host->ports[i];
6371
6372                 if (!ap)
6373                         continue;
6374
6375                 if ((host->flags & ATA_HOST_STARTED) && ap->ops->port_stop)
6376                         ap->ops->port_stop(ap);
6377         }
6378
6379         if ((host->flags & ATA_HOST_STARTED) && host->ops->host_stop)
6380                 host->ops->host_stop(host);
6381
6382         for (i = 0; i < host->n_ports; i++) {
6383                 struct ata_port *ap = host->ports[i];
6384
6385                 if (!ap)
6386                         continue;
6387
6388                 if (ap->scsi_host)
6389                         scsi_host_put(ap->scsi_host);
6390
6391                 kfree(ap);
6392                 host->ports[i] = NULL;
6393         }
6394
6395         dev_set_drvdata(gendev, NULL);
6396 }
6397
6398 /**
6399  *      ata_host_alloc - allocate and init basic ATA host resources
6400  *      @dev: generic device this host is associated with
6401  *      @max_ports: maximum number of ATA ports associated with this host
6402  *
6403  *      Allocate and initialize basic ATA host resources.  LLD calls
6404  *      this function to allocate a host, initializes it fully and
6405  *      attaches it using ata_host_register().
6406  *
6407  *      @max_ports ports are allocated and host->n_ports is
6408  *      initialized to @max_ports.  The caller is allowed to decrease
6409  *      host->n_ports before calling ata_host_register().  The unused
6410  *      ports will be automatically freed on registration.
6411  *
6412  *      RETURNS:
6413  *      Allocate ATA host on success, NULL on failure.
6414  *
6415  *      LOCKING:
6416  *      Inherited from calling layer (may sleep).
6417  */
6418 struct ata_host *ata_host_alloc(struct device *dev, int max_ports)
6419 {
6420         struct ata_host *host;
6421         size_t sz;
6422         int i;
6423
6424         DPRINTK("ENTER\n");
6425
6426         if (!devres_open_group(dev, NULL, GFP_KERNEL))
6427                 return NULL;
6428
6429         /* alloc a container for our list of ATA ports (buses) */
6430         sz = sizeof(struct ata_host) + (max_ports + 1) * sizeof(void *);
6431         /* alloc a container for our list of ATA ports (buses) */
6432         host = devres_alloc(ata_host_release, sz, GFP_KERNEL);
6433         if (!host)
6434                 goto err_out;
6435
6436         devres_add(dev, host);
6437         dev_set_drvdata(dev, host);
6438
6439         spin_lock_init(&host->lock);
6440         host->dev = dev;
6441         host->n_ports = max_ports;
6442
6443         /* allocate ports bound to this host */
6444         for (i = 0; i < max_ports; i++) {
6445                 struct ata_port *ap;
6446
6447                 ap = ata_port_alloc(host);
6448                 if (!ap)
6449                         goto err_out;
6450
6451                 ap->port_no = i;
6452                 host->ports[i] = ap;
6453         }
6454
6455         devres_remove_group(dev, NULL);
6456         return host;
6457
6458  err_out:
6459         devres_release_group(dev, NULL);
6460         return NULL;
6461 }
6462
6463 /**
6464  *      ata_host_alloc_pinfo - alloc host and init with port_info array
6465  *      @dev: generic device this host is associated with
6466  *      @ppi: array of ATA port_info to initialize host with
6467  *      @n_ports: number of ATA ports attached to this host
6468  *
6469  *      Allocate ATA host and initialize with info from @ppi.  If NULL
6470  *      terminated, @ppi may contain fewer entries than @n_ports.  The
6471  *      last entry will be used for the remaining ports.
6472  *
6473  *      RETURNS:
6474  *      Allocate ATA host on success, NULL on failure.
6475  *
6476  *      LOCKING:
6477  *      Inherited from calling layer (may sleep).
6478  */
6479 struct ata_host *ata_host_alloc_pinfo(struct device *dev,
6480                                       const struct ata_port_info * const * ppi,
6481                                       int n_ports)
6482 {
6483         const struct ata_port_info *pi;
6484         struct ata_host *host;
6485         int i, j;
6486
6487         host = ata_host_alloc(dev, n_ports);
6488         if (!host)
6489                 return NULL;
6490
6491         for (i = 0, j = 0, pi = NULL; i < host->n_ports; i++) {
6492                 struct ata_port *ap = host->ports[i];
6493
6494                 if (ppi[j])
6495                         pi = ppi[j++];
6496
6497                 ap->pio_mask = pi->pio_mask;
6498                 ap->mwdma_mask = pi->mwdma_mask;
6499                 ap->udma_mask = pi->udma_mask;
6500                 ap->flags |= pi->flags;
6501                 ap->link.flags |= pi->link_flags;
6502                 ap->ops = pi->port_ops;
6503
6504                 if (!host->ops && (pi->port_ops != &ata_dummy_port_ops))
6505                         host->ops = pi->port_ops;
6506                 if (!host->private_data && pi->private_data)
6507                         host->private_data = pi->private_data;
6508         }
6509
6510         return host;
6511 }
6512
6513 /**
6514  *      ata_host_start - start and freeze ports of an ATA host
6515  *      @host: ATA host to start ports for
6516  *
6517  *      Start and then freeze ports of @host.  Started status is
6518  *      recorded in host->flags, so this function can be called
6519  *      multiple times.  Ports are guaranteed to get started only
6520  *      once.  If host->ops isn't initialized yet, its set to the
6521  *      first non-dummy port ops.
6522  *
6523  *      LOCKING:
6524  *      Inherited from calling layer (may sleep).
6525  *
6526  *      RETURNS:
6527  *      0 if all ports are started successfully, -errno otherwise.
6528  */
6529 int ata_host_start(struct ata_host *host)
6530 {
6531         int i, rc;
6532
6533         if (host->flags & ATA_HOST_STARTED)
6534                 return 0;
6535
6536         for (i = 0; i < host->n_ports; i++) {
6537                 struct ata_port *ap = host->ports[i];
6538
6539                 if (!host->ops && !ata_port_is_dummy(ap))
6540                         host->ops = ap->ops;
6541
6542                 if (ap->ops->port_start) {
6543                         rc = ap->ops->port_start(ap);
6544                         if (rc) {
6545                                 ata_port_printk(ap, KERN_ERR, "failed to "
6546                                                 "start port (errno=%d)\n", rc);
6547                                 goto err_out;
6548                         }
6549                 }
6550
6551                 ata_eh_freeze_port(ap);
6552         }
6553
6554         host->flags |= ATA_HOST_STARTED;
6555         return 0;
6556
6557  err_out:
6558         while (--i >= 0) {
6559                 struct ata_port *ap = host->ports[i];
6560
6561                 if (ap->ops->port_stop)
6562                         ap->ops->port_stop(ap);
6563         }
6564         return rc;
6565 }
6566
6567 /**
6568  *      ata_sas_host_init - Initialize a host struct
6569  *      @host:  host to initialize
6570  *      @dev:   device host is attached to
6571  *      @flags: host flags
6572  *      @ops:   port_ops
6573  *
6574  *      LOCKING:
6575  *      PCI/etc. bus probe sem.
6576  *
6577  */
6578 /* KILLME - the only user left is ipr */
6579 void ata_host_init(struct ata_host *host, struct device *dev,
6580                    unsigned long flags, const struct ata_port_operations *ops)
6581 {
6582         spin_lock_init(&host->lock);
6583         host->dev = dev;
6584         host->flags = flags;
6585         host->ops = ops;
6586 }
6587
6588 /**
6589  *      ata_host_register - register initialized ATA host
6590  *      @host: ATA host to register
6591  *      @sht: template for SCSI host
6592  *
6593  *      Register initialized ATA host.  @host is allocated using
6594  *      ata_host_alloc() and fully initialized by LLD.  This function
6595  *      starts ports, registers @host with ATA and SCSI layers and
6596  *      probe registered devices.
6597  *
6598  *      LOCKING:
6599  *      Inherited from calling layer (may sleep).
6600  *
6601  *      RETURNS:
6602  *      0 on success, -errno otherwise.
6603  */
6604 int ata_host_register(struct ata_host *host, struct scsi_host_template *sht)
6605 {
6606         int i, rc;
6607
6608         /* host must have been started */
6609         if (!(host->flags & ATA_HOST_STARTED)) {
6610                 dev_printk(KERN_ERR, host->dev,
6611                            "BUG: trying to register unstarted host\n");
6612                 WARN_ON(1);
6613                 return -EINVAL;
6614         }
6615
6616         /* Blow away unused ports.  This happens when LLD can't
6617          * determine the exact number of ports to allocate at
6618          * allocation time.
6619          */
6620         for (i = host->n_ports; host->ports[i]; i++)
6621                 kfree(host->ports[i]);
6622
6623         /* give ports names and add SCSI hosts */
6624         for (i = 0; i < host->n_ports; i++)
6625                 host->ports[i]->print_id = ata_print_id++;
6626
6627         rc = ata_scsi_add_hosts(host, sht);
6628         if (rc)
6629                 return rc;
6630
6631         /* associate with ACPI nodes */
6632         ata_acpi_associate(host);
6633
6634         /* set cable, sata_spd_limit and report */
6635         for (i = 0; i < host->n_ports; i++) {
6636                 struct ata_port *ap = host->ports[i];
6637                 unsigned long xfer_mask;
6638
6639                 /* set SATA cable type if still unset */
6640                 if (ap->cbl == ATA_CBL_NONE && (ap->flags & ATA_FLAG_SATA))
6641                         ap->cbl = ATA_CBL_SATA;
6642
6643                 /* init sata_spd_limit to the current value */
6644                 sata_link_init_spd(&ap->link);
6645
6646                 /* print per-port info to dmesg */
6647                 xfer_mask = ata_pack_xfermask(ap->pio_mask, ap->mwdma_mask,
6648                                               ap->udma_mask);
6649
6650                 if (!ata_port_is_dummy(ap))
6651                         ata_port_printk(ap, KERN_INFO,
6652                                         "%cATA max %s %s\n",
6653                                         (ap->flags & ATA_FLAG_SATA) ? 'S' : 'P',
6654                                         ata_mode_string(xfer_mask),
6655                                         ap->link.eh_info.desc);
6656                 else
6657                         ata_port_printk(ap, KERN_INFO, "DUMMY\n");
6658         }
6659
6660         /* perform each probe synchronously */
6661         DPRINTK("probe begin\n");
6662         for (i = 0; i < host->n_ports; i++) {
6663                 struct ata_port *ap = host->ports[i];
6664                 int rc;
6665
6666                 /* probe */
6667                 if (ap->ops->error_handler) {
6668                         struct ata_eh_info *ehi = &ap->link.eh_info;
6669                         unsigned long flags;
6670
6671                         ata_port_probe(ap);
6672
6673                         /* kick EH for boot probing */
6674                         spin_lock_irqsave(ap->lock, flags);
6675
6676                         ehi->probe_mask =
6677                                 (1 << ata_link_max_devices(&ap->link)) - 1;
6678                         ehi->action |= ATA_EH_SOFTRESET;
6679                         ehi->flags |= ATA_EHI_NO_AUTOPSY | ATA_EHI_QUIET;
6680
6681                         ap->pflags &= ~ATA_PFLAG_INITIALIZING;
6682                         ap->pflags |= ATA_PFLAG_LOADING;
6683                         ata_port_schedule_eh(ap);
6684
6685                         spin_unlock_irqrestore(ap->lock, flags);
6686
6687                         /* wait for EH to finish */
6688                         ata_port_wait_eh(ap);
6689                 } else {
6690                         DPRINTK("ata%u: bus probe begin\n", ap->print_id);
6691                         rc = ata_bus_probe(ap);
6692                         DPRINTK("ata%u: bus probe end\n", ap->print_id);
6693
6694                         if (rc) {
6695                                 /* FIXME: do something useful here?
6696                                  * Current libata behavior will
6697                                  * tear down everything when
6698                                  * the module is removed
6699                                  * or the h/w is unplugged.
6700                                  */
6701                         }
6702                 }
6703         }
6704
6705         /* probes are done, now scan each port's disk(s) */
6706         DPRINTK("host probe begin\n");
6707         for (i = 0; i < host->n_ports; i++) {
6708                 struct ata_port *ap = host->ports[i];
6709
6710                 ata_scsi_scan_host(ap, 1);
6711         }
6712
6713         return 0;
6714 }
6715
6716 /**
6717  *      ata_host_activate - start host, request IRQ and register it
6718  *      @host: target ATA host
6719  *      @irq: IRQ to request
6720  *      @irq_handler: irq_handler used when requesting IRQ
6721  *      @irq_flags: irq_flags used when requesting IRQ
6722  *      @sht: scsi_host_template to use when registering the host
6723  *
6724  *      After allocating an ATA host and initializing it, most libata
6725  *      LLDs perform three steps to activate the host - start host,
6726  *      request IRQ and register it.  This helper takes necessasry
6727  *      arguments and performs the three steps in one go.
6728  *
6729  *      LOCKING:
6730  *      Inherited from calling layer (may sleep).
6731  *
6732  *      RETURNS:
6733  *      0 on success, -errno otherwise.
6734  */
6735 int ata_host_activate(struct ata_host *host, int irq,
6736                       irq_handler_t irq_handler, unsigned long irq_flags,
6737                       struct scsi_host_template *sht)
6738 {
6739         int i, rc;
6740
6741         rc = ata_host_start(host);
6742         if (rc)
6743                 return rc;
6744
6745         rc = devm_request_irq(host->dev, irq, irq_handler, irq_flags,
6746                               dev_driver_string(host->dev), host);
6747         if (rc)
6748                 return rc;
6749
6750         for (i = 0; i < host->n_ports; i++)
6751                 ata_port_desc(host->ports[i], "irq %d", irq);
6752
6753         rc = ata_host_register(host, sht);
6754         /* if failed, just free the IRQ and leave ports alone */
6755         if (rc)
6756                 devm_free_irq(host->dev, irq, host);
6757
6758         return rc;
6759 }
6760
6761 /**
6762  *      ata_port_detach - Detach ATA port in prepration of device removal
6763  *      @ap: ATA port to be detached
6764  *
6765  *      Detach all ATA devices and the associated SCSI devices of @ap;
6766  *      then, remove the associated SCSI host.  @ap is guaranteed to
6767  *      be quiescent on return from this function.
6768  *
6769  *      LOCKING:
6770  *      Kernel thread context (may sleep).
6771  */
6772 void ata_port_detach(struct ata_port *ap)
6773 {
6774         unsigned long flags;
6775         struct ata_link *link;
6776         struct ata_device *dev;
6777
6778         if (!ap->ops->error_handler)
6779                 goto skip_eh;
6780
6781         /* tell EH we're leaving & flush EH */
6782         spin_lock_irqsave(ap->lock, flags);
6783         ap->pflags |= ATA_PFLAG_UNLOADING;
6784         spin_unlock_irqrestore(ap->lock, flags);
6785
6786         ata_port_wait_eh(ap);
6787
6788         /* EH is now guaranteed to see UNLOADING, so no new device
6789          * will be attached.  Disable all existing devices.
6790          */
6791         spin_lock_irqsave(ap->lock, flags);
6792
6793         ata_port_for_each_link(link, ap) {
6794                 ata_link_for_each_dev(dev, link)
6795                         ata_dev_disable(dev);
6796         }
6797
6798         spin_unlock_irqrestore(ap->lock, flags);
6799
6800         /* Final freeze & EH.  All in-flight commands are aborted.  EH
6801          * will be skipped and retrials will be terminated with bad
6802          * target.
6803          */
6804         spin_lock_irqsave(ap->lock, flags);
6805         ata_port_freeze(ap);    /* won't be thawed */
6806         spin_unlock_irqrestore(ap->lock, flags);
6807
6808         ata_port_wait_eh(ap);
6809         cancel_rearming_delayed_work(&ap->hotplug_task);
6810
6811  skip_eh:
6812         /* remove the associated SCSI host */
6813         scsi_remove_host(ap->scsi_host);
6814 }
6815
6816 /**
6817  *      ata_host_detach - Detach all ports of an ATA host
6818  *      @host: Host to detach
6819  *
6820  *      Detach all ports of @host.
6821  *
6822  *      LOCKING:
6823  *      Kernel thread context (may sleep).
6824  */
6825 void ata_host_detach(struct ata_host *host)
6826 {
6827         int i;
6828
6829         for (i = 0; i < host->n_ports; i++)
6830                 ata_port_detach(host->ports[i]);
6831 }
6832
6833 /**
6834  *      ata_std_ports - initialize ioaddr with standard port offsets.
6835  *      @ioaddr: IO address structure to be initialized
6836  *
6837  *      Utility function which initializes data_addr, error_addr,
6838  *      feature_addr, nsect_addr, lbal_addr, lbam_addr, lbah_addr,
6839  *      device_addr, status_addr, and command_addr to standard offsets
6840  *      relative to cmd_addr.
6841  *
6842  *      Does not set ctl_addr, altstatus_addr, bmdma_addr, or scr_addr.
6843  */
6844
6845 void ata_std_ports(struct ata_ioports *ioaddr)
6846 {
6847         ioaddr->data_addr = ioaddr->cmd_addr + ATA_REG_DATA;
6848         ioaddr->error_addr = ioaddr->cmd_addr + ATA_REG_ERR;
6849         ioaddr->feature_addr = ioaddr->cmd_addr + ATA_REG_FEATURE;
6850         ioaddr->nsect_addr = ioaddr->cmd_addr + ATA_REG_NSECT;
6851         ioaddr->lbal_addr = ioaddr->cmd_addr + ATA_REG_LBAL;
6852         ioaddr->lbam_addr = ioaddr->cmd_addr + ATA_REG_LBAM;
6853         ioaddr->lbah_addr = ioaddr->cmd_addr + ATA_REG_LBAH;
6854         ioaddr->device_addr = ioaddr->cmd_addr + ATA_REG_DEVICE;
6855         ioaddr->status_addr = ioaddr->cmd_addr + ATA_REG_STATUS;
6856         ioaddr->command_addr = ioaddr->cmd_addr + ATA_REG_CMD;
6857 }
6858
6859
6860 #ifdef CONFIG_PCI
6861
6862 /**
6863  *      ata_pci_remove_one - PCI layer callback for device removal
6864  *      @pdev: PCI device that was removed
6865  *
6866  *      PCI layer indicates to libata via this hook that hot-unplug or
6867  *      module unload event has occurred.  Detach all ports.  Resource
6868  *      release is handled via devres.
6869  *
6870  *      LOCKING:
6871  *      Inherited from PCI layer (may sleep).
6872  */
6873 void ata_pci_remove_one(struct pci_dev *pdev)
6874 {
6875         struct device *dev = pci_dev_to_dev(pdev);
6876         struct ata_host *host = dev_get_drvdata(dev);
6877
6878         ata_host_detach(host);
6879 }
6880
6881 /* move to PCI subsystem */
6882 int pci_test_config_bits(struct pci_dev *pdev, const struct pci_bits *bits)
6883 {
6884         unsigned long tmp = 0;
6885
6886         switch (bits->width) {
6887         case 1: {
6888                 u8 tmp8 = 0;
6889                 pci_read_config_byte(pdev, bits->reg, &tmp8);
6890                 tmp = tmp8;
6891                 break;
6892         }
6893         case 2: {
6894                 u16 tmp16 = 0;
6895                 pci_read_config_word(pdev, bits->reg, &tmp16);
6896                 tmp = tmp16;
6897                 break;
6898         }
6899         case 4: {
6900                 u32 tmp32 = 0;
6901                 pci_read_config_dword(pdev, bits->reg, &tmp32);
6902                 tmp = tmp32;
6903                 break;
6904         }
6905
6906         default:
6907                 return -EINVAL;
6908         }
6909
6910         tmp &= bits->mask;
6911
6912         return (tmp == bits->val) ? 1 : 0;
6913 }
6914
6915 #ifdef CONFIG_PM
6916 void ata_pci_device_do_suspend(struct pci_dev *pdev, pm_message_t mesg)
6917 {
6918         pci_save_state(pdev);
6919         pci_disable_device(pdev);
6920
6921         if (mesg.event == PM_EVENT_SUSPEND)
6922                 pci_set_power_state(pdev, PCI_D3hot);
6923 }
6924
6925 int ata_pci_device_do_resume(struct pci_dev *pdev)
6926 {
6927         int rc;
6928
6929         pci_set_power_state(pdev, PCI_D0);
6930         pci_restore_state(pdev);
6931
6932         rc = pcim_enable_device(pdev);
6933         if (rc) {
6934                 dev_printk(KERN_ERR, &pdev->dev,
6935                            "failed to enable device after resume (%d)\n", rc);
6936                 return rc;
6937         }
6938
6939         pci_set_master(pdev);
6940         return 0;
6941 }
6942
6943 int ata_pci_device_suspend(struct pci_dev *pdev, pm_message_t mesg)
6944 {
6945         struct ata_host *host = dev_get_drvdata(&pdev->dev);
6946         int rc = 0;
6947
6948         rc = ata_host_suspend(host, mesg);
6949         if (rc)
6950                 return rc;
6951
6952         ata_pci_device_do_suspend(pdev, mesg);
6953
6954         return 0;
6955 }
6956
6957 int ata_pci_device_resume(struct pci_dev *pdev)
6958 {
6959         struct ata_host *host = dev_get_drvdata(&pdev->dev);
6960         int rc;
6961
6962         rc = ata_pci_device_do_resume(pdev);
6963         if (rc == 0)
6964                 ata_host_resume(host);
6965         return rc;
6966 }
6967 #endif /* CONFIG_PM */
6968
6969 #endif /* CONFIG_PCI */
6970
6971
6972 static int __init ata_init(void)
6973 {
6974         ata_probe_timeout *= HZ;
6975         ata_wq = create_workqueue("ata");
6976         if (!ata_wq)
6977                 return -ENOMEM;
6978
6979         ata_aux_wq = create_singlethread_workqueue("ata_aux");
6980         if (!ata_aux_wq) {
6981                 destroy_workqueue(ata_wq);
6982                 return -ENOMEM;
6983         }
6984
6985         printk(KERN_DEBUG "libata version " DRV_VERSION " loaded.\n");
6986         return 0;
6987 }
6988
6989 static void __exit ata_exit(void)
6990 {
6991         destroy_workqueue(ata_wq);
6992         destroy_workqueue(ata_aux_wq);
6993 }
6994
6995 subsys_initcall(ata_init);
6996 module_exit(ata_exit);
6997
6998 static unsigned long ratelimit_time;
6999 static DEFINE_SPINLOCK(ata_ratelimit_lock);
7000
7001 int ata_ratelimit(void)
7002 {
7003         int rc;
7004         unsigned long flags;
7005
7006         spin_lock_irqsave(&ata_ratelimit_lock, flags);
7007
7008         if (time_after(jiffies, ratelimit_time)) {
7009                 rc = 1;
7010                 ratelimit_time = jiffies + (HZ/5);
7011         } else
7012                 rc = 0;
7013
7014         spin_unlock_irqrestore(&ata_ratelimit_lock, flags);
7015
7016         return rc;
7017 }
7018
7019 /**
7020  *      ata_wait_register - wait until register value changes
7021  *      @reg: IO-mapped register
7022  *      @mask: Mask to apply to read register value
7023  *      @val: Wait condition
7024  *      @interval_msec: polling interval in milliseconds
7025  *      @timeout_msec: timeout in milliseconds
7026  *
7027  *      Waiting for some bits of register to change is a common
7028  *      operation for ATA controllers.  This function reads 32bit LE
7029  *      IO-mapped register @reg and tests for the following condition.
7030  *
7031  *      (*@reg & mask) != val
7032  *
7033  *      If the condition is met, it returns; otherwise, the process is
7034  *      repeated after @interval_msec until timeout.
7035  *
7036  *      LOCKING:
7037  *      Kernel thread context (may sleep)
7038  *
7039  *      RETURNS:
7040  *      The final register value.
7041  */
7042 u32 ata_wait_register(void __iomem *reg, u32 mask, u32 val,
7043                       unsigned long interval_msec,
7044                       unsigned long timeout_msec)
7045 {
7046         unsigned long timeout;
7047         u32 tmp;
7048
7049         tmp = ioread32(reg);
7050
7051         /* Calculate timeout _after_ the first read to make sure
7052          * preceding writes reach the controller before starting to
7053          * eat away the timeout.
7054          */
7055         timeout = jiffies + (timeout_msec * HZ) / 1000;
7056
7057         while ((tmp & mask) == val && time_before(jiffies, timeout)) {
7058                 msleep(interval_msec);
7059                 tmp = ioread32(reg);
7060         }
7061
7062         return tmp;
7063 }
7064
7065 /*
7066  * Dummy port_ops
7067  */
7068 static void ata_dummy_noret(struct ata_port *ap)        { }
7069 static int ata_dummy_ret0(struct ata_port *ap)          { return 0; }
7070 static void ata_dummy_qc_noret(struct ata_queued_cmd *qc) { }
7071
7072 static u8 ata_dummy_check_status(struct ata_port *ap)
7073 {
7074         return ATA_DRDY;
7075 }
7076
7077 static unsigned int ata_dummy_qc_issue(struct ata_queued_cmd *qc)
7078 {
7079         return AC_ERR_SYSTEM;
7080 }
7081
7082 const struct ata_port_operations ata_dummy_port_ops = {
7083         .check_status           = ata_dummy_check_status,
7084         .check_altstatus        = ata_dummy_check_status,
7085         .dev_select             = ata_noop_dev_select,
7086         .qc_prep                = ata_noop_qc_prep,
7087         .qc_issue               = ata_dummy_qc_issue,
7088         .freeze                 = ata_dummy_noret,
7089         .thaw                   = ata_dummy_noret,
7090         .error_handler          = ata_dummy_noret,
7091         .post_internal_cmd      = ata_dummy_qc_noret,
7092         .irq_clear              = ata_dummy_noret,
7093         .port_start             = ata_dummy_ret0,
7094         .port_stop              = ata_dummy_noret,
7095 };
7096
7097 const struct ata_port_info ata_dummy_port_info = {
7098         .port_ops               = &ata_dummy_port_ops,
7099 };
7100
7101 /*
7102  * libata is essentially a library of internal helper functions for
7103  * low-level ATA host controller drivers.  As such, the API/ABI is
7104  * likely to change as new drivers are added and updated.
7105  * Do not depend on ABI/API stability.
7106  */
7107
7108 EXPORT_SYMBOL_GPL(sata_deb_timing_normal);
7109 EXPORT_SYMBOL_GPL(sata_deb_timing_hotplug);
7110 EXPORT_SYMBOL_GPL(sata_deb_timing_long);
7111 EXPORT_SYMBOL_GPL(ata_dummy_port_ops);
7112 EXPORT_SYMBOL_GPL(ata_dummy_port_info);
7113 EXPORT_SYMBOL_GPL(ata_std_bios_param);
7114 EXPORT_SYMBOL_GPL(ata_std_ports);
7115 EXPORT_SYMBOL_GPL(ata_host_init);
7116 EXPORT_SYMBOL_GPL(ata_host_alloc);
7117 EXPORT_SYMBOL_GPL(ata_host_alloc_pinfo);
7118 EXPORT_SYMBOL_GPL(ata_host_start);
7119 EXPORT_SYMBOL_GPL(ata_host_register);
7120 EXPORT_SYMBOL_GPL(ata_host_activate);
7121 EXPORT_SYMBOL_GPL(ata_host_detach);
7122 EXPORT_SYMBOL_GPL(ata_sg_init);
7123 EXPORT_SYMBOL_GPL(ata_sg_init_one);
7124 EXPORT_SYMBOL_GPL(ata_hsm_move);
7125 EXPORT_SYMBOL_GPL(ata_qc_complete);
7126 EXPORT_SYMBOL_GPL(ata_qc_complete_multiple);
7127 EXPORT_SYMBOL_GPL(ata_qc_issue_prot);
7128 EXPORT_SYMBOL_GPL(ata_tf_load);
7129 EXPORT_SYMBOL_GPL(ata_tf_read);
7130 EXPORT_SYMBOL_GPL(ata_noop_dev_select);
7131 EXPORT_SYMBOL_GPL(ata_std_dev_select);
7132 EXPORT_SYMBOL_GPL(sata_print_link_status);
7133 EXPORT_SYMBOL_GPL(ata_tf_to_fis);
7134 EXPORT_SYMBOL_GPL(ata_tf_from_fis);
7135 EXPORT_SYMBOL_GPL(ata_check_status);
7136 EXPORT_SYMBOL_GPL(ata_altstatus);
7137 EXPORT_SYMBOL_GPL(ata_exec_command);
7138 EXPORT_SYMBOL_GPL(ata_port_start);
7139 EXPORT_SYMBOL_GPL(ata_sff_port_start);
7140 EXPORT_SYMBOL_GPL(ata_interrupt);
7141 EXPORT_SYMBOL_GPL(ata_do_set_mode);
7142 EXPORT_SYMBOL_GPL(ata_data_xfer);
7143 EXPORT_SYMBOL_GPL(ata_data_xfer_noirq);
7144 EXPORT_SYMBOL_GPL(ata_std_qc_defer);
7145 EXPORT_SYMBOL_GPL(ata_qc_prep);
7146 EXPORT_SYMBOL_GPL(ata_dumb_qc_prep);
7147 EXPORT_SYMBOL_GPL(ata_noop_qc_prep);
7148 EXPORT_SYMBOL_GPL(ata_bmdma_setup);
7149 EXPORT_SYMBOL_GPL(ata_bmdma_start);
7150 EXPORT_SYMBOL_GPL(ata_bmdma_irq_clear);
7151 EXPORT_SYMBOL_GPL(ata_bmdma_status);
7152 EXPORT_SYMBOL_GPL(ata_bmdma_stop);
7153 EXPORT_SYMBOL_GPL(ata_bmdma_freeze);
7154 EXPORT_SYMBOL_GPL(ata_bmdma_thaw);
7155 EXPORT_SYMBOL_GPL(ata_bmdma_drive_eh);
7156 EXPORT_SYMBOL_GPL(ata_bmdma_error_handler);
7157 EXPORT_SYMBOL_GPL(ata_bmdma_post_internal_cmd);
7158 EXPORT_SYMBOL_GPL(ata_port_probe);
7159 EXPORT_SYMBOL_GPL(ata_dev_disable);
7160 EXPORT_SYMBOL_GPL(sata_set_spd);
7161 EXPORT_SYMBOL_GPL(sata_link_debounce);
7162 EXPORT_SYMBOL_GPL(sata_link_resume);
7163 EXPORT_SYMBOL_GPL(sata_phy_reset);
7164 EXPORT_SYMBOL_GPL(__sata_phy_reset);
7165 EXPORT_SYMBOL_GPL(ata_bus_reset);
7166 EXPORT_SYMBOL_GPL(ata_std_prereset);
7167 EXPORT_SYMBOL_GPL(ata_std_softreset);
7168 EXPORT_SYMBOL_GPL(sata_link_hardreset);
7169 EXPORT_SYMBOL_GPL(sata_std_hardreset);
7170 EXPORT_SYMBOL_GPL(ata_std_postreset);
7171 EXPORT_SYMBOL_GPL(ata_dev_classify);
7172 EXPORT_SYMBOL_GPL(ata_dev_pair);
7173 EXPORT_SYMBOL_GPL(ata_port_disable);
7174 EXPORT_SYMBOL_GPL(ata_ratelimit);
7175 EXPORT_SYMBOL_GPL(ata_wait_register);
7176 EXPORT_SYMBOL_GPL(ata_busy_sleep);
7177 EXPORT_SYMBOL_GPL(ata_wait_ready);
7178 EXPORT_SYMBOL_GPL(ata_port_queue_task);
7179 EXPORT_SYMBOL_GPL(ata_scsi_ioctl);
7180 EXPORT_SYMBOL_GPL(ata_scsi_queuecmd);
7181 EXPORT_SYMBOL_GPL(ata_scsi_slave_config);
7182 EXPORT_SYMBOL_GPL(ata_scsi_slave_destroy);
7183 EXPORT_SYMBOL_GPL(ata_scsi_change_queue_depth);
7184 EXPORT_SYMBOL_GPL(ata_host_intr);
7185 EXPORT_SYMBOL_GPL(sata_scr_valid);
7186 EXPORT_SYMBOL_GPL(sata_scr_read);
7187 EXPORT_SYMBOL_GPL(sata_scr_write);
7188 EXPORT_SYMBOL_GPL(sata_scr_write_flush);
7189 EXPORT_SYMBOL_GPL(ata_link_online);
7190 EXPORT_SYMBOL_GPL(ata_link_offline);
7191 #ifdef CONFIG_PM
7192 EXPORT_SYMBOL_GPL(ata_host_suspend);
7193 EXPORT_SYMBOL_GPL(ata_host_resume);
7194 #endif /* CONFIG_PM */
7195 EXPORT_SYMBOL_GPL(ata_id_string);
7196 EXPORT_SYMBOL_GPL(ata_id_c_string);
7197 EXPORT_SYMBOL_GPL(ata_id_to_dma_mode);
7198 EXPORT_SYMBOL_GPL(ata_scsi_simulate);
7199
7200 EXPORT_SYMBOL_GPL(ata_pio_need_iordy);
7201 EXPORT_SYMBOL_GPL(ata_timing_compute);
7202 EXPORT_SYMBOL_GPL(ata_timing_merge);
7203
7204 #ifdef CONFIG_PCI
7205 EXPORT_SYMBOL_GPL(pci_test_config_bits);
7206 EXPORT_SYMBOL_GPL(ata_pci_init_sff_host);
7207 EXPORT_SYMBOL_GPL(ata_pci_init_bmdma);
7208 EXPORT_SYMBOL_GPL(ata_pci_prepare_sff_host);
7209 EXPORT_SYMBOL_GPL(ata_pci_init_one);
7210 EXPORT_SYMBOL_GPL(ata_pci_remove_one);
7211 #ifdef CONFIG_PM
7212 EXPORT_SYMBOL_GPL(ata_pci_device_do_suspend);
7213 EXPORT_SYMBOL_GPL(ata_pci_device_do_resume);
7214 EXPORT_SYMBOL_GPL(ata_pci_device_suspend);
7215 EXPORT_SYMBOL_GPL(ata_pci_device_resume);
7216 #endif /* CONFIG_PM */
7217 EXPORT_SYMBOL_GPL(ata_pci_default_filter);
7218 EXPORT_SYMBOL_GPL(ata_pci_clear_simplex);
7219 #endif /* CONFIG_PCI */
7220
7221 EXPORT_SYMBOL_GPL(__ata_ehi_push_desc);
7222 EXPORT_SYMBOL_GPL(ata_ehi_push_desc);
7223 EXPORT_SYMBOL_GPL(ata_ehi_clear_desc);
7224 EXPORT_SYMBOL_GPL(ata_port_desc);
7225 #ifdef CONFIG_PCI
7226 EXPORT_SYMBOL_GPL(ata_port_pbar_desc);
7227 #endif /* CONFIG_PCI */
7228 EXPORT_SYMBOL_GPL(ata_eng_timeout);
7229 EXPORT_SYMBOL_GPL(ata_port_schedule_eh);
7230 EXPORT_SYMBOL_GPL(ata_link_abort);
7231 EXPORT_SYMBOL_GPL(ata_port_abort);
7232 EXPORT_SYMBOL_GPL(ata_port_freeze);
7233 EXPORT_SYMBOL_GPL(ata_eh_freeze_port);
7234 EXPORT_SYMBOL_GPL(ata_eh_thaw_port);
7235 EXPORT_SYMBOL_GPL(ata_eh_qc_complete);
7236 EXPORT_SYMBOL_GPL(ata_eh_qc_retry);
7237 EXPORT_SYMBOL_GPL(ata_do_eh);
7238 EXPORT_SYMBOL_GPL(ata_irq_on);
7239 EXPORT_SYMBOL_GPL(ata_dev_try_classify);
7240
7241 EXPORT_SYMBOL_GPL(ata_cable_40wire);
7242 EXPORT_SYMBOL_GPL(ata_cable_80wire);
7243 EXPORT_SYMBOL_GPL(ata_cable_unknown);
7244 EXPORT_SYMBOL_GPL(ata_cable_sata);