]> pilppa.org Git - linux-2.6-omap-h63xx.git/blob - drivers/ide/ide-iops.c
ide: move ide_read_bcount_and_ireason() to ide-atapi.c
[linux-2.6-omap-h63xx.git] / drivers / ide / ide-iops.c
1 /*
2  *  Copyright (C) 2000-2002     Andre Hedrick <andre@linux-ide.org>
3  *  Copyright (C) 2003          Red Hat
4  *
5  */
6
7 #include <linux/module.h>
8 #include <linux/types.h>
9 #include <linux/string.h>
10 #include <linux/kernel.h>
11 #include <linux/timer.h>
12 #include <linux/mm.h>
13 #include <linux/interrupt.h>
14 #include <linux/major.h>
15 #include <linux/errno.h>
16 #include <linux/genhd.h>
17 #include <linux/blkpg.h>
18 #include <linux/slab.h>
19 #include <linux/pci.h>
20 #include <linux/delay.h>
21 #include <linux/ide.h>
22 #include <linux/bitops.h>
23 #include <linux/nmi.h>
24
25 #include <asm/byteorder.h>
26 #include <asm/irq.h>
27 #include <asm/uaccess.h>
28 #include <asm/io.h>
29
30 /*
31  *      Conventional PIO operations for ATA devices
32  */
33
34 static u8 ide_inb (unsigned long port)
35 {
36         return (u8) inb(port);
37 }
38
39 static void ide_outb (u8 val, unsigned long port)
40 {
41         outb(val, port);
42 }
43
44 /*
45  *      MMIO operations, typically used for SATA controllers
46  */
47
48 static u8 ide_mm_inb (unsigned long port)
49 {
50         return (u8) readb((void __iomem *) port);
51 }
52
53 static void ide_mm_outb (u8 value, unsigned long port)
54 {
55         writeb(value, (void __iomem *) port);
56 }
57
58 void SELECT_DRIVE (ide_drive_t *drive)
59 {
60         ide_hwif_t *hwif = drive->hwif;
61         const struct ide_port_ops *port_ops = hwif->port_ops;
62         ide_task_t task;
63
64         if (port_ops && port_ops->selectproc)
65                 port_ops->selectproc(drive);
66
67         memset(&task, 0, sizeof(task));
68         task.tf_flags = IDE_TFLAG_OUT_DEVICE;
69
70         drive->hwif->tp_ops->tf_load(drive, &task);
71 }
72
73 void SELECT_MASK(ide_drive_t *drive, int mask)
74 {
75         const struct ide_port_ops *port_ops = drive->hwif->port_ops;
76
77         if (port_ops && port_ops->maskproc)
78                 port_ops->maskproc(drive, mask);
79 }
80
81 void ide_exec_command(ide_hwif_t *hwif, u8 cmd)
82 {
83         if (hwif->host_flags & IDE_HFLAG_MMIO)
84                 writeb(cmd, (void __iomem *)hwif->io_ports.command_addr);
85         else
86                 outb(cmd, hwif->io_ports.command_addr);
87 }
88 EXPORT_SYMBOL_GPL(ide_exec_command);
89
90 u8 ide_read_status(ide_hwif_t *hwif)
91 {
92         if (hwif->host_flags & IDE_HFLAG_MMIO)
93                 return readb((void __iomem *)hwif->io_ports.status_addr);
94         else
95                 return inb(hwif->io_ports.status_addr);
96 }
97 EXPORT_SYMBOL_GPL(ide_read_status);
98
99 u8 ide_read_altstatus(ide_hwif_t *hwif)
100 {
101         if (hwif->host_flags & IDE_HFLAG_MMIO)
102                 return readb((void __iomem *)hwif->io_ports.ctl_addr);
103         else
104                 return inb(hwif->io_ports.ctl_addr);
105 }
106 EXPORT_SYMBOL_GPL(ide_read_altstatus);
107
108 void ide_set_irq(ide_hwif_t *hwif, int on)
109 {
110         u8 ctl = ATA_DEVCTL_OBS;
111
112         if (on == 4) { /* hack for SRST */
113                 ctl |= 4;
114                 on &= ~4;
115         }
116
117         ctl |= on ? 0 : 2;
118
119         if (hwif->host_flags & IDE_HFLAG_MMIO)
120                 writeb(ctl, (void __iomem *)hwif->io_ports.ctl_addr);
121         else
122                 outb(ctl, hwif->io_ports.ctl_addr);
123 }
124 EXPORT_SYMBOL_GPL(ide_set_irq);
125
126 void ide_tf_load(ide_drive_t *drive, ide_task_t *task)
127 {
128         ide_hwif_t *hwif = drive->hwif;
129         struct ide_io_ports *io_ports = &hwif->io_ports;
130         struct ide_taskfile *tf = &task->tf;
131         void (*tf_outb)(u8 addr, unsigned long port);
132         u8 mmio = (hwif->host_flags & IDE_HFLAG_MMIO) ? 1 : 0;
133         u8 HIHI = (task->tf_flags & IDE_TFLAG_LBA48) ? 0xE0 : 0xEF;
134
135         if (mmio)
136                 tf_outb = ide_mm_outb;
137         else
138                 tf_outb = ide_outb;
139
140         if (task->tf_flags & IDE_TFLAG_FLAGGED)
141                 HIHI = 0xFF;
142
143         if (task->tf_flags & IDE_TFLAG_OUT_DATA) {
144                 u16 data = (tf->hob_data << 8) | tf->data;
145
146                 if (mmio)
147                         writew(data, (void __iomem *)io_ports->data_addr);
148                 else
149                         outw(data, io_ports->data_addr);
150         }
151
152         if (task->tf_flags & IDE_TFLAG_OUT_HOB_FEATURE)
153                 tf_outb(tf->hob_feature, io_ports->feature_addr);
154         if (task->tf_flags & IDE_TFLAG_OUT_HOB_NSECT)
155                 tf_outb(tf->hob_nsect, io_ports->nsect_addr);
156         if (task->tf_flags & IDE_TFLAG_OUT_HOB_LBAL)
157                 tf_outb(tf->hob_lbal, io_ports->lbal_addr);
158         if (task->tf_flags & IDE_TFLAG_OUT_HOB_LBAM)
159                 tf_outb(tf->hob_lbam, io_ports->lbam_addr);
160         if (task->tf_flags & IDE_TFLAG_OUT_HOB_LBAH)
161                 tf_outb(tf->hob_lbah, io_ports->lbah_addr);
162
163         if (task->tf_flags & IDE_TFLAG_OUT_FEATURE)
164                 tf_outb(tf->feature, io_ports->feature_addr);
165         if (task->tf_flags & IDE_TFLAG_OUT_NSECT)
166                 tf_outb(tf->nsect, io_ports->nsect_addr);
167         if (task->tf_flags & IDE_TFLAG_OUT_LBAL)
168                 tf_outb(tf->lbal, io_ports->lbal_addr);
169         if (task->tf_flags & IDE_TFLAG_OUT_LBAM)
170                 tf_outb(tf->lbam, io_ports->lbam_addr);
171         if (task->tf_flags & IDE_TFLAG_OUT_LBAH)
172                 tf_outb(tf->lbah, io_ports->lbah_addr);
173
174         if (task->tf_flags & IDE_TFLAG_OUT_DEVICE)
175                 tf_outb((tf->device & HIHI) | drive->select,
176                          io_ports->device_addr);
177 }
178 EXPORT_SYMBOL_GPL(ide_tf_load);
179
180 void ide_tf_read(ide_drive_t *drive, ide_task_t *task)
181 {
182         ide_hwif_t *hwif = drive->hwif;
183         struct ide_io_ports *io_ports = &hwif->io_ports;
184         struct ide_taskfile *tf = &task->tf;
185         void (*tf_outb)(u8 addr, unsigned long port);
186         u8 (*tf_inb)(unsigned long port);
187         u8 mmio = (hwif->host_flags & IDE_HFLAG_MMIO) ? 1 : 0;
188
189         if (mmio) {
190                 tf_outb = ide_mm_outb;
191                 tf_inb  = ide_mm_inb;
192         } else {
193                 tf_outb = ide_outb;
194                 tf_inb  = ide_inb;
195         }
196
197         if (task->tf_flags & IDE_TFLAG_IN_DATA) {
198                 u16 data;
199
200                 if (mmio)
201                         data = readw((void __iomem *)io_ports->data_addr);
202                 else
203                         data = inw(io_ports->data_addr);
204
205                 tf->data = data & 0xff;
206                 tf->hob_data = (data >> 8) & 0xff;
207         }
208
209         /* be sure we're looking at the low order bits */
210         tf_outb(ATA_DEVCTL_OBS & ~0x80, io_ports->ctl_addr);
211
212         if (task->tf_flags & IDE_TFLAG_IN_FEATURE)
213                 tf->feature = tf_inb(io_ports->feature_addr);
214         if (task->tf_flags & IDE_TFLAG_IN_NSECT)
215                 tf->nsect  = tf_inb(io_ports->nsect_addr);
216         if (task->tf_flags & IDE_TFLAG_IN_LBAL)
217                 tf->lbal   = tf_inb(io_ports->lbal_addr);
218         if (task->tf_flags & IDE_TFLAG_IN_LBAM)
219                 tf->lbam   = tf_inb(io_ports->lbam_addr);
220         if (task->tf_flags & IDE_TFLAG_IN_LBAH)
221                 tf->lbah   = tf_inb(io_ports->lbah_addr);
222         if (task->tf_flags & IDE_TFLAG_IN_DEVICE)
223                 tf->device = tf_inb(io_ports->device_addr);
224
225         if (task->tf_flags & IDE_TFLAG_LBA48) {
226                 tf_outb(ATA_DEVCTL_OBS | 0x80, io_ports->ctl_addr);
227
228                 if (task->tf_flags & IDE_TFLAG_IN_HOB_FEATURE)
229                         tf->hob_feature = tf_inb(io_ports->feature_addr);
230                 if (task->tf_flags & IDE_TFLAG_IN_HOB_NSECT)
231                         tf->hob_nsect   = tf_inb(io_ports->nsect_addr);
232                 if (task->tf_flags & IDE_TFLAG_IN_HOB_LBAL)
233                         tf->hob_lbal    = tf_inb(io_ports->lbal_addr);
234                 if (task->tf_flags & IDE_TFLAG_IN_HOB_LBAM)
235                         tf->hob_lbam    = tf_inb(io_ports->lbam_addr);
236                 if (task->tf_flags & IDE_TFLAG_IN_HOB_LBAH)
237                         tf->hob_lbah    = tf_inb(io_ports->lbah_addr);
238         }
239 }
240 EXPORT_SYMBOL_GPL(ide_tf_read);
241
242 /*
243  * Some localbus EIDE interfaces require a special access sequence
244  * when using 32-bit I/O instructions to transfer data.  We call this
245  * the "vlb_sync" sequence, which consists of three successive reads
246  * of the sector count register location, with interrupts disabled
247  * to ensure that the reads all happen together.
248  */
249 static void ata_vlb_sync(unsigned long port)
250 {
251         (void)inb(port);
252         (void)inb(port);
253         (void)inb(port);
254 }
255
256 /*
257  * This is used for most PIO data transfers *from* the IDE interface
258  *
259  * These routines will round up any request for an odd number of bytes,
260  * so if an odd len is specified, be sure that there's at least one
261  * extra byte allocated for the buffer.
262  */
263 void ide_input_data(ide_drive_t *drive, struct request *rq, void *buf,
264                     unsigned int len)
265 {
266         ide_hwif_t *hwif = drive->hwif;
267         struct ide_io_ports *io_ports = &hwif->io_ports;
268         unsigned long data_addr = io_ports->data_addr;
269         u8 io_32bit = drive->io_32bit;
270         u8 mmio = (hwif->host_flags & IDE_HFLAG_MMIO) ? 1 : 0;
271
272         len++;
273
274         if (io_32bit) {
275                 unsigned long uninitialized_var(flags);
276
277                 if ((io_32bit & 2) && !mmio) {
278                         local_irq_save(flags);
279                         ata_vlb_sync(io_ports->nsect_addr);
280                 }
281
282                 if (mmio)
283                         __ide_mm_insl((void __iomem *)data_addr, buf, len / 4);
284                 else
285                         insl(data_addr, buf, len / 4);
286
287                 if ((io_32bit & 2) && !mmio)
288                         local_irq_restore(flags);
289
290                 if ((len & 3) >= 2) {
291                         if (mmio)
292                                 __ide_mm_insw((void __iomem *)data_addr,
293                                                 (u8 *)buf + (len & ~3), 1);
294                         else
295                                 insw(data_addr, (u8 *)buf + (len & ~3), 1);
296                 }
297         } else {
298                 if (mmio)
299                         __ide_mm_insw((void __iomem *)data_addr, buf, len / 2);
300                 else
301                         insw(data_addr, buf, len / 2);
302         }
303 }
304 EXPORT_SYMBOL_GPL(ide_input_data);
305
306 /*
307  * This is used for most PIO data transfers *to* the IDE interface
308  */
309 void ide_output_data(ide_drive_t *drive, struct request *rq, void *buf,
310                      unsigned int len)
311 {
312         ide_hwif_t *hwif = drive->hwif;
313         struct ide_io_ports *io_ports = &hwif->io_ports;
314         unsigned long data_addr = io_ports->data_addr;
315         u8 io_32bit = drive->io_32bit;
316         u8 mmio = (hwif->host_flags & IDE_HFLAG_MMIO) ? 1 : 0;
317
318         len++;
319
320         if (io_32bit) {
321                 unsigned long uninitialized_var(flags);
322
323                 if ((io_32bit & 2) && !mmio) {
324                         local_irq_save(flags);
325                         ata_vlb_sync(io_ports->nsect_addr);
326                 }
327
328                 if (mmio)
329                         __ide_mm_outsl((void __iomem *)data_addr, buf, len / 4);
330                 else
331                         outsl(data_addr, buf, len / 4);
332
333                 if ((io_32bit & 2) && !mmio)
334                         local_irq_restore(flags);
335
336                 if ((len & 3) >= 2) {
337                         if (mmio)
338                                 __ide_mm_outsw((void __iomem *)data_addr,
339                                                  (u8 *)buf + (len & ~3), 1);
340                         else
341                                 outsw(data_addr, (u8 *)buf + (len & ~3), 1);
342                 }
343         } else {
344                 if (mmio)
345                         __ide_mm_outsw((void __iomem *)data_addr, buf, len / 2);
346                 else
347                         outsw(data_addr, buf, len / 2);
348         }
349 }
350 EXPORT_SYMBOL_GPL(ide_output_data);
351
352 u8 ide_read_error(ide_drive_t *drive)
353 {
354         ide_task_t task;
355
356         memset(&task, 0, sizeof(task));
357         task.tf_flags = IDE_TFLAG_IN_FEATURE;
358
359         drive->hwif->tp_ops->tf_read(drive, &task);
360
361         return task.tf.error;
362 }
363 EXPORT_SYMBOL_GPL(ide_read_error);
364
365 const struct ide_tp_ops default_tp_ops = {
366         .exec_command           = ide_exec_command,
367         .read_status            = ide_read_status,
368         .read_altstatus         = ide_read_altstatus,
369
370         .set_irq                = ide_set_irq,
371
372         .tf_load                = ide_tf_load,
373         .tf_read                = ide_tf_read,
374
375         .input_data             = ide_input_data,
376         .output_data            = ide_output_data,
377 };
378
379 void ide_fix_driveid(u16 *id)
380 {
381 #ifndef __LITTLE_ENDIAN
382 # ifdef __BIG_ENDIAN
383         int i;
384
385         for (i = 0; i < 256; i++)
386                 id[i] = __le16_to_cpu(id[i]);
387 # else
388 #  error "Please fix <asm/byteorder.h>"
389 # endif
390 #endif
391 }
392
393 /*
394  * ide_fixstring() cleans up and (optionally) byte-swaps a text string,
395  * removing leading/trailing blanks and compressing internal blanks.
396  * It is primarily used to tidy up the model name/number fields as
397  * returned by the ATA_CMD_ID_ATA[PI] commands.
398  */
399
400 void ide_fixstring (u8 *s, const int bytecount, const int byteswap)
401 {
402         u8 *p, *end = &s[bytecount & ~1]; /* bytecount must be even */
403
404         if (byteswap) {
405                 /* convert from big-endian to host byte order */
406                 for (p = s ; p != end ; p += 2)
407                         be16_to_cpus((u16 *) p);
408         }
409
410         /* strip leading blanks */
411         p = s;
412         while (s != end && *s == ' ')
413                 ++s;
414         /* compress internal blanks and strip trailing blanks */
415         while (s != end && *s) {
416                 if (*s++ != ' ' || (s != end && *s && *s != ' '))
417                         *p++ = *(s-1);
418         }
419         /* wipe out trailing garbage */
420         while (p != end)
421                 *p++ = '\0';
422 }
423
424 EXPORT_SYMBOL(ide_fixstring);
425
426 /*
427  * This routine busy-waits for the drive status to be not "busy".
428  * It then checks the status for all of the "good" bits and none
429  * of the "bad" bits, and if all is okay it returns 0.  All other
430  * cases return error -- caller may then invoke ide_error().
431  *
432  * This routine should get fixed to not hog the cpu during extra long waits..
433  * That could be done by busy-waiting for the first jiffy or two, and then
434  * setting a timer to wake up at half second intervals thereafter,
435  * until timeout is achieved, before timing out.
436  */
437 static int __ide_wait_stat(ide_drive_t *drive, u8 good, u8 bad, unsigned long timeout, u8 *rstat)
438 {
439         ide_hwif_t *hwif = drive->hwif;
440         const struct ide_tp_ops *tp_ops = hwif->tp_ops;
441         unsigned long flags;
442         int i;
443         u8 stat;
444
445         udelay(1);      /* spec allows drive 400ns to assert "BUSY" */
446         stat = tp_ops->read_status(hwif);
447
448         if (stat & ATA_BUSY) {
449                 local_save_flags(flags);
450                 local_irq_enable_in_hardirq();
451                 timeout += jiffies;
452                 while ((stat = tp_ops->read_status(hwif)) & ATA_BUSY) {
453                         if (time_after(jiffies, timeout)) {
454                                 /*
455                                  * One last read after the timeout in case
456                                  * heavy interrupt load made us not make any
457                                  * progress during the timeout..
458                                  */
459                                 stat = tp_ops->read_status(hwif);
460                                 if ((stat & ATA_BUSY) == 0)
461                                         break;
462
463                                 local_irq_restore(flags);
464                                 *rstat = stat;
465                                 return -EBUSY;
466                         }
467                 }
468                 local_irq_restore(flags);
469         }
470         /*
471          * Allow status to settle, then read it again.
472          * A few rare drives vastly violate the 400ns spec here,
473          * so we'll wait up to 10usec for a "good" status
474          * rather than expensively fail things immediately.
475          * This fix courtesy of Matthew Faupel & Niccolo Rigacci.
476          */
477         for (i = 0; i < 10; i++) {
478                 udelay(1);
479                 stat = tp_ops->read_status(hwif);
480
481                 if (OK_STAT(stat, good, bad)) {
482                         *rstat = stat;
483                         return 0;
484                 }
485         }
486         *rstat = stat;
487         return -EFAULT;
488 }
489
490 /*
491  * In case of error returns error value after doing "*startstop = ide_error()".
492  * The caller should return the updated value of "startstop" in this case,
493  * "startstop" is unchanged when the function returns 0.
494  */
495 int ide_wait_stat(ide_startstop_t *startstop, ide_drive_t *drive, u8 good, u8 bad, unsigned long timeout)
496 {
497         int err;
498         u8 stat;
499
500         /* bail early if we've exceeded max_failures */
501         if (drive->max_failures && (drive->failures > drive->max_failures)) {
502                 *startstop = ide_stopped;
503                 return 1;
504         }
505
506         err = __ide_wait_stat(drive, good, bad, timeout, &stat);
507
508         if (err) {
509                 char *s = (err == -EBUSY) ? "status timeout" : "status error";
510                 *startstop = ide_error(drive, s, stat);
511         }
512
513         return err;
514 }
515
516 EXPORT_SYMBOL(ide_wait_stat);
517
518 /**
519  *      ide_in_drive_list       -       look for drive in black/white list
520  *      @id: drive identifier
521  *      @table: list to inspect
522  *
523  *      Look for a drive in the blacklist and the whitelist tables
524  *      Returns 1 if the drive is found in the table.
525  */
526
527 int ide_in_drive_list(u16 *id, const struct drive_list_entry *table)
528 {
529         for ( ; table->id_model; table++)
530                 if ((!strcmp(table->id_model, (char *)&id[ATA_ID_PROD])) &&
531                     (!table->id_firmware ||
532                      strstr((char *)&id[ATA_ID_FW_REV], table->id_firmware)))
533                         return 1;
534         return 0;
535 }
536
537 EXPORT_SYMBOL_GPL(ide_in_drive_list);
538
539 /*
540  * Early UDMA66 devices don't set bit14 to 1, only bit13 is valid.
541  * We list them here and depend on the device side cable detection for them.
542  *
543  * Some optical devices with the buggy firmwares have the same problem.
544  */
545 static const struct drive_list_entry ivb_list[] = {
546         { "QUANTUM FIREBALLlct10 05"    , "A03.0900"    },
547         { "TSSTcorp CDDVDW SH-S202J"    , "SB00"        },
548         { "TSSTcorp CDDVDW SH-S202J"    , "SB01"        },
549         { "TSSTcorp CDDVDW SH-S202N"    , "SB00"        },
550         { "TSSTcorp CDDVDW SH-S202N"    , "SB01"        },
551         { "TSSTcorp CDDVDW SH-S202H"    , "SB00"        },
552         { "TSSTcorp CDDVDW SH-S202H"    , "SB01"        },
553         { "SAMSUNG SP0822N"             , "WA100-10"    },
554         { NULL                          , NULL          }
555 };
556
557 /*
558  *  All hosts that use the 80c ribbon must use!
559  *  The name is derived from upper byte of word 93 and the 80c ribbon.
560  */
561 u8 eighty_ninty_three (ide_drive_t *drive)
562 {
563         ide_hwif_t *hwif = drive->hwif;
564         u16 *id = drive->id;
565         int ivb = ide_in_drive_list(id, ivb_list);
566
567         if (hwif->cbl == ATA_CBL_PATA40_SHORT)
568                 return 1;
569
570         if (ivb)
571                 printk(KERN_DEBUG "%s: skipping word 93 validity check\n",
572                                   drive->name);
573
574         if (ata_id_is_sata(id) && !ivb)
575                 return 1;
576
577         if (hwif->cbl != ATA_CBL_PATA80 && !ivb)
578                 goto no_80w;
579
580         /*
581          * FIXME:
582          * - change master/slave IDENTIFY order
583          * - force bit13 (80c cable present) check also for !ivb devices
584          *   (unless the slave device is pre-ATA3)
585          */
586         if ((id[ATA_ID_HW_CONFIG] & 0x4000) ||
587             (ivb && (id[ATA_ID_HW_CONFIG] & 0x2000)))
588                 return 1;
589
590 no_80w:
591         if (drive->dev_flags & IDE_DFLAG_UDMA33_WARNED)
592                 return 0;
593
594         printk(KERN_WARNING "%s: %s side 80-wire cable detection failed, "
595                             "limiting max speed to UDMA33\n",
596                             drive->name,
597                             hwif->cbl == ATA_CBL_PATA80 ? "drive" : "host");
598
599         drive->dev_flags |= IDE_DFLAG_UDMA33_WARNED;
600
601         return 0;
602 }
603
604 int ide_driveid_update(ide_drive_t *drive)
605 {
606         ide_hwif_t *hwif = drive->hwif;
607         const struct ide_tp_ops *tp_ops = hwif->tp_ops;
608         u16 *id;
609         unsigned long flags;
610         u8 stat;
611
612         /*
613          * Re-read drive->id for possible DMA mode
614          * change (copied from ide-probe.c)
615          */
616
617         SELECT_MASK(drive, 1);
618         tp_ops->set_irq(hwif, 0);
619         msleep(50);
620         tp_ops->exec_command(hwif, ATA_CMD_ID_ATA);
621
622         if (ide_busy_sleep(hwif, WAIT_WORSTCASE, 1)) {
623                 SELECT_MASK(drive, 0);
624                 return 0;
625         }
626
627         msleep(50);     /* wait for IRQ and ATA_DRQ */
628         stat = tp_ops->read_status(hwif);
629
630         if (!OK_STAT(stat, ATA_DRQ, BAD_R_STAT)) {
631                 SELECT_MASK(drive, 0);
632                 printk("%s: CHECK for good STATUS\n", drive->name);
633                 return 0;
634         }
635         local_irq_save(flags);
636         SELECT_MASK(drive, 0);
637         id = kmalloc(SECTOR_SIZE, GFP_ATOMIC);
638         if (!id) {
639                 local_irq_restore(flags);
640                 return 0;
641         }
642         tp_ops->input_data(drive, NULL, id, SECTOR_SIZE);
643         (void)tp_ops->read_status(hwif);        /* clear drive IRQ */
644         local_irq_enable();
645         local_irq_restore(flags);
646         ide_fix_driveid(id);
647
648         drive->id[ATA_ID_UDMA_MODES]  = id[ATA_ID_UDMA_MODES];
649         drive->id[ATA_ID_MWDMA_MODES] = id[ATA_ID_MWDMA_MODES];
650         drive->id[ATA_ID_SWDMA_MODES] = id[ATA_ID_SWDMA_MODES];
651         /* anything more ? */
652
653         kfree(id);
654
655         if ((drive->dev_flags & IDE_DFLAG_USING_DMA) && ide_id_dma_bug(drive))
656                 ide_dma_off(drive);
657
658         return 1;
659 }
660
661 int ide_config_drive_speed(ide_drive_t *drive, u8 speed)
662 {
663         ide_hwif_t *hwif = drive->hwif;
664         const struct ide_tp_ops *tp_ops = hwif->tp_ops;
665         u16 *id = drive->id, i;
666         int error = 0;
667         u8 stat;
668         ide_task_t task;
669
670 #ifdef CONFIG_BLK_DEV_IDEDMA
671         if (hwif->dma_ops)      /* check if host supports DMA */
672                 hwif->dma_ops->dma_host_set(drive, 0);
673 #endif
674
675         /* Skip setting PIO flow-control modes on pre-EIDE drives */
676         if ((speed & 0xf8) == XFER_PIO_0 && ata_id_has_iordy(drive->id) == 0)
677                 goto skip;
678
679         /*
680          * Don't use ide_wait_cmd here - it will
681          * attempt to set_geometry and recalibrate,
682          * but for some reason these don't work at
683          * this point (lost interrupt).
684          */
685         /*
686          * Select the drive, and issue the SETFEATURES command
687          */
688         disable_irq_nosync(hwif->irq);
689         
690         /*
691          *      FIXME: we race against the running IRQ here if
692          *      this is called from non IRQ context. If we use
693          *      disable_irq() we hang on the error path. Work
694          *      is needed.
695          */
696          
697         udelay(1);
698         SELECT_DRIVE(drive);
699         SELECT_MASK(drive, 1);
700         udelay(1);
701         tp_ops->set_irq(hwif, 0);
702
703         memset(&task, 0, sizeof(task));
704         task.tf_flags = IDE_TFLAG_OUT_FEATURE | IDE_TFLAG_OUT_NSECT;
705         task.tf.feature = SETFEATURES_XFER;
706         task.tf.nsect   = speed;
707
708         tp_ops->tf_load(drive, &task);
709
710         tp_ops->exec_command(hwif, ATA_CMD_SET_FEATURES);
711
712         if (drive->quirk_list == 2)
713                 tp_ops->set_irq(hwif, 1);
714
715         error = __ide_wait_stat(drive, drive->ready_stat,
716                                 ATA_BUSY | ATA_DRQ | ATA_ERR,
717                                 WAIT_CMD, &stat);
718
719         SELECT_MASK(drive, 0);
720
721         enable_irq(hwif->irq);
722
723         if (error) {
724                 (void) ide_dump_status(drive, "set_drive_speed_status", stat);
725                 return error;
726         }
727
728         id[ATA_ID_UDMA_MODES]  &= ~0xFF00;
729         id[ATA_ID_MWDMA_MODES] &= ~0x0F00;
730         id[ATA_ID_SWDMA_MODES] &= ~0x0F00;
731
732  skip:
733 #ifdef CONFIG_BLK_DEV_IDEDMA
734         if (speed >= XFER_SW_DMA_0 && (drive->dev_flags & IDE_DFLAG_USING_DMA))
735                 hwif->dma_ops->dma_host_set(drive, 1);
736         else if (hwif->dma_ops) /* check if host supports DMA */
737                 ide_dma_off_quietly(drive);
738 #endif
739
740         if (speed >= XFER_UDMA_0) {
741                 i = 1 << (speed - XFER_UDMA_0);
742                 id[ATA_ID_UDMA_MODES] |= (i << 8 | i);
743         } else if (speed >= XFER_MW_DMA_0) {
744                 i = 1 << (speed - XFER_MW_DMA_0);
745                 id[ATA_ID_MWDMA_MODES] |= (i << 8 | i);
746         } else if (speed >= XFER_SW_DMA_0) {
747                 i = 1 << (speed - XFER_SW_DMA_0);
748                 id[ATA_ID_SWDMA_MODES] |= (i << 8 | i);
749         }
750
751         if (!drive->init_speed)
752                 drive->init_speed = speed;
753         drive->current_speed = speed;
754         return error;
755 }
756
757 /*
758  * This should get invoked any time we exit the driver to
759  * wait for an interrupt response from a drive.  handler() points
760  * at the appropriate code to handle the next interrupt, and a
761  * timer is started to prevent us from waiting forever in case
762  * something goes wrong (see the ide_timer_expiry() handler later on).
763  *
764  * See also ide_execute_command
765  */
766 static void __ide_set_handler (ide_drive_t *drive, ide_handler_t *handler,
767                       unsigned int timeout, ide_expiry_t *expiry)
768 {
769         ide_hwif_t *hwif = drive->hwif;
770
771         BUG_ON(hwif->handler);
772         hwif->handler           = handler;
773         hwif->expiry            = expiry;
774         hwif->timer.expires     = jiffies + timeout;
775         hwif->req_gen_timer     = hwif->req_gen;
776         add_timer(&hwif->timer);
777 }
778
779 void ide_set_handler (ide_drive_t *drive, ide_handler_t *handler,
780                       unsigned int timeout, ide_expiry_t *expiry)
781 {
782         ide_hwif_t *hwif = drive->hwif;
783         unsigned long flags;
784
785         spin_lock_irqsave(&hwif->lock, flags);
786         __ide_set_handler(drive, handler, timeout, expiry);
787         spin_unlock_irqrestore(&hwif->lock, flags);
788 }
789
790 EXPORT_SYMBOL(ide_set_handler);
791  
792 /**
793  *      ide_execute_command     -       execute an IDE command
794  *      @drive: IDE drive to issue the command against
795  *      @command: command byte to write
796  *      @handler: handler for next phase
797  *      @timeout: timeout for command
798  *      @expiry:  handler to run on timeout
799  *
800  *      Helper function to issue an IDE command. This handles the
801  *      atomicity requirements, command timing and ensures that the 
802  *      handler and IRQ setup do not race. All IDE command kick off
803  *      should go via this function or do equivalent locking.
804  */
805
806 void ide_execute_command(ide_drive_t *drive, u8 cmd, ide_handler_t *handler,
807                          unsigned timeout, ide_expiry_t *expiry)
808 {
809         ide_hwif_t *hwif = drive->hwif;
810         unsigned long flags;
811
812         spin_lock_irqsave(&hwif->lock, flags);
813         __ide_set_handler(drive, handler, timeout, expiry);
814         hwif->tp_ops->exec_command(hwif, cmd);
815         /*
816          * Drive takes 400nS to respond, we must avoid the IRQ being
817          * serviced before that.
818          *
819          * FIXME: we could skip this delay with care on non shared devices
820          */
821         ndelay(400);
822         spin_unlock_irqrestore(&hwif->lock, flags);
823 }
824 EXPORT_SYMBOL(ide_execute_command);
825
826 void ide_execute_pkt_cmd(ide_drive_t *drive)
827 {
828         ide_hwif_t *hwif = drive->hwif;
829         unsigned long flags;
830
831         spin_lock_irqsave(&hwif->lock, flags);
832         hwif->tp_ops->exec_command(hwif, ATA_CMD_PACKET);
833         ndelay(400);
834         spin_unlock_irqrestore(&hwif->lock, flags);
835 }
836 EXPORT_SYMBOL_GPL(ide_execute_pkt_cmd);
837
838 static inline void ide_complete_drive_reset(ide_drive_t *drive, int err)
839 {
840         struct request *rq = drive->hwif->rq;
841
842         if (rq && blk_special_request(rq) && rq->cmd[0] == REQ_DRIVE_RESET)
843                 ide_end_request(drive, err ? err : 1, 0);
844 }
845
846 /* needed below */
847 static ide_startstop_t do_reset1 (ide_drive_t *, int);
848
849 /*
850  * atapi_reset_pollfunc() gets invoked to poll the interface for completion every 50ms
851  * during an atapi drive reset operation. If the drive has not yet responded,
852  * and we have not yet hit our maximum waiting time, then the timer is restarted
853  * for another 50ms.
854  */
855 static ide_startstop_t atapi_reset_pollfunc (ide_drive_t *drive)
856 {
857         ide_hwif_t *hwif = drive->hwif;
858         u8 stat;
859
860         SELECT_DRIVE(drive);
861         udelay (10);
862         stat = hwif->tp_ops->read_status(hwif);
863
864         if (OK_STAT(stat, 0, ATA_BUSY))
865                 printk("%s: ATAPI reset complete\n", drive->name);
866         else {
867                 if (time_before(jiffies, hwif->poll_timeout)) {
868                         ide_set_handler(drive, &atapi_reset_pollfunc, HZ/20, NULL);
869                         /* continue polling */
870                         return ide_started;
871                 }
872                 /* end of polling */
873                 hwif->polling = 0;
874                 printk("%s: ATAPI reset timed-out, status=0x%02x\n",
875                                 drive->name, stat);
876                 /* do it the old fashioned way */
877                 return do_reset1(drive, 1);
878         }
879         /* done polling */
880         hwif->polling = 0;
881         ide_complete_drive_reset(drive, 0);
882         return ide_stopped;
883 }
884
885 static void ide_reset_report_error(ide_hwif_t *hwif, u8 err)
886 {
887         static const char *err_master_vals[] =
888                 { NULL, "passed", "formatter device error",
889                   "sector buffer error", "ECC circuitry error",
890                   "controlling MPU error" };
891
892         u8 err_master = err & 0x7f;
893
894         printk(KERN_ERR "%s: reset: master: ", hwif->name);
895         if (err_master && err_master < 6)
896                 printk(KERN_CONT "%s", err_master_vals[err_master]);
897         else
898                 printk(KERN_CONT "error (0x%02x?)", err);
899         if (err & 0x80)
900                 printk(KERN_CONT "; slave: failed");
901         printk(KERN_CONT "\n");
902 }
903
904 /*
905  * reset_pollfunc() gets invoked to poll the interface for completion every 50ms
906  * during an ide reset operation. If the drives have not yet responded,
907  * and we have not yet hit our maximum waiting time, then the timer is restarted
908  * for another 50ms.
909  */
910 static ide_startstop_t reset_pollfunc (ide_drive_t *drive)
911 {
912         ide_hwif_t *hwif = drive->hwif;
913         const struct ide_port_ops *port_ops = hwif->port_ops;
914         u8 tmp;
915         int err = 0;
916
917         if (port_ops && port_ops->reset_poll) {
918                 err = port_ops->reset_poll(drive);
919                 if (err) {
920                         printk(KERN_ERR "%s: host reset_poll failure for %s.\n",
921                                 hwif->name, drive->name);
922                         goto out;
923                 }
924         }
925
926         tmp = hwif->tp_ops->read_status(hwif);
927
928         if (!OK_STAT(tmp, 0, ATA_BUSY)) {
929                 if (time_before(jiffies, hwif->poll_timeout)) {
930                         ide_set_handler(drive, &reset_pollfunc, HZ/20, NULL);
931                         /* continue polling */
932                         return ide_started;
933                 }
934                 printk("%s: reset timed-out, status=0x%02x\n", hwif->name, tmp);
935                 drive->failures++;
936                 err = -EIO;
937         } else  {
938                 tmp = ide_read_error(drive);
939
940                 if (tmp == 1) {
941                         printk(KERN_INFO "%s: reset: success\n", hwif->name);
942                         drive->failures = 0;
943                 } else {
944                         ide_reset_report_error(hwif, tmp);
945                         drive->failures++;
946                         err = -EIO;
947                 }
948         }
949 out:
950         hwif->polling = 0;      /* done polling */
951         ide_complete_drive_reset(drive, err);
952         return ide_stopped;
953 }
954
955 static void ide_disk_pre_reset(ide_drive_t *drive)
956 {
957         int legacy = (drive->id[ATA_ID_CFS_ENABLE_2] & 0x0400) ? 0 : 1;
958
959         drive->special.all = 0;
960         drive->special.b.set_geometry = legacy;
961         drive->special.b.recalibrate  = legacy;
962
963         drive->mult_count = 0;
964         drive->dev_flags &= ~IDE_DFLAG_PARKED;
965
966         if ((drive->dev_flags & IDE_DFLAG_KEEP_SETTINGS) == 0 &&
967             (drive->dev_flags & IDE_DFLAG_USING_DMA) == 0)
968                 drive->mult_req = 0;
969
970         if (drive->mult_req != drive->mult_count)
971                 drive->special.b.set_multmode = 1;
972 }
973
974 static void pre_reset(ide_drive_t *drive)
975 {
976         const struct ide_port_ops *port_ops = drive->hwif->port_ops;
977
978         if (drive->media == ide_disk)
979                 ide_disk_pre_reset(drive);
980         else
981                 drive->dev_flags |= IDE_DFLAG_POST_RESET;
982
983         if (drive->dev_flags & IDE_DFLAG_USING_DMA) {
984                 if (drive->crc_count)
985                         ide_check_dma_crc(drive);
986                 else
987                         ide_dma_off(drive);
988         }
989
990         if ((drive->dev_flags & IDE_DFLAG_KEEP_SETTINGS) == 0) {
991                 if ((drive->dev_flags & IDE_DFLAG_USING_DMA) == 0) {
992                         drive->dev_flags &= ~IDE_DFLAG_UNMASK;
993                         drive->io_32bit = 0;
994                 }
995                 return;
996         }
997
998         if (port_ops && port_ops->pre_reset)
999                 port_ops->pre_reset(drive);
1000
1001         if (drive->current_speed != 0xff)
1002                 drive->desired_speed = drive->current_speed;
1003         drive->current_speed = 0xff;
1004 }
1005
1006 /*
1007  * do_reset1() attempts to recover a confused drive by resetting it.
1008  * Unfortunately, resetting a disk drive actually resets all devices on
1009  * the same interface, so it can really be thought of as resetting the
1010  * interface rather than resetting the drive.
1011  *
1012  * ATAPI devices have their own reset mechanism which allows them to be
1013  * individually reset without clobbering other devices on the same interface.
1014  *
1015  * Unfortunately, the IDE interface does not generate an interrupt to let
1016  * us know when the reset operation has finished, so we must poll for this.
1017  * Equally poor, though, is the fact that this may a very long time to complete,
1018  * (up to 30 seconds worstcase).  So, instead of busy-waiting here for it,
1019  * we set a timer to poll at 50ms intervals.
1020  */
1021 static ide_startstop_t do_reset1 (ide_drive_t *drive, int do_not_try_atapi)
1022 {
1023         ide_hwif_t *hwif = drive->hwif;
1024         struct ide_io_ports *io_ports = &hwif->io_ports;
1025         const struct ide_tp_ops *tp_ops = hwif->tp_ops;
1026         const struct ide_port_ops *port_ops;
1027         ide_drive_t *tdrive;
1028         unsigned long flags, timeout;
1029         int i;
1030         DEFINE_WAIT(wait);
1031
1032         spin_lock_irqsave(&hwif->lock, flags);
1033
1034         /* We must not reset with running handlers */
1035         BUG_ON(hwif->handler != NULL);
1036
1037         /* For an ATAPI device, first try an ATAPI SRST. */
1038         if (drive->media != ide_disk && !do_not_try_atapi) {
1039                 pre_reset(drive);
1040                 SELECT_DRIVE(drive);
1041                 udelay (20);
1042                 tp_ops->exec_command(hwif, ATA_CMD_DEV_RESET);
1043                 ndelay(400);
1044                 hwif->poll_timeout = jiffies + WAIT_WORSTCASE;
1045                 hwif->polling = 1;
1046                 __ide_set_handler(drive, &atapi_reset_pollfunc, HZ/20, NULL);
1047                 spin_unlock_irqrestore(&hwif->lock, flags);
1048                 return ide_started;
1049         }
1050
1051         /* We must not disturb devices in the IDE_DFLAG_PARKED state. */
1052         do {
1053                 unsigned long now;
1054
1055                 prepare_to_wait(&ide_park_wq, &wait, TASK_UNINTERRUPTIBLE);
1056                 timeout = jiffies;
1057                 ide_port_for_each_present_dev(i, tdrive, hwif) {
1058                         if ((tdrive->dev_flags & IDE_DFLAG_PARKED) &&
1059                             time_after(tdrive->sleep, timeout))
1060                                 timeout = tdrive->sleep;
1061                 }
1062
1063                 now = jiffies;
1064                 if (time_before_eq(timeout, now))
1065                         break;
1066
1067                 spin_unlock_irqrestore(&hwif->lock, flags);
1068                 timeout = schedule_timeout_uninterruptible(timeout - now);
1069                 spin_lock_irqsave(&hwif->lock, flags);
1070         } while (timeout);
1071         finish_wait(&ide_park_wq, &wait);
1072
1073         /*
1074          * First, reset any device state data we were maintaining
1075          * for any of the drives on this interface.
1076          */
1077         ide_port_for_each_dev(i, tdrive, hwif)
1078                 pre_reset(tdrive);
1079
1080         if (io_ports->ctl_addr == 0) {
1081                 spin_unlock_irqrestore(&hwif->lock, flags);
1082                 ide_complete_drive_reset(drive, -ENXIO);
1083                 return ide_stopped;
1084         }
1085
1086         /*
1087          * Note that we also set nIEN while resetting the device,
1088          * to mask unwanted interrupts from the interface during the reset.
1089          * However, due to the design of PC hardware, this will cause an
1090          * immediate interrupt due to the edge transition it produces.
1091          * This single interrupt gives us a "fast poll" for drives that
1092          * recover from reset very quickly, saving us the first 50ms wait time.
1093          *
1094          * TODO: add ->softreset method and stop abusing ->set_irq
1095          */
1096         /* set SRST and nIEN */
1097         tp_ops->set_irq(hwif, 4);
1098         /* more than enough time */
1099         udelay(10);
1100         /* clear SRST, leave nIEN (unless device is on the quirk list) */
1101         tp_ops->set_irq(hwif, drive->quirk_list == 2);
1102         /* more than enough time */
1103         udelay(10);
1104         hwif->poll_timeout = jiffies + WAIT_WORSTCASE;
1105         hwif->polling = 1;
1106         __ide_set_handler(drive, &reset_pollfunc, HZ/20, NULL);
1107
1108         /*
1109          * Some weird controller like resetting themselves to a strange
1110          * state when the disks are reset this way. At least, the Winbond
1111          * 553 documentation says that
1112          */
1113         port_ops = hwif->port_ops;
1114         if (port_ops && port_ops->resetproc)
1115                 port_ops->resetproc(drive);
1116
1117         spin_unlock_irqrestore(&hwif->lock, flags);
1118         return ide_started;
1119 }
1120
1121 /*
1122  * ide_do_reset() is the entry point to the drive/interface reset code.
1123  */
1124
1125 ide_startstop_t ide_do_reset (ide_drive_t *drive)
1126 {
1127         return do_reset1(drive, 0);
1128 }
1129
1130 EXPORT_SYMBOL(ide_do_reset);
1131
1132 /*
1133  * ide_wait_not_busy() waits for the currently selected device on the hwif
1134  * to report a non-busy status, see comments in ide_probe_port().
1135  */
1136 int ide_wait_not_busy(ide_hwif_t *hwif, unsigned long timeout)
1137 {
1138         u8 stat = 0;
1139
1140         while(timeout--) {
1141                 /*
1142                  * Turn this into a schedule() sleep once I'm sure
1143                  * about locking issues (2.5 work ?).
1144                  */
1145                 mdelay(1);
1146                 stat = hwif->tp_ops->read_status(hwif);
1147                 if ((stat & ATA_BUSY) == 0)
1148                         return 0;
1149                 /*
1150                  * Assume a value of 0xff means nothing is connected to
1151                  * the interface and it doesn't implement the pull-down
1152                  * resistor on D7.
1153                  */
1154                 if (stat == 0xff)
1155                         return -ENODEV;
1156                 touch_softlockup_watchdog();
1157                 touch_nmi_watchdog();
1158         }
1159         return -EBUSY;
1160 }