]> pilppa.org Git - linux-2.6-omap-h63xx.git/blob - drivers/ide/ppc/pmac.c
ide: remove ->INB, ->OUTB and ->OUTBSYNC methods
[linux-2.6-omap-h63xx.git] / drivers / ide / ppc / pmac.c
1 /*
2  * Support for IDE interfaces on PowerMacs.
3  *
4  * These IDE interfaces are memory-mapped and have a DBDMA channel
5  * for doing DMA.
6  *
7  *  Copyright (C) 1998-2003 Paul Mackerras & Ben. Herrenschmidt
8  *  Copyright (C) 2007-2008 Bartlomiej Zolnierkiewicz
9  *
10  *  This program is free software; you can redistribute it and/or
11  *  modify it under the terms of the GNU General Public License
12  *  as published by the Free Software Foundation; either version
13  *  2 of the License, or (at your option) any later version.
14  *
15  * Some code taken from drivers/ide/ide-dma.c:
16  *
17  *  Copyright (c) 1995-1998  Mark Lord
18  *
19  * TODO: - Use pre-calculated (kauai) timing tables all the time and
20  * get rid of the "rounded" tables used previously, so we have the
21  * same table format for all controllers and can then just have one
22  * big table
23  * 
24  */
25 #include <linux/types.h>
26 #include <linux/kernel.h>
27 #include <linux/init.h>
28 #include <linux/delay.h>
29 #include <linux/ide.h>
30 #include <linux/notifier.h>
31 #include <linux/reboot.h>
32 #include <linux/pci.h>
33 #include <linux/adb.h>
34 #include <linux/pmu.h>
35 #include <linux/scatterlist.h>
36
37 #include <asm/prom.h>
38 #include <asm/io.h>
39 #include <asm/dbdma.h>
40 #include <asm/ide.h>
41 #include <asm/pci-bridge.h>
42 #include <asm/machdep.h>
43 #include <asm/pmac_feature.h>
44 #include <asm/sections.h>
45 #include <asm/irq.h>
46
47 #ifndef CONFIG_PPC64
48 #include <asm/mediabay.h>
49 #endif
50
51 #define DRV_NAME "ide-pmac"
52
53 #undef IDE_PMAC_DEBUG
54
55 #define DMA_WAIT_TIMEOUT        50
56
57 typedef struct pmac_ide_hwif {
58         unsigned long                   regbase;
59         int                             irq;
60         int                             kind;
61         int                             aapl_bus_id;
62         unsigned                        mediabay : 1;
63         unsigned                        broken_dma : 1;
64         unsigned                        broken_dma_warn : 1;
65         struct device_node*             node;
66         struct macio_dev                *mdev;
67         u32                             timings[4];
68         volatile u32 __iomem *          *kauai_fcr;
69 #ifdef CONFIG_BLK_DEV_IDEDMA_PMAC
70         /* Those fields are duplicating what is in hwif. We currently
71          * can't use the hwif ones because of some assumptions that are
72          * beeing done by the generic code about the kind of dma controller
73          * and format of the dma table. This will have to be fixed though.
74          */
75         volatile struct dbdma_regs __iomem *    dma_regs;
76         struct dbdma_cmd*               dma_table_cpu;
77 #endif
78         
79 } pmac_ide_hwif_t;
80
81 enum {
82         controller_ohare,       /* OHare based */
83         controller_heathrow,    /* Heathrow/Paddington */
84         controller_kl_ata3,     /* KeyLargo ATA-3 */
85         controller_kl_ata4,     /* KeyLargo ATA-4 */
86         controller_un_ata6,     /* UniNorth2 ATA-6 */
87         controller_k2_ata6,     /* K2 ATA-6 */
88         controller_sh_ata6,     /* Shasta ATA-6 */
89 };
90
91 static const char* model_name[] = {
92         "OHare ATA",            /* OHare based */
93         "Heathrow ATA",         /* Heathrow/Paddington */
94         "KeyLargo ATA-3",       /* KeyLargo ATA-3 (MDMA only) */
95         "KeyLargo ATA-4",       /* KeyLargo ATA-4 (UDMA/66) */
96         "UniNorth ATA-6",       /* UniNorth2 ATA-6 (UDMA/100) */
97         "K2 ATA-6",             /* K2 ATA-6 (UDMA/100) */
98         "Shasta ATA-6",         /* Shasta ATA-6 (UDMA/133) */
99 };
100
101 /*
102  * Extra registers, both 32-bit little-endian
103  */
104 #define IDE_TIMING_CONFIG       0x200
105 #define IDE_INTERRUPT           0x300
106
107 /* Kauai (U2) ATA has different register setup */
108 #define IDE_KAUAI_PIO_CONFIG    0x200
109 #define IDE_KAUAI_ULTRA_CONFIG  0x210
110 #define IDE_KAUAI_POLL_CONFIG   0x220
111
112 /*
113  * Timing configuration register definitions
114  */
115
116 /* Number of IDE_SYSCLK_NS ticks, argument is in nanoseconds */
117 #define SYSCLK_TICKS(t)         (((t) + IDE_SYSCLK_NS - 1) / IDE_SYSCLK_NS)
118 #define SYSCLK_TICKS_66(t)      (((t) + IDE_SYSCLK_66_NS - 1) / IDE_SYSCLK_66_NS)
119 #define IDE_SYSCLK_NS           30      /* 33Mhz cell */
120 #define IDE_SYSCLK_66_NS        15      /* 66Mhz cell */
121
122 /* 133Mhz cell, found in shasta.
123  * See comments about 100 Mhz Uninorth 2...
124  * Note that PIO_MASK and MDMA_MASK seem to overlap
125  */
126 #define TR_133_PIOREG_PIO_MASK          0xff000fff
127 #define TR_133_PIOREG_MDMA_MASK         0x00fff800
128 #define TR_133_UDMAREG_UDMA_MASK        0x0003ffff
129 #define TR_133_UDMAREG_UDMA_EN          0x00000001
130
131 /* 100Mhz cell, found in Uninorth 2. I don't have much infos about
132  * this one yet, it appears as a pci device (106b/0033) on uninorth
133  * internal PCI bus and it's clock is controlled like gem or fw. It
134  * appears to be an evolution of keylargo ATA4 with a timing register
135  * extended to 2 32bits registers and a similar DBDMA channel. Other
136  * registers seem to exist but I can't tell much about them.
137  * 
138  * So far, I'm using pre-calculated tables for this extracted from
139  * the values used by the MacOS X driver.
140  * 
141  * The "PIO" register controls PIO and MDMA timings, the "ULTRA"
142  * register controls the UDMA timings. At least, it seems bit 0
143  * of this one enables UDMA vs. MDMA, and bits 4..7 are the
144  * cycle time in units of 10ns. Bits 8..15 are used by I don't
145  * know their meaning yet
146  */
147 #define TR_100_PIOREG_PIO_MASK          0xff000fff
148 #define TR_100_PIOREG_MDMA_MASK         0x00fff000
149 #define TR_100_UDMAREG_UDMA_MASK        0x0000ffff
150 #define TR_100_UDMAREG_UDMA_EN          0x00000001
151
152
153 /* 66Mhz cell, found in KeyLargo. Can do ultra mode 0 to 2 on
154  * 40 connector cable and to 4 on 80 connector one.
155  * Clock unit is 15ns (66Mhz)
156  * 
157  * 3 Values can be programmed:
158  *  - Write data setup, which appears to match the cycle time. They
159  *    also call it DIOW setup.
160  *  - Ready to pause time (from spec)
161  *  - Address setup. That one is weird. I don't see where exactly
162  *    it fits in UDMA cycles, I got it's name from an obscure piece
163  *    of commented out code in Darwin. They leave it to 0, we do as
164  *    well, despite a comment that would lead to think it has a
165  *    min value of 45ns.
166  * Apple also add 60ns to the write data setup (or cycle time ?) on
167  * reads.
168  */
169 #define TR_66_UDMA_MASK                 0xfff00000
170 #define TR_66_UDMA_EN                   0x00100000 /* Enable Ultra mode for DMA */
171 #define TR_66_UDMA_ADDRSETUP_MASK       0xe0000000 /* Address setup */
172 #define TR_66_UDMA_ADDRSETUP_SHIFT      29
173 #define TR_66_UDMA_RDY2PAUS_MASK        0x1e000000 /* Ready 2 pause time */
174 #define TR_66_UDMA_RDY2PAUS_SHIFT       25
175 #define TR_66_UDMA_WRDATASETUP_MASK     0x01e00000 /* Write data setup time */
176 #define TR_66_UDMA_WRDATASETUP_SHIFT    21
177 #define TR_66_MDMA_MASK                 0x000ffc00
178 #define TR_66_MDMA_RECOVERY_MASK        0x000f8000
179 #define TR_66_MDMA_RECOVERY_SHIFT       15
180 #define TR_66_MDMA_ACCESS_MASK          0x00007c00
181 #define TR_66_MDMA_ACCESS_SHIFT         10
182 #define TR_66_PIO_MASK                  0x000003ff
183 #define TR_66_PIO_RECOVERY_MASK         0x000003e0
184 #define TR_66_PIO_RECOVERY_SHIFT        5
185 #define TR_66_PIO_ACCESS_MASK           0x0000001f
186 #define TR_66_PIO_ACCESS_SHIFT          0
187
188 /* 33Mhz cell, found in OHare, Heathrow (& Paddington) and KeyLargo
189  * Can do pio & mdma modes, clock unit is 30ns (33Mhz)
190  * 
191  * The access time and recovery time can be programmed. Some older
192  * Darwin code base limit OHare to 150ns cycle time. I decided to do
193  * the same here fore safety against broken old hardware ;)
194  * The HalfTick bit, when set, adds half a clock (15ns) to the access
195  * time and removes one from recovery. It's not supported on KeyLargo
196  * implementation afaik. The E bit appears to be set for PIO mode 0 and
197  * is used to reach long timings used in this mode.
198  */
199 #define TR_33_MDMA_MASK                 0x003ff800
200 #define TR_33_MDMA_RECOVERY_MASK        0x001f0000
201 #define TR_33_MDMA_RECOVERY_SHIFT       16
202 #define TR_33_MDMA_ACCESS_MASK          0x0000f800
203 #define TR_33_MDMA_ACCESS_SHIFT         11
204 #define TR_33_MDMA_HALFTICK             0x00200000
205 #define TR_33_PIO_MASK                  0x000007ff
206 #define TR_33_PIO_E                     0x00000400
207 #define TR_33_PIO_RECOVERY_MASK         0x000003e0
208 #define TR_33_PIO_RECOVERY_SHIFT        5
209 #define TR_33_PIO_ACCESS_MASK           0x0000001f
210 #define TR_33_PIO_ACCESS_SHIFT          0
211
212 /*
213  * Interrupt register definitions
214  */
215 #define IDE_INTR_DMA                    0x80000000
216 #define IDE_INTR_DEVICE                 0x40000000
217
218 /*
219  * FCR Register on Kauai. Not sure what bit 0x4 is  ...
220  */
221 #define KAUAI_FCR_UATA_MAGIC            0x00000004
222 #define KAUAI_FCR_UATA_RESET_N          0x00000002
223 #define KAUAI_FCR_UATA_ENABLE           0x00000001
224
225 #ifdef CONFIG_BLK_DEV_IDEDMA_PMAC
226
227 /* Rounded Multiword DMA timings
228  * 
229  * I gave up finding a generic formula for all controller
230  * types and instead, built tables based on timing values
231  * used by Apple in Darwin's implementation.
232  */
233 struct mdma_timings_t {
234         int     accessTime;
235         int     recoveryTime;
236         int     cycleTime;
237 };
238
239 struct mdma_timings_t mdma_timings_33[] =
240 {
241     { 240, 240, 480 },
242     { 180, 180, 360 },
243     { 135, 135, 270 },
244     { 120, 120, 240 },
245     { 105, 105, 210 },
246     {  90,  90, 180 },
247     {  75,  75, 150 },
248     {  75,  45, 120 },
249     {   0,   0,   0 }
250 };
251
252 struct mdma_timings_t mdma_timings_33k[] =
253 {
254     { 240, 240, 480 },
255     { 180, 180, 360 },
256     { 150, 150, 300 },
257     { 120, 120, 240 },
258     {  90, 120, 210 },
259     {  90,  90, 180 },
260     {  90,  60, 150 },
261     {  90,  30, 120 },
262     {   0,   0,   0 }
263 };
264
265 struct mdma_timings_t mdma_timings_66[] =
266 {
267     { 240, 240, 480 },
268     { 180, 180, 360 },
269     { 135, 135, 270 },
270     { 120, 120, 240 },
271     { 105, 105, 210 },
272     {  90,  90, 180 },
273     {  90,  75, 165 },
274     {  75,  45, 120 },
275     {   0,   0,   0 }
276 };
277
278 /* KeyLargo ATA-4 Ultra DMA timings (rounded) */
279 struct {
280         int     addrSetup; /* ??? */
281         int     rdy2pause;
282         int     wrDataSetup;
283 } kl66_udma_timings[] =
284 {
285     {   0, 180,  120 }, /* Mode 0 */
286     {   0, 150,  90 },  /*      1 */
287     {   0, 120,  60 },  /*      2 */
288     {   0, 90,   45 },  /*      3 */
289     {   0, 90,   30 }   /*      4 */
290 };
291
292 /* UniNorth 2 ATA/100 timings */
293 struct kauai_timing {
294         int     cycle_time;
295         u32     timing_reg;
296 };
297
298 static struct kauai_timing      kauai_pio_timings[] =
299 {
300         { 930   , 0x08000fff },
301         { 600   , 0x08000a92 },
302         { 383   , 0x0800060f },
303         { 360   , 0x08000492 },
304         { 330   , 0x0800048f },
305         { 300   , 0x080003cf },
306         { 270   , 0x080003cc },
307         { 240   , 0x0800038b },
308         { 239   , 0x0800030c },
309         { 180   , 0x05000249 },
310         { 120   , 0x04000148 },
311         { 0     , 0 },
312 };
313
314 static struct kauai_timing      kauai_mdma_timings[] =
315 {
316         { 1260  , 0x00fff000 },
317         { 480   , 0x00618000 },
318         { 360   , 0x00492000 },
319         { 270   , 0x0038e000 },
320         { 240   , 0x0030c000 },
321         { 210   , 0x002cb000 },
322         { 180   , 0x00249000 },
323         { 150   , 0x00209000 },
324         { 120   , 0x00148000 },
325         { 0     , 0 },
326 };
327
328 static struct kauai_timing      kauai_udma_timings[] =
329 {
330         { 120   , 0x000070c0 },
331         { 90    , 0x00005d80 },
332         { 60    , 0x00004a60 },
333         { 45    , 0x00003a50 },
334         { 30    , 0x00002a30 },
335         { 20    , 0x00002921 },
336         { 0     , 0 },
337 };
338
339 static struct kauai_timing      shasta_pio_timings[] =
340 {
341         { 930   , 0x08000fff },
342         { 600   , 0x0A000c97 },
343         { 383   , 0x07000712 },
344         { 360   , 0x040003cd },
345         { 330   , 0x040003cd },
346         { 300   , 0x040003cd },
347         { 270   , 0x040003cd },
348         { 240   , 0x040003cd },
349         { 239   , 0x040003cd },
350         { 180   , 0x0400028b },
351         { 120   , 0x0400010a },
352         { 0     , 0 },
353 };
354
355 static struct kauai_timing      shasta_mdma_timings[] =
356 {
357         { 1260  , 0x00fff000 },
358         { 480   , 0x00820800 },
359         { 360   , 0x00820800 },
360         { 270   , 0x00820800 },
361         { 240   , 0x00820800 },
362         { 210   , 0x00820800 },
363         { 180   , 0x00820800 },
364         { 150   , 0x0028b000 },
365         { 120   , 0x001ca000 },
366         { 0     , 0 },
367 };
368
369 static struct kauai_timing      shasta_udma133_timings[] =
370 {
371         { 120   , 0x00035901, },
372         { 90    , 0x000348b1, },
373         { 60    , 0x00033881, },
374         { 45    , 0x00033861, },
375         { 30    , 0x00033841, },
376         { 20    , 0x00033031, },
377         { 15    , 0x00033021, },
378         { 0     , 0 },
379 };
380
381
382 static inline u32
383 kauai_lookup_timing(struct kauai_timing* table, int cycle_time)
384 {
385         int i;
386         
387         for (i=0; table[i].cycle_time; i++)
388                 if (cycle_time > table[i+1].cycle_time)
389                         return table[i].timing_reg;
390         BUG();
391         return 0;
392 }
393
394 /* allow up to 256 DBDMA commands per xfer */
395 #define MAX_DCMDS               256
396
397 /* 
398  * Wait 1s for disk to answer on IDE bus after a hard reset
399  * of the device (via GPIO/FCR).
400  * 
401  * Some devices seem to "pollute" the bus even after dropping
402  * the BSY bit (typically some combo drives slave on the UDMA
403  * bus) after a hard reset. Since we hard reset all drives on
404  * KeyLargo ATA66, we have to keep that delay around. I may end
405  * up not hard resetting anymore on these and keep the delay only
406  * for older interfaces instead (we have to reset when coming
407  * from MacOS...) --BenH. 
408  */
409 #define IDE_WAKEUP_DELAY        (1*HZ)
410
411 static int pmac_ide_init_dma(ide_hwif_t *, const struct ide_port_info *);
412 static int pmac_ide_build_dmatable(ide_drive_t *drive, struct request *rq);
413 static void pmac_ide_selectproc(ide_drive_t *drive);
414 static void pmac_ide_kauai_selectproc(ide_drive_t *drive);
415
416 #endif /* CONFIG_BLK_DEV_IDEDMA_PMAC */
417
418 #define PMAC_IDE_REG(x) \
419         ((void __iomem *)((drive)->hwif->io_ports.data_addr + (x)))
420
421 /*
422  * Apply the timings of the proper unit (master/slave) to the shared
423  * timing register when selecting that unit. This version is for
424  * ASICs with a single timing register
425  */
426 static void
427 pmac_ide_selectproc(ide_drive_t *drive)
428 {
429         ide_hwif_t *hwif = drive->hwif;
430         pmac_ide_hwif_t *pmif =
431                 (pmac_ide_hwif_t *)dev_get_drvdata(hwif->gendev.parent);
432
433         if (pmif == NULL)
434                 return;
435
436         if (drive->select.b.unit & 0x01)
437                 writel(pmif->timings[1], PMAC_IDE_REG(IDE_TIMING_CONFIG));
438         else
439                 writel(pmif->timings[0], PMAC_IDE_REG(IDE_TIMING_CONFIG));
440         (void)readl(PMAC_IDE_REG(IDE_TIMING_CONFIG));
441 }
442
443 /*
444  * Apply the timings of the proper unit (master/slave) to the shared
445  * timing register when selecting that unit. This version is for
446  * ASICs with a dual timing register (Kauai)
447  */
448 static void
449 pmac_ide_kauai_selectproc(ide_drive_t *drive)
450 {
451         ide_hwif_t *hwif = drive->hwif;
452         pmac_ide_hwif_t *pmif =
453                 (pmac_ide_hwif_t *)dev_get_drvdata(hwif->gendev.parent);
454
455         if (pmif == NULL)
456                 return;
457
458         if (drive->select.b.unit & 0x01) {
459                 writel(pmif->timings[1], PMAC_IDE_REG(IDE_KAUAI_PIO_CONFIG));
460                 writel(pmif->timings[3], PMAC_IDE_REG(IDE_KAUAI_ULTRA_CONFIG));
461         } else {
462                 writel(pmif->timings[0], PMAC_IDE_REG(IDE_KAUAI_PIO_CONFIG));
463                 writel(pmif->timings[2], PMAC_IDE_REG(IDE_KAUAI_ULTRA_CONFIG));
464         }
465         (void)readl(PMAC_IDE_REG(IDE_KAUAI_PIO_CONFIG));
466 }
467
468 /*
469  * Force an update of controller timing values for a given drive
470  */
471 static void
472 pmac_ide_do_update_timings(ide_drive_t *drive)
473 {
474         ide_hwif_t *hwif = drive->hwif;
475         pmac_ide_hwif_t *pmif =
476                 (pmac_ide_hwif_t *)dev_get_drvdata(hwif->gendev.parent);
477
478         if (pmif == NULL)
479                 return;
480
481         if (pmif->kind == controller_sh_ata6 ||
482             pmif->kind == controller_un_ata6 ||
483             pmif->kind == controller_k2_ata6)
484                 pmac_ide_kauai_selectproc(drive);
485         else
486                 pmac_ide_selectproc(drive);
487 }
488
489 static void pmac_exec_command(ide_hwif_t *hwif, u8 cmd)
490 {
491         writeb(cmd, (void __iomem *)hwif->io_ports.command_addr);
492         (void)readl((void __iomem *)(hwif->io_ports.data_addr
493                                      + IDE_TIMING_CONFIG));
494 }
495
496 static void pmac_set_irq(ide_hwif_t *hwif, int on)
497 {
498         u8 ctl = ATA_DEVCTL_OBS;
499
500         if (on == 4) { /* hack for SRST */
501                 ctl |= 4;
502                 on &= ~4;
503         }
504
505         ctl |= on ? 0 : 2;
506
507         writeb(ctl, (void __iomem *)hwif->io_ports.ctl_addr);
508         (void)readl((void __iomem *)(hwif->io_ports.data_addr
509                                      + IDE_TIMING_CONFIG));
510 }
511
512 /*
513  * Old tuning functions (called on hdparm -p), sets up drive PIO timings
514  */
515 static void
516 pmac_ide_set_pio_mode(ide_drive_t *drive, const u8 pio)
517 {
518         ide_hwif_t *hwif = drive->hwif;
519         pmac_ide_hwif_t *pmif =
520                 (pmac_ide_hwif_t *)dev_get_drvdata(hwif->gendev.parent);
521         struct ide_timing *tim = ide_timing_find_mode(XFER_PIO_0 + pio);
522         u32 *timings, t;
523         unsigned accessTicks, recTicks;
524         unsigned accessTime, recTime;
525         unsigned int cycle_time;
526
527         if (pmif == NULL)
528                 return;
529                 
530         /* which drive is it ? */
531         timings = &pmif->timings[drive->select.b.unit & 0x01];
532         t = *timings;
533
534         cycle_time = ide_pio_cycle_time(drive, pio);
535
536         switch (pmif->kind) {
537         case controller_sh_ata6: {
538                 /* 133Mhz cell */
539                 u32 tr = kauai_lookup_timing(shasta_pio_timings, cycle_time);
540                 t = (t & ~TR_133_PIOREG_PIO_MASK) | tr;
541                 break;
542                 }
543         case controller_un_ata6:
544         case controller_k2_ata6: {
545                 /* 100Mhz cell */
546                 u32 tr = kauai_lookup_timing(kauai_pio_timings, cycle_time);
547                 t = (t & ~TR_100_PIOREG_PIO_MASK) | tr;
548                 break;
549                 }
550         case controller_kl_ata4:
551                 /* 66Mhz cell */
552                 recTime = cycle_time - tim->active - tim->setup;
553                 recTime = max(recTime, 150U);
554                 accessTime = tim->active;
555                 accessTime = max(accessTime, 150U);
556                 accessTicks = SYSCLK_TICKS_66(accessTime);
557                 accessTicks = min(accessTicks, 0x1fU);
558                 recTicks = SYSCLK_TICKS_66(recTime);
559                 recTicks = min(recTicks, 0x1fU);
560                 t = (t & ~TR_66_PIO_MASK) |
561                         (accessTicks << TR_66_PIO_ACCESS_SHIFT) |
562                         (recTicks << TR_66_PIO_RECOVERY_SHIFT);
563                 break;
564         default: {
565                 /* 33Mhz cell */
566                 int ebit = 0;
567                 recTime = cycle_time - tim->active - tim->setup;
568                 recTime = max(recTime, 150U);
569                 accessTime = tim->active;
570                 accessTime = max(accessTime, 150U);
571                 accessTicks = SYSCLK_TICKS(accessTime);
572                 accessTicks = min(accessTicks, 0x1fU);
573                 accessTicks = max(accessTicks, 4U);
574                 recTicks = SYSCLK_TICKS(recTime);
575                 recTicks = min(recTicks, 0x1fU);
576                 recTicks = max(recTicks, 5U) - 4;
577                 if (recTicks > 9) {
578                         recTicks--; /* guess, but it's only for PIO0, so... */
579                         ebit = 1;
580                 }
581                 t = (t & ~TR_33_PIO_MASK) |
582                                 (accessTicks << TR_33_PIO_ACCESS_SHIFT) |
583                                 (recTicks << TR_33_PIO_RECOVERY_SHIFT);
584                 if (ebit)
585                         t |= TR_33_PIO_E;
586                 break;
587                 }
588         }
589
590 #ifdef IDE_PMAC_DEBUG
591         printk(KERN_ERR "%s: Set PIO timing for mode %d, reg: 0x%08x\n",
592                 drive->name, pio,  *timings);
593 #endif  
594
595         *timings = t;
596         pmac_ide_do_update_timings(drive);
597 }
598
599 #ifdef CONFIG_BLK_DEV_IDEDMA_PMAC
600
601 /*
602  * Calculate KeyLargo ATA/66 UDMA timings
603  */
604 static int
605 set_timings_udma_ata4(u32 *timings, u8 speed)
606 {
607         unsigned rdyToPauseTicks, wrDataSetupTicks, addrTicks;
608
609         if (speed > XFER_UDMA_4)
610                 return 1;
611
612         rdyToPauseTicks = SYSCLK_TICKS_66(kl66_udma_timings[speed & 0xf].rdy2pause);
613         wrDataSetupTicks = SYSCLK_TICKS_66(kl66_udma_timings[speed & 0xf].wrDataSetup);
614         addrTicks = SYSCLK_TICKS_66(kl66_udma_timings[speed & 0xf].addrSetup);
615
616         *timings = ((*timings) & ~(TR_66_UDMA_MASK | TR_66_MDMA_MASK)) |
617                         (wrDataSetupTicks << TR_66_UDMA_WRDATASETUP_SHIFT) | 
618                         (rdyToPauseTicks << TR_66_UDMA_RDY2PAUS_SHIFT) |
619                         (addrTicks <<TR_66_UDMA_ADDRSETUP_SHIFT) |
620                         TR_66_UDMA_EN;
621 #ifdef IDE_PMAC_DEBUG
622         printk(KERN_ERR "ide_pmac: Set UDMA timing for mode %d, reg: 0x%08x\n",
623                 speed & 0xf,  *timings);
624 #endif  
625
626         return 0;
627 }
628
629 /*
630  * Calculate Kauai ATA/100 UDMA timings
631  */
632 static int
633 set_timings_udma_ata6(u32 *pio_timings, u32 *ultra_timings, u8 speed)
634 {
635         struct ide_timing *t = ide_timing_find_mode(speed);
636         u32 tr;
637
638         if (speed > XFER_UDMA_5 || t == NULL)
639                 return 1;
640         tr = kauai_lookup_timing(kauai_udma_timings, (int)t->udma);
641         *ultra_timings = ((*ultra_timings) & ~TR_100_UDMAREG_UDMA_MASK) | tr;
642         *ultra_timings = (*ultra_timings) | TR_100_UDMAREG_UDMA_EN;
643
644         return 0;
645 }
646
647 /*
648  * Calculate Shasta ATA/133 UDMA timings
649  */
650 static int
651 set_timings_udma_shasta(u32 *pio_timings, u32 *ultra_timings, u8 speed)
652 {
653         struct ide_timing *t = ide_timing_find_mode(speed);
654         u32 tr;
655
656         if (speed > XFER_UDMA_6 || t == NULL)
657                 return 1;
658         tr = kauai_lookup_timing(shasta_udma133_timings, (int)t->udma);
659         *ultra_timings = ((*ultra_timings) & ~TR_133_UDMAREG_UDMA_MASK) | tr;
660         *ultra_timings = (*ultra_timings) | TR_133_UDMAREG_UDMA_EN;
661
662         return 0;
663 }
664
665 /*
666  * Calculate MDMA timings for all cells
667  */
668 static void
669 set_timings_mdma(ide_drive_t *drive, int intf_type, u32 *timings, u32 *timings2,
670                         u8 speed)
671 {
672         int cycleTime, accessTime = 0, recTime = 0;
673         unsigned accessTicks, recTicks;
674         struct hd_driveid *id = drive->id;
675         struct mdma_timings_t* tm = NULL;
676         int i;
677
678         /* Get default cycle time for mode */
679         switch(speed & 0xf) {
680                 case 0: cycleTime = 480; break;
681                 case 1: cycleTime = 150; break;
682                 case 2: cycleTime = 120; break;
683                 default:
684                         BUG();
685                         break;
686         }
687
688         /* Check if drive provides explicit DMA cycle time */
689         if ((id->field_valid & 2) && id->eide_dma_time)
690                 cycleTime = max_t(int, id->eide_dma_time, cycleTime);
691
692         /* OHare limits according to some old Apple sources */  
693         if ((intf_type == controller_ohare) && (cycleTime < 150))
694                 cycleTime = 150;
695         /* Get the proper timing array for this controller */
696         switch(intf_type) {
697                 case controller_sh_ata6:
698                 case controller_un_ata6:
699                 case controller_k2_ata6:
700                         break;
701                 case controller_kl_ata4:
702                         tm = mdma_timings_66;
703                         break;
704                 case controller_kl_ata3:
705                         tm = mdma_timings_33k;
706                         break;
707                 default:
708                         tm = mdma_timings_33;
709                         break;
710         }
711         if (tm != NULL) {
712                 /* Lookup matching access & recovery times */
713                 i = -1;
714                 for (;;) {
715                         if (tm[i+1].cycleTime < cycleTime)
716                                 break;
717                         i++;
718                 }
719                 cycleTime = tm[i].cycleTime;
720                 accessTime = tm[i].accessTime;
721                 recTime = tm[i].recoveryTime;
722
723 #ifdef IDE_PMAC_DEBUG
724                 printk(KERN_ERR "%s: MDMA, cycleTime: %d, accessTime: %d, recTime: %d\n",
725                         drive->name, cycleTime, accessTime, recTime);
726 #endif
727         }
728         switch(intf_type) {
729         case controller_sh_ata6: {
730                 /* 133Mhz cell */
731                 u32 tr = kauai_lookup_timing(shasta_mdma_timings, cycleTime);
732                 *timings = ((*timings) & ~TR_133_PIOREG_MDMA_MASK) | tr;
733                 *timings2 = (*timings2) & ~TR_133_UDMAREG_UDMA_EN;
734                 }
735         case controller_un_ata6:
736         case controller_k2_ata6: {
737                 /* 100Mhz cell */
738                 u32 tr = kauai_lookup_timing(kauai_mdma_timings, cycleTime);
739                 *timings = ((*timings) & ~TR_100_PIOREG_MDMA_MASK) | tr;
740                 *timings2 = (*timings2) & ~TR_100_UDMAREG_UDMA_EN;
741                 }
742                 break;
743         case controller_kl_ata4:
744                 /* 66Mhz cell */
745                 accessTicks = SYSCLK_TICKS_66(accessTime);
746                 accessTicks = min(accessTicks, 0x1fU);
747                 accessTicks = max(accessTicks, 0x1U);
748                 recTicks = SYSCLK_TICKS_66(recTime);
749                 recTicks = min(recTicks, 0x1fU);
750                 recTicks = max(recTicks, 0x3U);
751                 /* Clear out mdma bits and disable udma */
752                 *timings = ((*timings) & ~(TR_66_MDMA_MASK | TR_66_UDMA_MASK)) |
753                         (accessTicks << TR_66_MDMA_ACCESS_SHIFT) |
754                         (recTicks << TR_66_MDMA_RECOVERY_SHIFT);
755                 break;
756         case controller_kl_ata3:
757                 /* 33Mhz cell on KeyLargo */
758                 accessTicks = SYSCLK_TICKS(accessTime);
759                 accessTicks = max(accessTicks, 1U);
760                 accessTicks = min(accessTicks, 0x1fU);
761                 accessTime = accessTicks * IDE_SYSCLK_NS;
762                 recTicks = SYSCLK_TICKS(recTime);
763                 recTicks = max(recTicks, 1U);
764                 recTicks = min(recTicks, 0x1fU);
765                 *timings = ((*timings) & ~TR_33_MDMA_MASK) |
766                                 (accessTicks << TR_33_MDMA_ACCESS_SHIFT) |
767                                 (recTicks << TR_33_MDMA_RECOVERY_SHIFT);
768                 break;
769         default: {
770                 /* 33Mhz cell on others */
771                 int halfTick = 0;
772                 int origAccessTime = accessTime;
773                 int origRecTime = recTime;
774                 
775                 accessTicks = SYSCLK_TICKS(accessTime);
776                 accessTicks = max(accessTicks, 1U);
777                 accessTicks = min(accessTicks, 0x1fU);
778                 accessTime = accessTicks * IDE_SYSCLK_NS;
779                 recTicks = SYSCLK_TICKS(recTime);
780                 recTicks = max(recTicks, 2U) - 1;
781                 recTicks = min(recTicks, 0x1fU);
782                 recTime = (recTicks + 1) * IDE_SYSCLK_NS;
783                 if ((accessTicks > 1) &&
784                     ((accessTime - IDE_SYSCLK_NS/2) >= origAccessTime) &&
785                     ((recTime - IDE_SYSCLK_NS/2) >= origRecTime)) {
786                         halfTick = 1;
787                         accessTicks--;
788                 }
789                 *timings = ((*timings) & ~TR_33_MDMA_MASK) |
790                                 (accessTicks << TR_33_MDMA_ACCESS_SHIFT) |
791                                 (recTicks << TR_33_MDMA_RECOVERY_SHIFT);
792                 if (halfTick)
793                         *timings |= TR_33_MDMA_HALFTICK;
794                 }
795         }
796 #ifdef IDE_PMAC_DEBUG
797         printk(KERN_ERR "%s: Set MDMA timing for mode %d, reg: 0x%08x\n",
798                 drive->name, speed & 0xf,  *timings);
799 #endif  
800 }
801 #endif /* #ifdef CONFIG_BLK_DEV_IDEDMA_PMAC */
802
803 static void pmac_ide_set_dma_mode(ide_drive_t *drive, const u8 speed)
804 {
805         ide_hwif_t *hwif = drive->hwif;
806         pmac_ide_hwif_t *pmif =
807                 (pmac_ide_hwif_t *)dev_get_drvdata(hwif->gendev.parent);
808         int unit = (drive->select.b.unit & 0x01);
809         int ret = 0;
810         u32 *timings, *timings2, tl[2];
811
812         timings = &pmif->timings[unit];
813         timings2 = &pmif->timings[unit+2];
814
815         /* Copy timings to local image */
816         tl[0] = *timings;
817         tl[1] = *timings2;
818
819 #ifdef CONFIG_BLK_DEV_IDEDMA_PMAC
820         if (speed >= XFER_UDMA_0) {
821                 if (pmif->kind == controller_kl_ata4)
822                         ret = set_timings_udma_ata4(&tl[0], speed);
823                 else if (pmif->kind == controller_un_ata6
824                          || pmif->kind == controller_k2_ata6)
825                         ret = set_timings_udma_ata6(&tl[0], &tl[1], speed);
826                 else if (pmif->kind == controller_sh_ata6)
827                         ret = set_timings_udma_shasta(&tl[0], &tl[1], speed);
828                 else
829                         ret = -1;
830         } else
831                 set_timings_mdma(drive, pmif->kind, &tl[0], &tl[1], speed);
832 #endif /* CONFIG_BLK_DEV_IDEDMA_PMAC */
833         if (ret)
834                 return;
835
836         /* Apply timings to controller */
837         *timings = tl[0];
838         *timings2 = tl[1];
839
840         pmac_ide_do_update_timings(drive);      
841 }
842
843 /*
844  * Blast some well known "safe" values to the timing registers at init or
845  * wakeup from sleep time, before we do real calculation
846  */
847 static void
848 sanitize_timings(pmac_ide_hwif_t *pmif)
849 {
850         unsigned int value, value2 = 0;
851         
852         switch(pmif->kind) {
853                 case controller_sh_ata6:
854                         value = 0x0a820c97;
855                         value2 = 0x00033031;
856                         break;
857                 case controller_un_ata6:
858                 case controller_k2_ata6:
859                         value = 0x08618a92;
860                         value2 = 0x00002921;
861                         break;
862                 case controller_kl_ata4:
863                         value = 0x0008438c;
864                         break;
865                 case controller_kl_ata3:
866                         value = 0x00084526;
867                         break;
868                 case controller_heathrow:
869                 case controller_ohare:
870                 default:
871                         value = 0x00074526;
872                         break;
873         }
874         pmif->timings[0] = pmif->timings[1] = value;
875         pmif->timings[2] = pmif->timings[3] = value2;
876 }
877
878 /* Suspend call back, should be called after the child devices
879  * have actually been suspended
880  */
881 static int pmac_ide_do_suspend(pmac_ide_hwif_t *pmif)
882 {
883         /* We clear the timings */
884         pmif->timings[0] = 0;
885         pmif->timings[1] = 0;
886         
887         disable_irq(pmif->irq);
888
889         /* The media bay will handle itself just fine */
890         if (pmif->mediabay)
891                 return 0;
892         
893         /* Kauai has bus control FCRs directly here */
894         if (pmif->kauai_fcr) {
895                 u32 fcr = readl(pmif->kauai_fcr);
896                 fcr &= ~(KAUAI_FCR_UATA_RESET_N | KAUAI_FCR_UATA_ENABLE);
897                 writel(fcr, pmif->kauai_fcr);
898         }
899
900         /* Disable the bus on older machines and the cell on kauai */
901         ppc_md.feature_call(PMAC_FTR_IDE_ENABLE, pmif->node, pmif->aapl_bus_id,
902                             0);
903
904         return 0;
905 }
906
907 /* Resume call back, should be called before the child devices
908  * are resumed
909  */
910 static int pmac_ide_do_resume(pmac_ide_hwif_t *pmif)
911 {
912         /* Hard reset & re-enable controller (do we really need to reset ? -BenH) */
913         if (!pmif->mediabay) {
914                 ppc_md.feature_call(PMAC_FTR_IDE_RESET, pmif->node, pmif->aapl_bus_id, 1);
915                 ppc_md.feature_call(PMAC_FTR_IDE_ENABLE, pmif->node, pmif->aapl_bus_id, 1);
916                 msleep(10);
917                 ppc_md.feature_call(PMAC_FTR_IDE_RESET, pmif->node, pmif->aapl_bus_id, 0);
918
919                 /* Kauai has it different */
920                 if (pmif->kauai_fcr) {
921                         u32 fcr = readl(pmif->kauai_fcr);
922                         fcr |= KAUAI_FCR_UATA_RESET_N | KAUAI_FCR_UATA_ENABLE;
923                         writel(fcr, pmif->kauai_fcr);
924                 }
925
926                 msleep(jiffies_to_msecs(IDE_WAKEUP_DELAY));
927         }
928
929         /* Sanitize drive timings */
930         sanitize_timings(pmif);
931
932         enable_irq(pmif->irq);
933
934         return 0;
935 }
936
937 static u8 pmac_ide_cable_detect(ide_hwif_t *hwif)
938 {
939         pmac_ide_hwif_t *pmif =
940                 (pmac_ide_hwif_t *)dev_get_drvdata(hwif->gendev.parent);
941         struct device_node *np = pmif->node;
942         const char *cable = of_get_property(np, "cable-type", NULL);
943
944         /* Get cable type from device-tree. */
945         if (cable && !strncmp(cable, "80-", 3))
946                 return ATA_CBL_PATA80;
947
948         /*
949          * G5's seem to have incorrect cable type in device-tree.
950          * Let's assume they have a 80 conductor cable, this seem
951          * to be always the case unless the user mucked around.
952          */
953         if (of_device_is_compatible(np, "K2-UATA") ||
954             of_device_is_compatible(np, "shasta-ata"))
955                 return ATA_CBL_PATA80;
956
957         return ATA_CBL_PATA40;
958 }
959
960 static void pmac_ide_init_dev(ide_drive_t *drive)
961 {
962         ide_hwif_t *hwif = drive->hwif;
963         pmac_ide_hwif_t *pmif =
964                 (pmac_ide_hwif_t *)dev_get_drvdata(hwif->gendev.parent);
965
966         if (pmif->mediabay) {
967 #ifdef CONFIG_PMAC_MEDIABAY
968                 if (check_media_bay_by_base(pmif->regbase, MB_CD) == 0) {
969                         drive->noprobe = 0;
970                         return;
971                 }
972 #endif
973                 drive->noprobe = 1;
974         }
975 }
976
977 static const struct ide_port_ops pmac_ide_ata6_port_ops = {
978         .init_dev               = pmac_ide_init_dev,
979         .set_pio_mode           = pmac_ide_set_pio_mode,
980         .set_dma_mode           = pmac_ide_set_dma_mode,
981         .selectproc             = pmac_ide_kauai_selectproc,
982         .cable_detect           = pmac_ide_cable_detect,
983 };
984
985 static const struct ide_port_ops pmac_ide_ata4_port_ops = {
986         .init_dev               = pmac_ide_init_dev,
987         .set_pio_mode           = pmac_ide_set_pio_mode,
988         .set_dma_mode           = pmac_ide_set_dma_mode,
989         .selectproc             = pmac_ide_selectproc,
990         .cable_detect           = pmac_ide_cable_detect,
991 };
992
993 static const struct ide_port_ops pmac_ide_port_ops = {
994         .init_dev               = pmac_ide_init_dev,
995         .set_pio_mode           = pmac_ide_set_pio_mode,
996         .set_dma_mode           = pmac_ide_set_dma_mode,
997         .selectproc             = pmac_ide_selectproc,
998 };
999
1000 static const struct ide_dma_ops pmac_dma_ops;
1001
1002 static const struct ide_port_info pmac_port_info = {
1003         .name                   = DRV_NAME,
1004         .init_dma               = pmac_ide_init_dma,
1005         .chipset                = ide_pmac,
1006 #ifdef CONFIG_BLK_DEV_IDEDMA_PMAC
1007         .dma_ops                = &pmac_dma_ops,
1008 #endif
1009         .port_ops               = &pmac_ide_port_ops,
1010         .host_flags             = IDE_HFLAG_SET_PIO_MODE_KEEP_DMA |
1011                                   IDE_HFLAG_POST_SET_MODE |
1012                                   IDE_HFLAG_MMIO |
1013                                   IDE_HFLAG_UNMASK_IRQS,
1014         .pio_mask               = ATA_PIO4,
1015         .mwdma_mask             = ATA_MWDMA2,
1016 };
1017
1018 /*
1019  * Setup, register & probe an IDE channel driven by this driver, this is
1020  * called by one of the 2 probe functions (macio or PCI).
1021  */
1022 static int __devinit pmac_ide_setup_device(pmac_ide_hwif_t *pmif, hw_regs_t *hw)
1023 {
1024         struct device_node *np = pmif->node;
1025         const int *bidp;
1026         ide_hwif_t *hwif;
1027         hw_regs_t *hws[] = { hw, NULL, NULL, NULL };
1028         u8 idx[4] = { 0xff, 0xff, 0xff, 0xff };
1029         struct ide_port_info d = pmac_port_info;
1030
1031         pmif->broken_dma = pmif->broken_dma_warn = 0;
1032         if (of_device_is_compatible(np, "shasta-ata")) {
1033                 pmif->kind = controller_sh_ata6;
1034                 d.port_ops = &pmac_ide_ata6_port_ops;
1035                 d.udma_mask = ATA_UDMA6;
1036         } else if (of_device_is_compatible(np, "kauai-ata")) {
1037                 pmif->kind = controller_un_ata6;
1038                 d.port_ops = &pmac_ide_ata6_port_ops;
1039                 d.udma_mask = ATA_UDMA5;
1040         } else if (of_device_is_compatible(np, "K2-UATA")) {
1041                 pmif->kind = controller_k2_ata6;
1042                 d.port_ops = &pmac_ide_ata6_port_ops;
1043                 d.udma_mask = ATA_UDMA5;
1044         } else if (of_device_is_compatible(np, "keylargo-ata")) {
1045                 if (strcmp(np->name, "ata-4") == 0) {
1046                         pmif->kind = controller_kl_ata4;
1047                         d.port_ops = &pmac_ide_ata4_port_ops;
1048                         d.udma_mask = ATA_UDMA4;
1049                 } else
1050                         pmif->kind = controller_kl_ata3;
1051         } else if (of_device_is_compatible(np, "heathrow-ata")) {
1052                 pmif->kind = controller_heathrow;
1053         } else {
1054                 pmif->kind = controller_ohare;
1055                 pmif->broken_dma = 1;
1056         }
1057
1058         bidp = of_get_property(np, "AAPL,bus-id", NULL);
1059         pmif->aapl_bus_id =  bidp ? *bidp : 0;
1060
1061         /* On Kauai-type controllers, we make sure the FCR is correct */
1062         if (pmif->kauai_fcr)
1063                 writel(KAUAI_FCR_UATA_MAGIC |
1064                        KAUAI_FCR_UATA_RESET_N |
1065                        KAUAI_FCR_UATA_ENABLE, pmif->kauai_fcr);
1066
1067         pmif->mediabay = 0;
1068         
1069         /* Make sure we have sane timings */
1070         sanitize_timings(pmif);
1071
1072 #ifndef CONFIG_PPC64
1073         /* XXX FIXME: Media bay stuff need re-organizing */
1074         if (np->parent && np->parent->name
1075             && strcasecmp(np->parent->name, "media-bay") == 0) {
1076 #ifdef CONFIG_PMAC_MEDIABAY
1077                 media_bay_set_ide_infos(np->parent, pmif->regbase, pmif->irq,
1078                                         hwif);
1079 #endif /* CONFIG_PMAC_MEDIABAY */
1080                 pmif->mediabay = 1;
1081                 if (!bidp)
1082                         pmif->aapl_bus_id = 1;
1083         } else if (pmif->kind == controller_ohare) {
1084                 /* The code below is having trouble on some ohare machines
1085                  * (timing related ?). Until I can put my hand on one of these
1086                  * units, I keep the old way
1087                  */
1088                 ppc_md.feature_call(PMAC_FTR_IDE_ENABLE, np, 0, 1);
1089         } else
1090 #endif
1091         {
1092                 /* This is necessary to enable IDE when net-booting */
1093                 ppc_md.feature_call(PMAC_FTR_IDE_RESET, np, pmif->aapl_bus_id, 1);
1094                 ppc_md.feature_call(PMAC_FTR_IDE_ENABLE, np, pmif->aapl_bus_id, 1);
1095                 msleep(10);
1096                 ppc_md.feature_call(PMAC_FTR_IDE_RESET, np, pmif->aapl_bus_id, 0);
1097                 msleep(jiffies_to_msecs(IDE_WAKEUP_DELAY));
1098         }
1099
1100         printk(KERN_INFO DRV_NAME ": Found Apple %s controller (%s), "
1101                          "bus ID %d%s, irq %d\n", model_name[pmif->kind],
1102                          pmif->mdev ? "macio" : "PCI", pmif->aapl_bus_id,
1103                          pmif->mediabay ? " (mediabay)" : "", hw->irq);
1104
1105         hwif = ide_find_port_slot(&d);
1106         if (hwif == NULL)
1107                 return -ENOENT;
1108
1109         hwif->exec_command = pmac_exec_command;
1110         hwif->set_irq      = pmac_set_irq;
1111
1112         idx[0] = hwif->index;
1113
1114         ide_device_add(idx, &d, hws);
1115
1116         return 0;
1117 }
1118
1119 static void __devinit pmac_ide_init_ports(hw_regs_t *hw, unsigned long base)
1120 {
1121         int i;
1122
1123         for (i = 0; i < 8; ++i)
1124                 hw->io_ports_array[i] = base + i * 0x10;
1125
1126         hw->io_ports.ctl_addr = base + 0x160;
1127 }
1128
1129 /*
1130  * Attach to a macio probed interface
1131  */
1132 static int __devinit
1133 pmac_ide_macio_attach(struct macio_dev *mdev, const struct of_device_id *match)
1134 {
1135         void __iomem *base;
1136         unsigned long regbase;
1137         pmac_ide_hwif_t *pmif;
1138         int irq, rc;
1139         hw_regs_t hw;
1140
1141         pmif = kzalloc(sizeof(*pmif), GFP_KERNEL);
1142         if (pmif == NULL)
1143                 return -ENOMEM;
1144
1145         if (macio_resource_count(mdev) == 0) {
1146                 printk(KERN_WARNING "ide-pmac: no address for %s\n",
1147                                     mdev->ofdev.node->full_name);
1148                 rc = -ENXIO;
1149                 goto out_free_pmif;
1150         }
1151
1152         /* Request memory resource for IO ports */
1153         if (macio_request_resource(mdev, 0, "ide-pmac (ports)")) {
1154                 printk(KERN_ERR "ide-pmac: can't request MMIO resource for "
1155                                 "%s!\n", mdev->ofdev.node->full_name);
1156                 rc = -EBUSY;
1157                 goto out_free_pmif;
1158         }
1159                         
1160         /* XXX This is bogus. Should be fixed in the registry by checking
1161          * the kind of host interrupt controller, a bit like gatwick
1162          * fixes in irq.c. That works well enough for the single case
1163          * where that happens though...
1164          */
1165         if (macio_irq_count(mdev) == 0) {
1166                 printk(KERN_WARNING "ide-pmac: no intrs for device %s, using "
1167                                     "13\n", mdev->ofdev.node->full_name);
1168                 irq = irq_create_mapping(NULL, 13);
1169         } else
1170                 irq = macio_irq(mdev, 0);
1171
1172         base = ioremap(macio_resource_start(mdev, 0), 0x400);
1173         regbase = (unsigned long) base;
1174
1175         pmif->mdev = mdev;
1176         pmif->node = mdev->ofdev.node;
1177         pmif->regbase = regbase;
1178         pmif->irq = irq;
1179         pmif->kauai_fcr = NULL;
1180 #ifdef CONFIG_BLK_DEV_IDEDMA_PMAC
1181         if (macio_resource_count(mdev) >= 2) {
1182                 if (macio_request_resource(mdev, 1, "ide-pmac (dma)"))
1183                         printk(KERN_WARNING "ide-pmac: can't request DMA "
1184                                             "resource for %s!\n",
1185                                             mdev->ofdev.node->full_name);
1186                 else
1187                         pmif->dma_regs = ioremap(macio_resource_start(mdev, 1), 0x1000);
1188         } else
1189                 pmif->dma_regs = NULL;
1190 #endif /* CONFIG_BLK_DEV_IDEDMA_PMAC */
1191         dev_set_drvdata(&mdev->ofdev.dev, pmif);
1192
1193         memset(&hw, 0, sizeof(hw));
1194         pmac_ide_init_ports(&hw, pmif->regbase);
1195         hw.irq = irq;
1196         hw.dev = &mdev->bus->pdev->dev;
1197         hw.parent = &mdev->ofdev.dev;
1198
1199         rc = pmac_ide_setup_device(pmif, &hw);
1200         if (rc != 0) {
1201                 /* The inteface is released to the common IDE layer */
1202                 dev_set_drvdata(&mdev->ofdev.dev, NULL);
1203                 iounmap(base);
1204                 if (pmif->dma_regs) {
1205                         iounmap(pmif->dma_regs);
1206                         macio_release_resource(mdev, 1);
1207                 }
1208                 macio_release_resource(mdev, 0);
1209                 kfree(pmif);
1210         }
1211
1212         return rc;
1213
1214 out_free_pmif:
1215         kfree(pmif);
1216         return rc;
1217 }
1218
1219 static int
1220 pmac_ide_macio_suspend(struct macio_dev *mdev, pm_message_t mesg)
1221 {
1222         pmac_ide_hwif_t *pmif =
1223                 (pmac_ide_hwif_t *)dev_get_drvdata(&mdev->ofdev.dev);
1224         int rc = 0;
1225
1226         if (mesg.event != mdev->ofdev.dev.power.power_state.event
1227                         && (mesg.event & PM_EVENT_SLEEP)) {
1228                 rc = pmac_ide_do_suspend(pmif);
1229                 if (rc == 0)
1230                         mdev->ofdev.dev.power.power_state = mesg;
1231         }
1232
1233         return rc;
1234 }
1235
1236 static int
1237 pmac_ide_macio_resume(struct macio_dev *mdev)
1238 {
1239         pmac_ide_hwif_t *pmif =
1240                 (pmac_ide_hwif_t *)dev_get_drvdata(&mdev->ofdev.dev);
1241         int rc = 0;
1242
1243         if (mdev->ofdev.dev.power.power_state.event != PM_EVENT_ON) {
1244                 rc = pmac_ide_do_resume(pmif);
1245                 if (rc == 0)
1246                         mdev->ofdev.dev.power.power_state = PMSG_ON;
1247         }
1248
1249         return rc;
1250 }
1251
1252 /*
1253  * Attach to a PCI probed interface
1254  */
1255 static int __devinit
1256 pmac_ide_pci_attach(struct pci_dev *pdev, const struct pci_device_id *id)
1257 {
1258         struct device_node *np;
1259         pmac_ide_hwif_t *pmif;
1260         void __iomem *base;
1261         unsigned long rbase, rlen;
1262         int rc;
1263         hw_regs_t hw;
1264
1265         np = pci_device_to_OF_node(pdev);
1266         if (np == NULL) {
1267                 printk(KERN_ERR "ide-pmac: cannot find MacIO node for Kauai ATA interface\n");
1268                 return -ENODEV;
1269         }
1270
1271         pmif = kzalloc(sizeof(*pmif), GFP_KERNEL);
1272         if (pmif == NULL)
1273                 return -ENOMEM;
1274
1275         if (pci_enable_device(pdev)) {
1276                 printk(KERN_WARNING "ide-pmac: Can't enable PCI device for "
1277                                     "%s\n", np->full_name);
1278                 rc = -ENXIO;
1279                 goto out_free_pmif;
1280         }
1281         pci_set_master(pdev);
1282                         
1283         if (pci_request_regions(pdev, "Kauai ATA")) {
1284                 printk(KERN_ERR "ide-pmac: Cannot obtain PCI resources for "
1285                                 "%s\n", np->full_name);
1286                 rc = -ENXIO;
1287                 goto out_free_pmif;
1288         }
1289
1290         pmif->mdev = NULL;
1291         pmif->node = np;
1292
1293         rbase = pci_resource_start(pdev, 0);
1294         rlen = pci_resource_len(pdev, 0);
1295
1296         base = ioremap(rbase, rlen);
1297         pmif->regbase = (unsigned long) base + 0x2000;
1298 #ifdef CONFIG_BLK_DEV_IDEDMA_PMAC
1299         pmif->dma_regs = base + 0x1000;
1300 #endif /* CONFIG_BLK_DEV_IDEDMA_PMAC */
1301         pmif->kauai_fcr = base;
1302         pmif->irq = pdev->irq;
1303
1304         pci_set_drvdata(pdev, pmif);
1305
1306         memset(&hw, 0, sizeof(hw));
1307         pmac_ide_init_ports(&hw, pmif->regbase);
1308         hw.irq = pdev->irq;
1309         hw.dev = &pdev->dev;
1310
1311         rc = pmac_ide_setup_device(pmif, &hw);
1312         if (rc != 0) {
1313                 /* The inteface is released to the common IDE layer */
1314                 pci_set_drvdata(pdev, NULL);
1315                 iounmap(base);
1316                 pci_release_regions(pdev);
1317                 kfree(pmif);
1318         }
1319
1320         return rc;
1321
1322 out_free_pmif:
1323         kfree(pmif);
1324         return rc;
1325 }
1326
1327 static int
1328 pmac_ide_pci_suspend(struct pci_dev *pdev, pm_message_t mesg)
1329 {
1330         pmac_ide_hwif_t *pmif = (pmac_ide_hwif_t *)pci_get_drvdata(pdev);
1331         int rc = 0;
1332
1333         if (mesg.event != pdev->dev.power.power_state.event
1334                         && (mesg.event & PM_EVENT_SLEEP)) {
1335                 rc = pmac_ide_do_suspend(pmif);
1336                 if (rc == 0)
1337                         pdev->dev.power.power_state = mesg;
1338         }
1339
1340         return rc;
1341 }
1342
1343 static int
1344 pmac_ide_pci_resume(struct pci_dev *pdev)
1345 {
1346         pmac_ide_hwif_t *pmif = (pmac_ide_hwif_t *)pci_get_drvdata(pdev);
1347         int rc = 0;
1348
1349         if (pdev->dev.power.power_state.event != PM_EVENT_ON) {
1350                 rc = pmac_ide_do_resume(pmif);
1351                 if (rc == 0)
1352                         pdev->dev.power.power_state = PMSG_ON;
1353         }
1354
1355         return rc;
1356 }
1357
1358 static struct of_device_id pmac_ide_macio_match[] = 
1359 {
1360         {
1361         .name           = "IDE",
1362         },
1363         {
1364         .name           = "ATA",
1365         },
1366         {
1367         .type           = "ide",
1368         },
1369         {
1370         .type           = "ata",
1371         },
1372         {},
1373 };
1374
1375 static struct macio_driver pmac_ide_macio_driver = 
1376 {
1377         .name           = "ide-pmac",
1378         .match_table    = pmac_ide_macio_match,
1379         .probe          = pmac_ide_macio_attach,
1380         .suspend        = pmac_ide_macio_suspend,
1381         .resume         = pmac_ide_macio_resume,
1382 };
1383
1384 static const struct pci_device_id pmac_ide_pci_match[] = {
1385         { PCI_VDEVICE(APPLE, PCI_DEVICE_ID_APPLE_UNI_N_ATA),    0 },
1386         { PCI_VDEVICE(APPLE, PCI_DEVICE_ID_APPLE_IPID_ATA100),  0 },
1387         { PCI_VDEVICE(APPLE, PCI_DEVICE_ID_APPLE_K2_ATA100),    0 },
1388         { PCI_VDEVICE(APPLE, PCI_DEVICE_ID_APPLE_SH_ATA),       0 },
1389         { PCI_VDEVICE(APPLE, PCI_DEVICE_ID_APPLE_IPID2_ATA),    0 },
1390         {},
1391 };
1392
1393 static struct pci_driver pmac_ide_pci_driver = {
1394         .name           = "ide-pmac",
1395         .id_table       = pmac_ide_pci_match,
1396         .probe          = pmac_ide_pci_attach,
1397         .suspend        = pmac_ide_pci_suspend,
1398         .resume         = pmac_ide_pci_resume,
1399 };
1400 MODULE_DEVICE_TABLE(pci, pmac_ide_pci_match);
1401
1402 int __init pmac_ide_probe(void)
1403 {
1404         int error;
1405
1406         if (!machine_is(powermac))
1407                 return -ENODEV;
1408
1409 #ifdef CONFIG_BLK_DEV_IDE_PMAC_ATA100FIRST
1410         error = pci_register_driver(&pmac_ide_pci_driver);
1411         if (error)
1412                 goto out;
1413         error = macio_register_driver(&pmac_ide_macio_driver);
1414         if (error) {
1415                 pci_unregister_driver(&pmac_ide_pci_driver);
1416                 goto out;
1417         }
1418 #else
1419         error = macio_register_driver(&pmac_ide_macio_driver);
1420         if (error)
1421                 goto out;
1422         error = pci_register_driver(&pmac_ide_pci_driver);
1423         if (error) {
1424                 macio_unregister_driver(&pmac_ide_macio_driver);
1425                 goto out;
1426         }
1427 #endif
1428 out:
1429         return error;
1430 }
1431
1432 #ifdef CONFIG_BLK_DEV_IDEDMA_PMAC
1433
1434 /*
1435  * pmac_ide_build_dmatable builds the DBDMA command list
1436  * for a transfer and sets the DBDMA channel to point to it.
1437  */
1438 static int
1439 pmac_ide_build_dmatable(ide_drive_t *drive, struct request *rq)
1440 {
1441         ide_hwif_t *hwif = drive->hwif;
1442         pmac_ide_hwif_t *pmif =
1443                 (pmac_ide_hwif_t *)dev_get_drvdata(hwif->gendev.parent);
1444         struct dbdma_cmd *table;
1445         int i, count = 0;
1446         volatile struct dbdma_regs __iomem *dma = pmif->dma_regs;
1447         struct scatterlist *sg;
1448         int wr = (rq_data_dir(rq) == WRITE);
1449
1450         /* DMA table is already aligned */
1451         table = (struct dbdma_cmd *) pmif->dma_table_cpu;
1452
1453         /* Make sure DMA controller is stopped (necessary ?) */
1454         writel((RUN|PAUSE|FLUSH|WAKE|DEAD) << 16, &dma->control);
1455         while (readl(&dma->status) & RUN)
1456                 udelay(1);
1457
1458         hwif->sg_nents = i = ide_build_sglist(drive, rq);
1459
1460         if (!i)
1461                 return 0;
1462
1463         /* Build DBDMA commands list */
1464         sg = hwif->sg_table;
1465         while (i && sg_dma_len(sg)) {
1466                 u32 cur_addr;
1467                 u32 cur_len;
1468
1469                 cur_addr = sg_dma_address(sg);
1470                 cur_len = sg_dma_len(sg);
1471
1472                 if (pmif->broken_dma && cur_addr & (L1_CACHE_BYTES - 1)) {
1473                         if (pmif->broken_dma_warn == 0) {
1474                                 printk(KERN_WARNING "%s: DMA on non aligned address, "
1475                                        "switching to PIO on Ohare chipset\n", drive->name);
1476                                 pmif->broken_dma_warn = 1;
1477                         }
1478                         goto use_pio_instead;
1479                 }
1480                 while (cur_len) {
1481                         unsigned int tc = (cur_len < 0xfe00)? cur_len: 0xfe00;
1482
1483                         if (count++ >= MAX_DCMDS) {
1484                                 printk(KERN_WARNING "%s: DMA table too small\n",
1485                                        drive->name);
1486                                 goto use_pio_instead;
1487                         }
1488                         st_le16(&table->command, wr? OUTPUT_MORE: INPUT_MORE);
1489                         st_le16(&table->req_count, tc);
1490                         st_le32(&table->phy_addr, cur_addr);
1491                         table->cmd_dep = 0;
1492                         table->xfer_status = 0;
1493                         table->res_count = 0;
1494                         cur_addr += tc;
1495                         cur_len -= tc;
1496                         ++table;
1497                 }
1498                 sg = sg_next(sg);
1499                 i--;
1500         }
1501
1502         /* convert the last command to an input/output last command */
1503         if (count) {
1504                 st_le16(&table[-1].command, wr? OUTPUT_LAST: INPUT_LAST);
1505                 /* add the stop command to the end of the list */
1506                 memset(table, 0, sizeof(struct dbdma_cmd));
1507                 st_le16(&table->command, DBDMA_STOP);
1508                 mb();
1509                 writel(hwif->dmatable_dma, &dma->cmdptr);
1510                 return 1;
1511         }
1512
1513         printk(KERN_DEBUG "%s: empty DMA table?\n", drive->name);
1514
1515 use_pio_instead:
1516         ide_destroy_dmatable(drive);
1517
1518         return 0; /* revert to PIO for this request */
1519 }
1520
1521 /* Teardown mappings after DMA has completed.  */
1522 static void
1523 pmac_ide_destroy_dmatable (ide_drive_t *drive)
1524 {
1525         ide_hwif_t *hwif = drive->hwif;
1526
1527         if (hwif->sg_nents) {
1528                 ide_destroy_dmatable(drive);
1529                 hwif->sg_nents = 0;
1530         }
1531 }
1532
1533 /*
1534  * Prepare a DMA transfer. We build the DMA table, adjust the timings for
1535  * a read on KeyLargo ATA/66 and mark us as waiting for DMA completion
1536  */
1537 static int
1538 pmac_ide_dma_setup(ide_drive_t *drive)
1539 {
1540         ide_hwif_t *hwif = HWIF(drive);
1541         pmac_ide_hwif_t *pmif =
1542                 (pmac_ide_hwif_t *)dev_get_drvdata(hwif->gendev.parent);
1543         struct request *rq = HWGROUP(drive)->rq;
1544         u8 unit = (drive->select.b.unit & 0x01);
1545         u8 ata4;
1546
1547         if (pmif == NULL)
1548                 return 1;
1549         ata4 = (pmif->kind == controller_kl_ata4);      
1550
1551         if (!pmac_ide_build_dmatable(drive, rq)) {
1552                 ide_map_sg(drive, rq);
1553                 return 1;
1554         }
1555
1556         /* Apple adds 60ns to wrDataSetup on reads */
1557         if (ata4 && (pmif->timings[unit] & TR_66_UDMA_EN)) {
1558                 writel(pmif->timings[unit] + (!rq_data_dir(rq) ? 0x00800000UL : 0),
1559                         PMAC_IDE_REG(IDE_TIMING_CONFIG));
1560                 (void)readl(PMAC_IDE_REG(IDE_TIMING_CONFIG));
1561         }
1562
1563         drive->waiting_for_dma = 1;
1564
1565         return 0;
1566 }
1567
1568 static void
1569 pmac_ide_dma_exec_cmd(ide_drive_t *drive, u8 command)
1570 {
1571         /* issue cmd to drive */
1572         ide_execute_command(drive, command, &ide_dma_intr, 2*WAIT_CMD, NULL);
1573 }
1574
1575 /*
1576  * Kick the DMA controller into life after the DMA command has been issued
1577  * to the drive.
1578  */
1579 static void
1580 pmac_ide_dma_start(ide_drive_t *drive)
1581 {
1582         ide_hwif_t *hwif = drive->hwif;
1583         pmac_ide_hwif_t *pmif =
1584                 (pmac_ide_hwif_t *)dev_get_drvdata(hwif->gendev.parent);
1585         volatile struct dbdma_regs __iomem *dma;
1586
1587         dma = pmif->dma_regs;
1588
1589         writel((RUN << 16) | RUN, &dma->control);
1590         /* Make sure it gets to the controller right now */
1591         (void)readl(&dma->control);
1592 }
1593
1594 /*
1595  * After a DMA transfer, make sure the controller is stopped
1596  */
1597 static int
1598 pmac_ide_dma_end (ide_drive_t *drive)
1599 {
1600         ide_hwif_t *hwif = drive->hwif;
1601         pmac_ide_hwif_t *pmif =
1602                 (pmac_ide_hwif_t *)dev_get_drvdata(hwif->gendev.parent);
1603         volatile struct dbdma_regs __iomem *dma;
1604         u32 dstat;
1605         
1606         if (pmif == NULL)
1607                 return 0;
1608         dma = pmif->dma_regs;
1609
1610         drive->waiting_for_dma = 0;
1611         dstat = readl(&dma->status);
1612         writel(((RUN|WAKE|DEAD) << 16), &dma->control);
1613         pmac_ide_destroy_dmatable(drive);
1614         /* verify good dma status. we don't check for ACTIVE beeing 0. We should...
1615          * in theory, but with ATAPI decices doing buffer underruns, that would
1616          * cause us to disable DMA, which isn't what we want
1617          */
1618         return (dstat & (RUN|DEAD)) != RUN;
1619 }
1620
1621 /*
1622  * Check out that the interrupt we got was for us. We can't always know this
1623  * for sure with those Apple interfaces (well, we could on the recent ones but
1624  * that's not implemented yet), on the other hand, we don't have shared interrupts
1625  * so it's not really a problem
1626  */
1627 static int
1628 pmac_ide_dma_test_irq (ide_drive_t *drive)
1629 {
1630         ide_hwif_t *hwif = drive->hwif;
1631         pmac_ide_hwif_t *pmif =
1632                 (pmac_ide_hwif_t *)dev_get_drvdata(hwif->gendev.parent);
1633         volatile struct dbdma_regs __iomem *dma;
1634         unsigned long status, timeout;
1635
1636         if (pmif == NULL)
1637                 return 0;
1638         dma = pmif->dma_regs;
1639
1640         /* We have to things to deal with here:
1641          * 
1642          * - The dbdma won't stop if the command was started
1643          * but completed with an error without transferring all
1644          * datas. This happens when bad blocks are met during
1645          * a multi-block transfer.
1646          * 
1647          * - The dbdma fifo hasn't yet finished flushing to
1648          * to system memory when the disk interrupt occurs.
1649          * 
1650          */
1651
1652         /* If ACTIVE is cleared, the STOP command have passed and
1653          * transfer is complete.
1654          */
1655         status = readl(&dma->status);
1656         if (!(status & ACTIVE))
1657                 return 1;
1658         if (!drive->waiting_for_dma)
1659                 printk(KERN_WARNING "ide%d, ide_dma_test_irq \
1660                         called while not waiting\n", HWIF(drive)->index);
1661
1662         /* If dbdma didn't execute the STOP command yet, the
1663          * active bit is still set. We consider that we aren't
1664          * sharing interrupts (which is hopefully the case with
1665          * those controllers) and so we just try to flush the
1666          * channel for pending data in the fifo
1667          */
1668         udelay(1);
1669         writel((FLUSH << 16) | FLUSH, &dma->control);
1670         timeout = 0;
1671         for (;;) {
1672                 udelay(1);
1673                 status = readl(&dma->status);
1674                 if ((status & FLUSH) == 0)
1675                         break;
1676                 if (++timeout > 100) {
1677                         printk(KERN_WARNING "ide%d, ide_dma_test_irq \
1678                         timeout flushing channel\n", HWIF(drive)->index);
1679                         break;
1680                 }
1681         }       
1682         return 1;
1683 }
1684
1685 static void pmac_ide_dma_host_set(ide_drive_t *drive, int on)
1686 {
1687 }
1688
1689 static void
1690 pmac_ide_dma_lost_irq (ide_drive_t *drive)
1691 {
1692         ide_hwif_t *hwif = drive->hwif;
1693         pmac_ide_hwif_t *pmif =
1694                 (pmac_ide_hwif_t *)dev_get_drvdata(hwif->gendev.parent);
1695         volatile struct dbdma_regs __iomem *dma;
1696         unsigned long status;
1697
1698         if (pmif == NULL)
1699                 return;
1700         dma = pmif->dma_regs;
1701
1702         status = readl(&dma->status);
1703         printk(KERN_ERR "ide-pmac lost interrupt, dma status: %lx\n", status);
1704 }
1705
1706 static const struct ide_dma_ops pmac_dma_ops = {
1707         .dma_host_set           = pmac_ide_dma_host_set,
1708         .dma_setup              = pmac_ide_dma_setup,
1709         .dma_exec_cmd           = pmac_ide_dma_exec_cmd,
1710         .dma_start              = pmac_ide_dma_start,
1711         .dma_end                = pmac_ide_dma_end,
1712         .dma_test_irq           = pmac_ide_dma_test_irq,
1713         .dma_timeout            = ide_dma_timeout,
1714         .dma_lost_irq           = pmac_ide_dma_lost_irq,
1715 };
1716
1717 /*
1718  * Allocate the data structures needed for using DMA with an interface
1719  * and fill the proper list of functions pointers
1720  */
1721 static int __devinit pmac_ide_init_dma(ide_hwif_t *hwif,
1722                                        const struct ide_port_info *d)
1723 {
1724         pmac_ide_hwif_t *pmif =
1725                 (pmac_ide_hwif_t *)dev_get_drvdata(hwif->gendev.parent);
1726         struct pci_dev *dev = to_pci_dev(hwif->dev);
1727
1728         /* We won't need pci_dev if we switch to generic consistent
1729          * DMA routines ...
1730          */
1731         if (dev == NULL || pmif->dma_regs == 0)
1732                 return -ENODEV;
1733         /*
1734          * Allocate space for the DBDMA commands.
1735          * The +2 is +1 for the stop command and +1 to allow for
1736          * aligning the start address to a multiple of 16 bytes.
1737          */
1738         pmif->dma_table_cpu = (struct dbdma_cmd*)pci_alloc_consistent(
1739                 dev,
1740                 (MAX_DCMDS + 2) * sizeof(struct dbdma_cmd),
1741                 &hwif->dmatable_dma);
1742         if (pmif->dma_table_cpu == NULL) {
1743                 printk(KERN_ERR "%s: unable to allocate DMA command list\n",
1744                        hwif->name);
1745                 return -ENOMEM;
1746         }
1747
1748         hwif->sg_max_nents = MAX_DCMDS;
1749
1750         return 0;
1751 }
1752 #else
1753 static int __devinit pmac_ide_init_dma(ide_hwif_t *hwif,
1754                                        const struct ide_port_info *d)
1755 {
1756         return -EOPNOTSUPP;
1757 }
1758 #endif /* CONFIG_BLK_DEV_IDEDMA_PMAC */
1759
1760 module_init(pmac_ide_probe);
1761
1762 MODULE_LICENSE("GPL");