]> pilppa.org Git - linux-2.6-omap-h63xx.git/blob - drivers/net/sfc/efx.c
Merge branch 'linus' into core/percpu
[linux-2.6-omap-h63xx.git] / drivers / net / sfc / efx.c
1 /****************************************************************************
2  * Driver for Solarflare Solarstorm network controllers and boards
3  * Copyright 2005-2006 Fen Systems Ltd.
4  * Copyright 2005-2008 Solarflare Communications Inc.
5  *
6  * This program is free software; you can redistribute it and/or modify it
7  * under the terms of the GNU General Public License version 2 as published
8  * by the Free Software Foundation, incorporated herein by reference.
9  */
10
11 #include <linux/module.h>
12 #include <linux/pci.h>
13 #include <linux/netdevice.h>
14 #include <linux/etherdevice.h>
15 #include <linux/delay.h>
16 #include <linux/notifier.h>
17 #include <linux/ip.h>
18 #include <linux/tcp.h>
19 #include <linux/in.h>
20 #include <linux/crc32.h>
21 #include <linux/ethtool.h>
22 #include <linux/topology.h>
23 #include "net_driver.h"
24 #include "ethtool.h"
25 #include "tx.h"
26 #include "rx.h"
27 #include "efx.h"
28 #include "mdio_10g.h"
29 #include "falcon.h"
30
31 #define EFX_MAX_MTU (9 * 1024)
32
33 /* RX slow fill workqueue. If memory allocation fails in the fast path,
34  * a work item is pushed onto this work queue to retry the allocation later,
35  * to avoid the NIC being starved of RX buffers. Since this is a per cpu
36  * workqueue, there is nothing to be gained in making it per NIC
37  */
38 static struct workqueue_struct *refill_workqueue;
39
40 /* Reset workqueue. If any NIC has a hardware failure then a reset will be
41  * queued onto this work queue. This is not a per-nic work queue, because
42  * efx_reset_work() acquires the rtnl lock, so resets are naturally serialised.
43  */
44 static struct workqueue_struct *reset_workqueue;
45
46 /**************************************************************************
47  *
48  * Configurable values
49  *
50  *************************************************************************/
51
52 /*
53  * Enable large receive offload (LRO) aka soft segment reassembly (SSR)
54  *
55  * This sets the default for new devices.  It can be controlled later
56  * using ethtool.
57  */
58 static int lro = true;
59 module_param(lro, int, 0644);
60 MODULE_PARM_DESC(lro, "Large receive offload acceleration");
61
62 /*
63  * Use separate channels for TX and RX events
64  *
65  * Set this to 1 to use separate channels for TX and RX. It allows us
66  * to control interrupt affinity separately for TX and RX.
67  *
68  * This is only used in MSI-X interrupt mode
69  */
70 static unsigned int separate_tx_channels;
71 module_param(separate_tx_channels, uint, 0644);
72 MODULE_PARM_DESC(separate_tx_channels,
73                  "Use separate channels for TX and RX");
74
75 /* This is the weight assigned to each of the (per-channel) virtual
76  * NAPI devices.
77  */
78 static int napi_weight = 64;
79
80 /* This is the time (in jiffies) between invocations of the hardware
81  * monitor, which checks for known hardware bugs and resets the
82  * hardware and driver as necessary.
83  */
84 unsigned int efx_monitor_interval = 1 * HZ;
85
86 /* This controls whether or not the driver will initialise devices
87  * with invalid MAC addresses stored in the EEPROM or flash.  If true,
88  * such devices will be initialised with a random locally-generated
89  * MAC address.  This allows for loading the sfc_mtd driver to
90  * reprogram the flash, even if the flash contents (including the MAC
91  * address) have previously been erased.
92  */
93 static unsigned int allow_bad_hwaddr;
94
95 /* Initial interrupt moderation settings.  They can be modified after
96  * module load with ethtool.
97  *
98  * The default for RX should strike a balance between increasing the
99  * round-trip latency and reducing overhead.
100  */
101 static unsigned int rx_irq_mod_usec = 60;
102
103 /* Initial interrupt moderation settings.  They can be modified after
104  * module load with ethtool.
105  *
106  * This default is chosen to ensure that a 10G link does not go idle
107  * while a TX queue is stopped after it has become full.  A queue is
108  * restarted when it drops below half full.  The time this takes (assuming
109  * worst case 3 descriptors per packet and 1024 descriptors) is
110  *   512 / 3 * 1.2 = 205 usec.
111  */
112 static unsigned int tx_irq_mod_usec = 150;
113
114 /* This is the first interrupt mode to try out of:
115  * 0 => MSI-X
116  * 1 => MSI
117  * 2 => legacy
118  */
119 static unsigned int interrupt_mode;
120
121 /* This is the requested number of CPUs to use for Receive-Side Scaling (RSS),
122  * i.e. the number of CPUs among which we may distribute simultaneous
123  * interrupt handling.
124  *
125  * Cards without MSI-X will only target one CPU via legacy or MSI interrupt.
126  * The default (0) means to assign an interrupt to each package (level II cache)
127  */
128 static unsigned int rss_cpus;
129 module_param(rss_cpus, uint, 0444);
130 MODULE_PARM_DESC(rss_cpus, "Number of CPUs to use for Receive-Side Scaling");
131
132 static int phy_flash_cfg;
133 module_param(phy_flash_cfg, int, 0644);
134 MODULE_PARM_DESC(phy_flash_cfg, "Set PHYs into reflash mode initially");
135
136 /**************************************************************************
137  *
138  * Utility functions and prototypes
139  *
140  *************************************************************************/
141 static void efx_remove_channel(struct efx_channel *channel);
142 static void efx_remove_port(struct efx_nic *efx);
143 static void efx_fini_napi(struct efx_nic *efx);
144 static void efx_fini_channels(struct efx_nic *efx);
145
146 #define EFX_ASSERT_RESET_SERIALISED(efx)                \
147         do {                                            \
148                 if (efx->state == STATE_RUNNING)        \
149                         ASSERT_RTNL();                  \
150         } while (0)
151
152 /**************************************************************************
153  *
154  * Event queue processing
155  *
156  *************************************************************************/
157
158 /* Process channel's event queue
159  *
160  * This function is responsible for processing the event queue of a
161  * single channel.  The caller must guarantee that this function will
162  * never be concurrently called more than once on the same channel,
163  * though different channels may be being processed concurrently.
164  */
165 static int efx_process_channel(struct efx_channel *channel, int rx_quota)
166 {
167         struct efx_nic *efx = channel->efx;
168         int rx_packets;
169
170         if (unlikely(efx->reset_pending != RESET_TYPE_NONE ||
171                      !channel->enabled))
172                 return 0;
173
174         rx_packets = falcon_process_eventq(channel, rx_quota);
175         if (rx_packets == 0)
176                 return 0;
177
178         /* Deliver last RX packet. */
179         if (channel->rx_pkt) {
180                 __efx_rx_packet(channel, channel->rx_pkt,
181                                 channel->rx_pkt_csummed);
182                 channel->rx_pkt = NULL;
183         }
184
185         efx_flush_lro(channel);
186         efx_rx_strategy(channel);
187
188         efx_fast_push_rx_descriptors(&efx->rx_queue[channel->channel]);
189
190         return rx_packets;
191 }
192
193 /* Mark channel as finished processing
194  *
195  * Note that since we will not receive further interrupts for this
196  * channel before we finish processing and call the eventq_read_ack()
197  * method, there is no need to use the interrupt hold-off timers.
198  */
199 static inline void efx_channel_processed(struct efx_channel *channel)
200 {
201         /* The interrupt handler for this channel may set work_pending
202          * as soon as we acknowledge the events we've seen.  Make sure
203          * it's cleared before then. */
204         channel->work_pending = false;
205         smp_wmb();
206
207         falcon_eventq_read_ack(channel);
208 }
209
210 /* NAPI poll handler
211  *
212  * NAPI guarantees serialisation of polls of the same device, which
213  * provides the guarantee required by efx_process_channel().
214  */
215 static int efx_poll(struct napi_struct *napi, int budget)
216 {
217         struct efx_channel *channel =
218                 container_of(napi, struct efx_channel, napi_str);
219         int rx_packets;
220
221         EFX_TRACE(channel->efx, "channel %d NAPI poll executing on CPU %d\n",
222                   channel->channel, raw_smp_processor_id());
223
224         rx_packets = efx_process_channel(channel, budget);
225
226         if (rx_packets < budget) {
227                 /* There is no race here; although napi_disable() will
228                  * only wait for netif_rx_complete(), this isn't a problem
229                  * since efx_channel_processed() will have no effect if
230                  * interrupts have already been disabled.
231                  */
232                 netif_rx_complete(napi);
233                 efx_channel_processed(channel);
234         }
235
236         return rx_packets;
237 }
238
239 /* Process the eventq of the specified channel immediately on this CPU
240  *
241  * Disable hardware generated interrupts, wait for any existing
242  * processing to finish, then directly poll (and ack ) the eventq.
243  * Finally reenable NAPI and interrupts.
244  *
245  * Since we are touching interrupts the caller should hold the suspend lock
246  */
247 void efx_process_channel_now(struct efx_channel *channel)
248 {
249         struct efx_nic *efx = channel->efx;
250
251         BUG_ON(!channel->used_flags);
252         BUG_ON(!channel->enabled);
253
254         /* Disable interrupts and wait for ISRs to complete */
255         falcon_disable_interrupts(efx);
256         if (efx->legacy_irq)
257                 synchronize_irq(efx->legacy_irq);
258         if (channel->irq)
259                 synchronize_irq(channel->irq);
260
261         /* Wait for any NAPI processing to complete */
262         napi_disable(&channel->napi_str);
263
264         /* Poll the channel */
265         efx_process_channel(channel, efx->type->evq_size);
266
267         /* Ack the eventq. This may cause an interrupt to be generated
268          * when they are reenabled */
269         efx_channel_processed(channel);
270
271         napi_enable(&channel->napi_str);
272         falcon_enable_interrupts(efx);
273 }
274
275 /* Create event queue
276  * Event queue memory allocations are done only once.  If the channel
277  * is reset, the memory buffer will be reused; this guards against
278  * errors during channel reset and also simplifies interrupt handling.
279  */
280 static int efx_probe_eventq(struct efx_channel *channel)
281 {
282         EFX_LOG(channel->efx, "chan %d create event queue\n", channel->channel);
283
284         return falcon_probe_eventq(channel);
285 }
286
287 /* Prepare channel's event queue */
288 static void efx_init_eventq(struct efx_channel *channel)
289 {
290         EFX_LOG(channel->efx, "chan %d init event queue\n", channel->channel);
291
292         channel->eventq_read_ptr = 0;
293
294         falcon_init_eventq(channel);
295 }
296
297 static void efx_fini_eventq(struct efx_channel *channel)
298 {
299         EFX_LOG(channel->efx, "chan %d fini event queue\n", channel->channel);
300
301         falcon_fini_eventq(channel);
302 }
303
304 static void efx_remove_eventq(struct efx_channel *channel)
305 {
306         EFX_LOG(channel->efx, "chan %d remove event queue\n", channel->channel);
307
308         falcon_remove_eventq(channel);
309 }
310
311 /**************************************************************************
312  *
313  * Channel handling
314  *
315  *************************************************************************/
316
317 static int efx_probe_channel(struct efx_channel *channel)
318 {
319         struct efx_tx_queue *tx_queue;
320         struct efx_rx_queue *rx_queue;
321         int rc;
322
323         EFX_LOG(channel->efx, "creating channel %d\n", channel->channel);
324
325         rc = efx_probe_eventq(channel);
326         if (rc)
327                 goto fail1;
328
329         efx_for_each_channel_tx_queue(tx_queue, channel) {
330                 rc = efx_probe_tx_queue(tx_queue);
331                 if (rc)
332                         goto fail2;
333         }
334
335         efx_for_each_channel_rx_queue(rx_queue, channel) {
336                 rc = efx_probe_rx_queue(rx_queue);
337                 if (rc)
338                         goto fail3;
339         }
340
341         channel->n_rx_frm_trunc = 0;
342
343         return 0;
344
345  fail3:
346         efx_for_each_channel_rx_queue(rx_queue, channel)
347                 efx_remove_rx_queue(rx_queue);
348  fail2:
349         efx_for_each_channel_tx_queue(tx_queue, channel)
350                 efx_remove_tx_queue(tx_queue);
351  fail1:
352         return rc;
353 }
354
355
356 static void efx_set_channel_names(struct efx_nic *efx)
357 {
358         struct efx_channel *channel;
359         const char *type = "";
360         int number;
361
362         efx_for_each_channel(channel, efx) {
363                 number = channel->channel;
364                 if (efx->n_channels > efx->n_rx_queues) {
365                         if (channel->channel < efx->n_rx_queues) {
366                                 type = "-rx";
367                         } else {
368                                 type = "-tx";
369                                 number -= efx->n_rx_queues;
370                         }
371                 }
372                 snprintf(channel->name, sizeof(channel->name),
373                          "%s%s-%d", efx->name, type, number);
374         }
375 }
376
377 /* Channels are shutdown and reinitialised whilst the NIC is running
378  * to propagate configuration changes (mtu, checksum offload), or
379  * to clear hardware error conditions
380  */
381 static void efx_init_channels(struct efx_nic *efx)
382 {
383         struct efx_tx_queue *tx_queue;
384         struct efx_rx_queue *rx_queue;
385         struct efx_channel *channel;
386
387         /* Calculate the rx buffer allocation parameters required to
388          * support the current MTU, including padding for header
389          * alignment and overruns.
390          */
391         efx->rx_buffer_len = (max(EFX_PAGE_IP_ALIGN, NET_IP_ALIGN) +
392                               EFX_MAX_FRAME_LEN(efx->net_dev->mtu) +
393                               efx->type->rx_buffer_padding);
394         efx->rx_buffer_order = get_order(efx->rx_buffer_len);
395
396         /* Initialise the channels */
397         efx_for_each_channel(channel, efx) {
398                 EFX_LOG(channel->efx, "init chan %d\n", channel->channel);
399
400                 efx_init_eventq(channel);
401
402                 efx_for_each_channel_tx_queue(tx_queue, channel)
403                         efx_init_tx_queue(tx_queue);
404
405                 /* The rx buffer allocation strategy is MTU dependent */
406                 efx_rx_strategy(channel);
407
408                 efx_for_each_channel_rx_queue(rx_queue, channel)
409                         efx_init_rx_queue(rx_queue);
410
411                 WARN_ON(channel->rx_pkt != NULL);
412                 efx_rx_strategy(channel);
413         }
414 }
415
416 /* This enables event queue processing and packet transmission.
417  *
418  * Note that this function is not allowed to fail, since that would
419  * introduce too much complexity into the suspend/resume path.
420  */
421 static void efx_start_channel(struct efx_channel *channel)
422 {
423         struct efx_rx_queue *rx_queue;
424
425         EFX_LOG(channel->efx, "starting chan %d\n", channel->channel);
426
427         if (!(channel->efx->net_dev->flags & IFF_UP))
428                 netif_napi_add(channel->napi_dev, &channel->napi_str,
429                                efx_poll, napi_weight);
430
431         /* The interrupt handler for this channel may set work_pending
432          * as soon as we enable it.  Make sure it's cleared before
433          * then.  Similarly, make sure it sees the enabled flag set. */
434         channel->work_pending = false;
435         channel->enabled = true;
436         smp_wmb();
437
438         napi_enable(&channel->napi_str);
439
440         /* Load up RX descriptors */
441         efx_for_each_channel_rx_queue(rx_queue, channel)
442                 efx_fast_push_rx_descriptors(rx_queue);
443 }
444
445 /* This disables event queue processing and packet transmission.
446  * This function does not guarantee that all queue processing
447  * (e.g. RX refill) is complete.
448  */
449 static void efx_stop_channel(struct efx_channel *channel)
450 {
451         struct efx_rx_queue *rx_queue;
452
453         if (!channel->enabled)
454                 return;
455
456         EFX_LOG(channel->efx, "stop chan %d\n", channel->channel);
457
458         channel->enabled = false;
459         napi_disable(&channel->napi_str);
460
461         /* Ensure that any worker threads have exited or will be no-ops */
462         efx_for_each_channel_rx_queue(rx_queue, channel) {
463                 spin_lock_bh(&rx_queue->add_lock);
464                 spin_unlock_bh(&rx_queue->add_lock);
465         }
466 }
467
468 static void efx_fini_channels(struct efx_nic *efx)
469 {
470         struct efx_channel *channel;
471         struct efx_tx_queue *tx_queue;
472         struct efx_rx_queue *rx_queue;
473         int rc;
474
475         EFX_ASSERT_RESET_SERIALISED(efx);
476         BUG_ON(efx->port_enabled);
477
478         rc = falcon_flush_queues(efx);
479         if (rc)
480                 EFX_ERR(efx, "failed to flush queues\n");
481         else
482                 EFX_LOG(efx, "successfully flushed all queues\n");
483
484         efx_for_each_channel(channel, efx) {
485                 EFX_LOG(channel->efx, "shut down chan %d\n", channel->channel);
486
487                 efx_for_each_channel_rx_queue(rx_queue, channel)
488                         efx_fini_rx_queue(rx_queue);
489                 efx_for_each_channel_tx_queue(tx_queue, channel)
490                         efx_fini_tx_queue(tx_queue);
491                 efx_fini_eventq(channel);
492         }
493 }
494
495 static void efx_remove_channel(struct efx_channel *channel)
496 {
497         struct efx_tx_queue *tx_queue;
498         struct efx_rx_queue *rx_queue;
499
500         EFX_LOG(channel->efx, "destroy chan %d\n", channel->channel);
501
502         efx_for_each_channel_rx_queue(rx_queue, channel)
503                 efx_remove_rx_queue(rx_queue);
504         efx_for_each_channel_tx_queue(tx_queue, channel)
505                 efx_remove_tx_queue(tx_queue);
506         efx_remove_eventq(channel);
507
508         channel->used_flags = 0;
509 }
510
511 void efx_schedule_slow_fill(struct efx_rx_queue *rx_queue, int delay)
512 {
513         queue_delayed_work(refill_workqueue, &rx_queue->work, delay);
514 }
515
516 /**************************************************************************
517  *
518  * Port handling
519  *
520  **************************************************************************/
521
522 /* This ensures that the kernel is kept informed (via
523  * netif_carrier_on/off) of the link status, and also maintains the
524  * link status's stop on the port's TX queue.
525  */
526 static void efx_link_status_changed(struct efx_nic *efx)
527 {
528         /* SFC Bug 5356: A net_dev notifier is registered, so we must ensure
529          * that no events are triggered between unregister_netdev() and the
530          * driver unloading. A more general condition is that NETDEV_CHANGE
531          * can only be generated between NETDEV_UP and NETDEV_DOWN */
532         if (!netif_running(efx->net_dev))
533                 return;
534
535         if (efx->port_inhibited) {
536                 netif_carrier_off(efx->net_dev);
537                 return;
538         }
539
540         if (efx->link_up != netif_carrier_ok(efx->net_dev)) {
541                 efx->n_link_state_changes++;
542
543                 if (efx->link_up)
544                         netif_carrier_on(efx->net_dev);
545                 else
546                         netif_carrier_off(efx->net_dev);
547         }
548
549         /* Status message for kernel log */
550         if (efx->link_up) {
551                 EFX_INFO(efx, "link up at %uMbps %s-duplex (MTU %d)%s\n",
552                          efx->link_speed, efx->link_fd ? "full" : "half",
553                          efx->net_dev->mtu,
554                          (efx->promiscuous ? " [PROMISC]" : ""));
555         } else {
556                 EFX_INFO(efx, "link down\n");
557         }
558
559 }
560
561 /* This call reinitialises the MAC to pick up new PHY settings. The
562  * caller must hold the mac_lock */
563 void __efx_reconfigure_port(struct efx_nic *efx)
564 {
565         WARN_ON(!mutex_is_locked(&efx->mac_lock));
566
567         EFX_LOG(efx, "reconfiguring MAC from PHY settings on CPU %d\n",
568                 raw_smp_processor_id());
569
570         /* Serialise the promiscuous flag with efx_set_multicast_list. */
571         if (efx_dev_registered(efx)) {
572                 netif_addr_lock_bh(efx->net_dev);
573                 netif_addr_unlock_bh(efx->net_dev);
574         }
575
576         falcon_deconfigure_mac_wrapper(efx);
577
578         /* Reconfigure the PHY, disabling transmit in mac level loopback. */
579         if (LOOPBACK_INTERNAL(efx))
580                 efx->phy_mode |= PHY_MODE_TX_DISABLED;
581         else
582                 efx->phy_mode &= ~PHY_MODE_TX_DISABLED;
583         efx->phy_op->reconfigure(efx);
584
585         if (falcon_switch_mac(efx))
586                 goto fail;
587
588         efx->mac_op->reconfigure(efx);
589
590         /* Inform kernel of loss/gain of carrier */
591         efx_link_status_changed(efx);
592         return;
593
594 fail:
595         EFX_ERR(efx, "failed to reconfigure MAC\n");
596         efx->phy_op->fini(efx);
597         efx->port_initialized = false;
598 }
599
600 /* Reinitialise the MAC to pick up new PHY settings, even if the port is
601  * disabled. */
602 void efx_reconfigure_port(struct efx_nic *efx)
603 {
604         EFX_ASSERT_RESET_SERIALISED(efx);
605
606         mutex_lock(&efx->mac_lock);
607         __efx_reconfigure_port(efx);
608         mutex_unlock(&efx->mac_lock);
609 }
610
611 /* Asynchronous efx_reconfigure_port work item. To speed up efx_flush_all()
612  * we don't efx_reconfigure_port() if the port is disabled. Care is taken
613  * in efx_stop_all() and efx_start_port() to prevent PHY events being lost */
614 static void efx_phy_work(struct work_struct *data)
615 {
616         struct efx_nic *efx = container_of(data, struct efx_nic, phy_work);
617
618         mutex_lock(&efx->mac_lock);
619         if (efx->port_enabled)
620                 __efx_reconfigure_port(efx);
621         mutex_unlock(&efx->mac_lock);
622 }
623
624 static void efx_mac_work(struct work_struct *data)
625 {
626         struct efx_nic *efx = container_of(data, struct efx_nic, mac_work);
627
628         mutex_lock(&efx->mac_lock);
629         if (efx->port_enabled)
630                 efx->mac_op->irq(efx);
631         mutex_unlock(&efx->mac_lock);
632 }
633
634 static int efx_probe_port(struct efx_nic *efx)
635 {
636         int rc;
637
638         EFX_LOG(efx, "create port\n");
639
640         /* Connect up MAC/PHY operations table and read MAC address */
641         rc = falcon_probe_port(efx);
642         if (rc)
643                 goto err;
644
645         if (phy_flash_cfg)
646                 efx->phy_mode = PHY_MODE_SPECIAL;
647
648         /* Sanity check MAC address */
649         if (is_valid_ether_addr(efx->mac_address)) {
650                 memcpy(efx->net_dev->dev_addr, efx->mac_address, ETH_ALEN);
651         } else {
652                 EFX_ERR(efx, "invalid MAC address %pM\n",
653                         efx->mac_address);
654                 if (!allow_bad_hwaddr) {
655                         rc = -EINVAL;
656                         goto err;
657                 }
658                 random_ether_addr(efx->net_dev->dev_addr);
659                 EFX_INFO(efx, "using locally-generated MAC %pM\n",
660                          efx->net_dev->dev_addr);
661         }
662
663         return 0;
664
665  err:
666         efx_remove_port(efx);
667         return rc;
668 }
669
670 static int efx_init_port(struct efx_nic *efx)
671 {
672         int rc;
673
674         EFX_LOG(efx, "init port\n");
675
676         rc = efx->phy_op->init(efx);
677         if (rc)
678                 return rc;
679         efx->phy_op->reconfigure(efx);
680
681         mutex_lock(&efx->mac_lock);
682         rc = falcon_switch_mac(efx);
683         mutex_unlock(&efx->mac_lock);
684         if (rc)
685                 goto fail;
686         efx->mac_op->reconfigure(efx);
687
688         efx->port_initialized = true;
689         efx->stats_enabled = true;
690         return 0;
691
692 fail:
693         efx->phy_op->fini(efx);
694         return rc;
695 }
696
697 /* Allow efx_reconfigure_port() to be scheduled, and close the window
698  * between efx_stop_port and efx_flush_all whereby a previously scheduled
699  * efx_phy_work()/efx_mac_work() may have been cancelled */
700 static void efx_start_port(struct efx_nic *efx)
701 {
702         EFX_LOG(efx, "start port\n");
703         BUG_ON(efx->port_enabled);
704
705         mutex_lock(&efx->mac_lock);
706         efx->port_enabled = true;
707         __efx_reconfigure_port(efx);
708         efx->mac_op->irq(efx);
709         mutex_unlock(&efx->mac_lock);
710 }
711
712 /* Prevent efx_phy_work, efx_mac_work, and efx_monitor() from executing,
713  * and efx_set_multicast_list() from scheduling efx_phy_work. efx_phy_work
714  * and efx_mac_work may still be scheduled via NAPI processing until
715  * efx_flush_all() is called */
716 static void efx_stop_port(struct efx_nic *efx)
717 {
718         EFX_LOG(efx, "stop port\n");
719
720         mutex_lock(&efx->mac_lock);
721         efx->port_enabled = false;
722         mutex_unlock(&efx->mac_lock);
723
724         /* Serialise against efx_set_multicast_list() */
725         if (efx_dev_registered(efx)) {
726                 netif_addr_lock_bh(efx->net_dev);
727                 netif_addr_unlock_bh(efx->net_dev);
728         }
729 }
730
731 static void efx_fini_port(struct efx_nic *efx)
732 {
733         EFX_LOG(efx, "shut down port\n");
734
735         if (!efx->port_initialized)
736                 return;
737
738         efx->phy_op->fini(efx);
739         efx->port_initialized = false;
740
741         efx->link_up = false;
742         efx_link_status_changed(efx);
743 }
744
745 static void efx_remove_port(struct efx_nic *efx)
746 {
747         EFX_LOG(efx, "destroying port\n");
748
749         falcon_remove_port(efx);
750 }
751
752 /**************************************************************************
753  *
754  * NIC handling
755  *
756  **************************************************************************/
757
758 /* This configures the PCI device to enable I/O and DMA. */
759 static int efx_init_io(struct efx_nic *efx)
760 {
761         struct pci_dev *pci_dev = efx->pci_dev;
762         dma_addr_t dma_mask = efx->type->max_dma_mask;
763         int rc;
764
765         EFX_LOG(efx, "initialising I/O\n");
766
767         rc = pci_enable_device(pci_dev);
768         if (rc) {
769                 EFX_ERR(efx, "failed to enable PCI device\n");
770                 goto fail1;
771         }
772
773         pci_set_master(pci_dev);
774
775         /* Set the PCI DMA mask.  Try all possibilities from our
776          * genuine mask down to 32 bits, because some architectures
777          * (e.g. x86_64 with iommu_sac_force set) will allow 40 bit
778          * masks event though they reject 46 bit masks.
779          */
780         while (dma_mask > 0x7fffffffUL) {
781                 if (pci_dma_supported(pci_dev, dma_mask) &&
782                     ((rc = pci_set_dma_mask(pci_dev, dma_mask)) == 0))
783                         break;
784                 dma_mask >>= 1;
785         }
786         if (rc) {
787                 EFX_ERR(efx, "could not find a suitable DMA mask\n");
788                 goto fail2;
789         }
790         EFX_LOG(efx, "using DMA mask %llx\n", (unsigned long long) dma_mask);
791         rc = pci_set_consistent_dma_mask(pci_dev, dma_mask);
792         if (rc) {
793                 /* pci_set_consistent_dma_mask() is not *allowed* to
794                  * fail with a mask that pci_set_dma_mask() accepted,
795                  * but just in case...
796                  */
797                 EFX_ERR(efx, "failed to set consistent DMA mask\n");
798                 goto fail2;
799         }
800
801         efx->membase_phys = pci_resource_start(efx->pci_dev,
802                                                efx->type->mem_bar);
803         rc = pci_request_region(pci_dev, efx->type->mem_bar, "sfc");
804         if (rc) {
805                 EFX_ERR(efx, "request for memory BAR failed\n");
806                 rc = -EIO;
807                 goto fail3;
808         }
809         efx->membase = ioremap_nocache(efx->membase_phys,
810                                        efx->type->mem_map_size);
811         if (!efx->membase) {
812                 EFX_ERR(efx, "could not map memory BAR %d at %llx+%x\n",
813                         efx->type->mem_bar,
814                         (unsigned long long)efx->membase_phys,
815                         efx->type->mem_map_size);
816                 rc = -ENOMEM;
817                 goto fail4;
818         }
819         EFX_LOG(efx, "memory BAR %u at %llx+%x (virtual %p)\n",
820                 efx->type->mem_bar, (unsigned long long)efx->membase_phys,
821                 efx->type->mem_map_size, efx->membase);
822
823         return 0;
824
825  fail4:
826         pci_release_region(efx->pci_dev, efx->type->mem_bar);
827  fail3:
828         efx->membase_phys = 0;
829  fail2:
830         pci_disable_device(efx->pci_dev);
831  fail1:
832         return rc;
833 }
834
835 static void efx_fini_io(struct efx_nic *efx)
836 {
837         EFX_LOG(efx, "shutting down I/O\n");
838
839         if (efx->membase) {
840                 iounmap(efx->membase);
841                 efx->membase = NULL;
842         }
843
844         if (efx->membase_phys) {
845                 pci_release_region(efx->pci_dev, efx->type->mem_bar);
846                 efx->membase_phys = 0;
847         }
848
849         pci_disable_device(efx->pci_dev);
850 }
851
852 /* Get number of RX queues wanted.  Return number of online CPU
853  * packages in the expectation that an IRQ balancer will spread
854  * interrupts across them. */
855 static int efx_wanted_rx_queues(void)
856 {
857         cpumask_var_t core_mask;
858         int count;
859         int cpu;
860
861         if (!alloc_cpumask_var(&core_mask, GFP_KERNEL)) {
862                 printk(KERN_WARNING
863                        "efx.c: allocation failure, irq balancing hobbled\n");
864                 return 1;
865         }
866
867         cpumask_clear(core_mask);
868         count = 0;
869         for_each_online_cpu(cpu) {
870                 if (!cpumask_test_cpu(cpu, core_mask)) {
871                         ++count;
872                         cpumask_or(core_mask, core_mask,
873                                    topology_core_cpumask(cpu));
874                 }
875         }
876
877         free_cpumask_var(core_mask);
878         return count;
879 }
880
881 /* Probe the number and type of interrupts we are able to obtain, and
882  * the resulting numbers of channels and RX queues.
883  */
884 static void efx_probe_interrupts(struct efx_nic *efx)
885 {
886         int max_channels =
887                 min_t(int, efx->type->phys_addr_channels, EFX_MAX_CHANNELS);
888         int rc, i;
889
890         if (efx->interrupt_mode == EFX_INT_MODE_MSIX) {
891                 struct msix_entry xentries[EFX_MAX_CHANNELS];
892                 int wanted_ints;
893                 int rx_queues;
894
895                 /* We want one RX queue and interrupt per CPU package
896                  * (or as specified by the rss_cpus module parameter).
897                  * We will need one channel per interrupt.
898                  */
899                 rx_queues = rss_cpus ? rss_cpus : efx_wanted_rx_queues();
900                 wanted_ints = rx_queues + (separate_tx_channels ? 1 : 0);
901                 wanted_ints = min(wanted_ints, max_channels);
902
903                 for (i = 0; i < wanted_ints; i++)
904                         xentries[i].entry = i;
905                 rc = pci_enable_msix(efx->pci_dev, xentries, wanted_ints);
906                 if (rc > 0) {
907                         EFX_ERR(efx, "WARNING: Insufficient MSI-X vectors"
908                                 " available (%d < %d).\n", rc, wanted_ints);
909                         EFX_ERR(efx, "WARNING: Performance may be reduced.\n");
910                         EFX_BUG_ON_PARANOID(rc >= wanted_ints);
911                         wanted_ints = rc;
912                         rc = pci_enable_msix(efx->pci_dev, xentries,
913                                              wanted_ints);
914                 }
915
916                 if (rc == 0) {
917                         efx->n_rx_queues = min(rx_queues, wanted_ints);
918                         efx->n_channels = wanted_ints;
919                         for (i = 0; i < wanted_ints; i++)
920                                 efx->channel[i].irq = xentries[i].vector;
921                 } else {
922                         /* Fall back to single channel MSI */
923                         efx->interrupt_mode = EFX_INT_MODE_MSI;
924                         EFX_ERR(efx, "could not enable MSI-X\n");
925                 }
926         }
927
928         /* Try single interrupt MSI */
929         if (efx->interrupt_mode == EFX_INT_MODE_MSI) {
930                 efx->n_rx_queues = 1;
931                 efx->n_channels = 1;
932                 rc = pci_enable_msi(efx->pci_dev);
933                 if (rc == 0) {
934                         efx->channel[0].irq = efx->pci_dev->irq;
935                 } else {
936                         EFX_ERR(efx, "could not enable MSI\n");
937                         efx->interrupt_mode = EFX_INT_MODE_LEGACY;
938                 }
939         }
940
941         /* Assume legacy interrupts */
942         if (efx->interrupt_mode == EFX_INT_MODE_LEGACY) {
943                 efx->n_rx_queues = 1;
944                 efx->n_channels = 1 + (separate_tx_channels ? 1 : 0);
945                 efx->legacy_irq = efx->pci_dev->irq;
946         }
947 }
948
949 static void efx_remove_interrupts(struct efx_nic *efx)
950 {
951         struct efx_channel *channel;
952
953         /* Remove MSI/MSI-X interrupts */
954         efx_for_each_channel(channel, efx)
955                 channel->irq = 0;
956         pci_disable_msi(efx->pci_dev);
957         pci_disable_msix(efx->pci_dev);
958
959         /* Remove legacy interrupt */
960         efx->legacy_irq = 0;
961 }
962
963 static void efx_set_channels(struct efx_nic *efx)
964 {
965         struct efx_tx_queue *tx_queue;
966         struct efx_rx_queue *rx_queue;
967
968         efx_for_each_tx_queue(tx_queue, efx) {
969                 if (separate_tx_channels)
970                         tx_queue->channel = &efx->channel[efx->n_channels-1];
971                 else
972                         tx_queue->channel = &efx->channel[0];
973                 tx_queue->channel->used_flags |= EFX_USED_BY_TX;
974         }
975
976         efx_for_each_rx_queue(rx_queue, efx) {
977                 rx_queue->channel = &efx->channel[rx_queue->queue];
978                 rx_queue->channel->used_flags |= EFX_USED_BY_RX;
979         }
980 }
981
982 static int efx_probe_nic(struct efx_nic *efx)
983 {
984         int rc;
985
986         EFX_LOG(efx, "creating NIC\n");
987
988         /* Carry out hardware-type specific initialisation */
989         rc = falcon_probe_nic(efx);
990         if (rc)
991                 return rc;
992
993         /* Determine the number of channels and RX queues by trying to hook
994          * in MSI-X interrupts. */
995         efx_probe_interrupts(efx);
996
997         efx_set_channels(efx);
998
999         /* Initialise the interrupt moderation settings */
1000         efx_init_irq_moderation(efx, tx_irq_mod_usec, rx_irq_mod_usec);
1001
1002         return 0;
1003 }
1004
1005 static void efx_remove_nic(struct efx_nic *efx)
1006 {
1007         EFX_LOG(efx, "destroying NIC\n");
1008
1009         efx_remove_interrupts(efx);
1010         falcon_remove_nic(efx);
1011 }
1012
1013 /**************************************************************************
1014  *
1015  * NIC startup/shutdown
1016  *
1017  *************************************************************************/
1018
1019 static int efx_probe_all(struct efx_nic *efx)
1020 {
1021         struct efx_channel *channel;
1022         int rc;
1023
1024         /* Create NIC */
1025         rc = efx_probe_nic(efx);
1026         if (rc) {
1027                 EFX_ERR(efx, "failed to create NIC\n");
1028                 goto fail1;
1029         }
1030
1031         /* Create port */
1032         rc = efx_probe_port(efx);
1033         if (rc) {
1034                 EFX_ERR(efx, "failed to create port\n");
1035                 goto fail2;
1036         }
1037
1038         /* Create channels */
1039         efx_for_each_channel(channel, efx) {
1040                 rc = efx_probe_channel(channel);
1041                 if (rc) {
1042                         EFX_ERR(efx, "failed to create channel %d\n",
1043                                 channel->channel);
1044                         goto fail3;
1045                 }
1046         }
1047         efx_set_channel_names(efx);
1048
1049         return 0;
1050
1051  fail3:
1052         efx_for_each_channel(channel, efx)
1053                 efx_remove_channel(channel);
1054         efx_remove_port(efx);
1055  fail2:
1056         efx_remove_nic(efx);
1057  fail1:
1058         return rc;
1059 }
1060
1061 /* Called after previous invocation(s) of efx_stop_all, restarts the
1062  * port, kernel transmit queue, NAPI processing and hardware interrupts,
1063  * and ensures that the port is scheduled to be reconfigured.
1064  * This function is safe to call multiple times when the NIC is in any
1065  * state. */
1066 static void efx_start_all(struct efx_nic *efx)
1067 {
1068         struct efx_channel *channel;
1069
1070         EFX_ASSERT_RESET_SERIALISED(efx);
1071
1072         /* Check that it is appropriate to restart the interface. All
1073          * of these flags are safe to read under just the rtnl lock */
1074         if (efx->port_enabled)
1075                 return;
1076         if ((efx->state != STATE_RUNNING) && (efx->state != STATE_INIT))
1077                 return;
1078         if (efx_dev_registered(efx) && !netif_running(efx->net_dev))
1079                 return;
1080
1081         /* Mark the port as enabled so port reconfigurations can start, then
1082          * restart the transmit interface early so the watchdog timer stops */
1083         efx_start_port(efx);
1084         if (efx_dev_registered(efx))
1085                 efx_wake_queue(efx);
1086
1087         efx_for_each_channel(channel, efx)
1088                 efx_start_channel(channel);
1089
1090         falcon_enable_interrupts(efx);
1091
1092         /* Start hardware monitor if we're in RUNNING */
1093         if (efx->state == STATE_RUNNING)
1094                 queue_delayed_work(efx->workqueue, &efx->monitor_work,
1095                                    efx_monitor_interval);
1096 }
1097
1098 /* Flush all delayed work. Should only be called when no more delayed work
1099  * will be scheduled. This doesn't flush pending online resets (efx_reset),
1100  * since we're holding the rtnl_lock at this point. */
1101 static void efx_flush_all(struct efx_nic *efx)
1102 {
1103         struct efx_rx_queue *rx_queue;
1104
1105         /* Make sure the hardware monitor is stopped */
1106         cancel_delayed_work_sync(&efx->monitor_work);
1107
1108         /* Ensure that all RX slow refills are complete. */
1109         efx_for_each_rx_queue(rx_queue, efx)
1110                 cancel_delayed_work_sync(&rx_queue->work);
1111
1112         /* Stop scheduled port reconfigurations */
1113         cancel_work_sync(&efx->mac_work);
1114         cancel_work_sync(&efx->phy_work);
1115
1116 }
1117
1118 /* Quiesce hardware and software without bringing the link down.
1119  * Safe to call multiple times, when the nic and interface is in any
1120  * state. The caller is guaranteed to subsequently be in a position
1121  * to modify any hardware and software state they see fit without
1122  * taking locks. */
1123 static void efx_stop_all(struct efx_nic *efx)
1124 {
1125         struct efx_channel *channel;
1126
1127         EFX_ASSERT_RESET_SERIALISED(efx);
1128
1129         /* port_enabled can be read safely under the rtnl lock */
1130         if (!efx->port_enabled)
1131                 return;
1132
1133         /* Disable interrupts and wait for ISR to complete */
1134         falcon_disable_interrupts(efx);
1135         if (efx->legacy_irq)
1136                 synchronize_irq(efx->legacy_irq);
1137         efx_for_each_channel(channel, efx) {
1138                 if (channel->irq)
1139                         synchronize_irq(channel->irq);
1140         }
1141
1142         /* Stop all NAPI processing and synchronous rx refills */
1143         efx_for_each_channel(channel, efx)
1144                 efx_stop_channel(channel);
1145
1146         /* Stop all asynchronous port reconfigurations. Since all
1147          * event processing has already been stopped, there is no
1148          * window to loose phy events */
1149         efx_stop_port(efx);
1150
1151         /* Flush efx_phy_work, efx_mac_work, refill_workqueue, monitor_work */
1152         efx_flush_all(efx);
1153
1154         /* Isolate the MAC from the TX and RX engines, so that queue
1155          * flushes will complete in a timely fashion. */
1156         falcon_drain_tx_fifo(efx);
1157
1158         /* Stop the kernel transmit interface late, so the watchdog
1159          * timer isn't ticking over the flush */
1160         if (efx_dev_registered(efx)) {
1161                 efx_stop_queue(efx);
1162                 netif_tx_lock_bh(efx->net_dev);
1163                 netif_tx_unlock_bh(efx->net_dev);
1164         }
1165 }
1166
1167 static void efx_remove_all(struct efx_nic *efx)
1168 {
1169         struct efx_channel *channel;
1170
1171         efx_for_each_channel(channel, efx)
1172                 efx_remove_channel(channel);
1173         efx_remove_port(efx);
1174         efx_remove_nic(efx);
1175 }
1176
1177 /* A convinience function to safely flush all the queues */
1178 void efx_flush_queues(struct efx_nic *efx)
1179 {
1180         EFX_ASSERT_RESET_SERIALISED(efx);
1181
1182         efx_stop_all(efx);
1183
1184         efx_fini_channels(efx);
1185         efx_init_channels(efx);
1186
1187         efx_start_all(efx);
1188 }
1189
1190 /**************************************************************************
1191  *
1192  * Interrupt moderation
1193  *
1194  **************************************************************************/
1195
1196 /* Set interrupt moderation parameters */
1197 void efx_init_irq_moderation(struct efx_nic *efx, int tx_usecs, int rx_usecs)
1198 {
1199         struct efx_tx_queue *tx_queue;
1200         struct efx_rx_queue *rx_queue;
1201
1202         EFX_ASSERT_RESET_SERIALISED(efx);
1203
1204         efx_for_each_tx_queue(tx_queue, efx)
1205                 tx_queue->channel->irq_moderation = tx_usecs;
1206
1207         efx_for_each_rx_queue(rx_queue, efx)
1208                 rx_queue->channel->irq_moderation = rx_usecs;
1209 }
1210
1211 /**************************************************************************
1212  *
1213  * Hardware monitor
1214  *
1215  **************************************************************************/
1216
1217 /* Run periodically off the general workqueue. Serialised against
1218  * efx_reconfigure_port via the mac_lock */
1219 static void efx_monitor(struct work_struct *data)
1220 {
1221         struct efx_nic *efx = container_of(data, struct efx_nic,
1222                                            monitor_work.work);
1223         int rc;
1224
1225         EFX_TRACE(efx, "hardware monitor executing on CPU %d\n",
1226                   raw_smp_processor_id());
1227
1228         /* If the mac_lock is already held then it is likely a port
1229          * reconfiguration is already in place, which will likely do
1230          * most of the work of check_hw() anyway. */
1231         if (!mutex_trylock(&efx->mac_lock))
1232                 goto out_requeue;
1233         if (!efx->port_enabled)
1234                 goto out_unlock;
1235         rc = efx->board_info.monitor(efx);
1236         if (rc) {
1237                 EFX_ERR(efx, "Board sensor %s; shutting down PHY\n",
1238                         (rc == -ERANGE) ? "reported fault" : "failed");
1239                 efx->phy_mode |= PHY_MODE_LOW_POWER;
1240                 falcon_sim_phy_event(efx);
1241         }
1242         efx->phy_op->poll(efx);
1243         efx->mac_op->poll(efx);
1244
1245 out_unlock:
1246         mutex_unlock(&efx->mac_lock);
1247 out_requeue:
1248         queue_delayed_work(efx->workqueue, &efx->monitor_work,
1249                            efx_monitor_interval);
1250 }
1251
1252 /**************************************************************************
1253  *
1254  * ioctls
1255  *
1256  *************************************************************************/
1257
1258 /* Net device ioctl
1259  * Context: process, rtnl_lock() held.
1260  */
1261 static int efx_ioctl(struct net_device *net_dev, struct ifreq *ifr, int cmd)
1262 {
1263         struct efx_nic *efx = netdev_priv(net_dev);
1264
1265         EFX_ASSERT_RESET_SERIALISED(efx);
1266
1267         return generic_mii_ioctl(&efx->mii, if_mii(ifr), cmd, NULL);
1268 }
1269
1270 /**************************************************************************
1271  *
1272  * NAPI interface
1273  *
1274  **************************************************************************/
1275
1276 static int efx_init_napi(struct efx_nic *efx)
1277 {
1278         struct efx_channel *channel;
1279         int rc;
1280
1281         efx_for_each_channel(channel, efx) {
1282                 channel->napi_dev = efx->net_dev;
1283                 rc = efx_lro_init(&channel->lro_mgr, efx);
1284                 if (rc)
1285                         goto err;
1286         }
1287         return 0;
1288  err:
1289         efx_fini_napi(efx);
1290         return rc;
1291 }
1292
1293 static void efx_fini_napi(struct efx_nic *efx)
1294 {
1295         struct efx_channel *channel;
1296
1297         efx_for_each_channel(channel, efx) {
1298                 efx_lro_fini(&channel->lro_mgr);
1299                 channel->napi_dev = NULL;
1300         }
1301 }
1302
1303 /**************************************************************************
1304  *
1305  * Kernel netpoll interface
1306  *
1307  *************************************************************************/
1308
1309 #ifdef CONFIG_NET_POLL_CONTROLLER
1310
1311 /* Although in the common case interrupts will be disabled, this is not
1312  * guaranteed. However, all our work happens inside the NAPI callback,
1313  * so no locking is required.
1314  */
1315 static void efx_netpoll(struct net_device *net_dev)
1316 {
1317         struct efx_nic *efx = netdev_priv(net_dev);
1318         struct efx_channel *channel;
1319
1320         efx_for_each_channel(channel, efx)
1321                 efx_schedule_channel(channel);
1322 }
1323
1324 #endif
1325
1326 /**************************************************************************
1327  *
1328  * Kernel net device interface
1329  *
1330  *************************************************************************/
1331
1332 /* Context: process, rtnl_lock() held. */
1333 static int efx_net_open(struct net_device *net_dev)
1334 {
1335         struct efx_nic *efx = netdev_priv(net_dev);
1336         EFX_ASSERT_RESET_SERIALISED(efx);
1337
1338         EFX_LOG(efx, "opening device %s on CPU %d\n", net_dev->name,
1339                 raw_smp_processor_id());
1340
1341         if (efx->state == STATE_DISABLED)
1342                 return -EIO;
1343         if (efx->phy_mode & PHY_MODE_SPECIAL)
1344                 return -EBUSY;
1345
1346         efx_start_all(efx);
1347         return 0;
1348 }
1349
1350 /* Context: process, rtnl_lock() held.
1351  * Note that the kernel will ignore our return code; this method
1352  * should really be a void.
1353  */
1354 static int efx_net_stop(struct net_device *net_dev)
1355 {
1356         struct efx_nic *efx = netdev_priv(net_dev);
1357
1358         EFX_LOG(efx, "closing %s on CPU %d\n", net_dev->name,
1359                 raw_smp_processor_id());
1360
1361         if (efx->state != STATE_DISABLED) {
1362                 /* Stop the device and flush all the channels */
1363                 efx_stop_all(efx);
1364                 efx_fini_channels(efx);
1365                 efx_init_channels(efx);
1366         }
1367
1368         return 0;
1369 }
1370
1371 /* Context: process, dev_base_lock or RTNL held, non-blocking. */
1372 static struct net_device_stats *efx_net_stats(struct net_device *net_dev)
1373 {
1374         struct efx_nic *efx = netdev_priv(net_dev);
1375         struct efx_mac_stats *mac_stats = &efx->mac_stats;
1376         struct net_device_stats *stats = &net_dev->stats;
1377
1378         /* Update stats if possible, but do not wait if another thread
1379          * is updating them (or resetting the NIC); slightly stale
1380          * stats are acceptable.
1381          */
1382         if (!spin_trylock(&efx->stats_lock))
1383                 return stats;
1384         if (efx->stats_enabled) {
1385                 efx->mac_op->update_stats(efx);
1386                 falcon_update_nic_stats(efx);
1387         }
1388         spin_unlock(&efx->stats_lock);
1389
1390         stats->rx_packets = mac_stats->rx_packets;
1391         stats->tx_packets = mac_stats->tx_packets;
1392         stats->rx_bytes = mac_stats->rx_bytes;
1393         stats->tx_bytes = mac_stats->tx_bytes;
1394         stats->multicast = mac_stats->rx_multicast;
1395         stats->collisions = mac_stats->tx_collision;
1396         stats->rx_length_errors = (mac_stats->rx_gtjumbo +
1397                                    mac_stats->rx_length_error);
1398         stats->rx_over_errors = efx->n_rx_nodesc_drop_cnt;
1399         stats->rx_crc_errors = mac_stats->rx_bad;
1400         stats->rx_frame_errors = mac_stats->rx_align_error;
1401         stats->rx_fifo_errors = mac_stats->rx_overflow;
1402         stats->rx_missed_errors = mac_stats->rx_missed;
1403         stats->tx_window_errors = mac_stats->tx_late_collision;
1404
1405         stats->rx_errors = (stats->rx_length_errors +
1406                             stats->rx_over_errors +
1407                             stats->rx_crc_errors +
1408                             stats->rx_frame_errors +
1409                             stats->rx_fifo_errors +
1410                             stats->rx_missed_errors +
1411                             mac_stats->rx_symbol_error);
1412         stats->tx_errors = (stats->tx_window_errors +
1413                             mac_stats->tx_bad);
1414
1415         return stats;
1416 }
1417
1418 /* Context: netif_tx_lock held, BHs disabled. */
1419 static void efx_watchdog(struct net_device *net_dev)
1420 {
1421         struct efx_nic *efx = netdev_priv(net_dev);
1422
1423         EFX_ERR(efx, "TX stuck with stop_count=%d port_enabled=%d:"
1424                 " resetting channels\n",
1425                 atomic_read(&efx->netif_stop_count), efx->port_enabled);
1426
1427         efx_schedule_reset(efx, RESET_TYPE_TX_WATCHDOG);
1428 }
1429
1430
1431 /* Context: process, rtnl_lock() held. */
1432 static int efx_change_mtu(struct net_device *net_dev, int new_mtu)
1433 {
1434         struct efx_nic *efx = netdev_priv(net_dev);
1435         int rc = 0;
1436
1437         EFX_ASSERT_RESET_SERIALISED(efx);
1438
1439         if (new_mtu > EFX_MAX_MTU)
1440                 return -EINVAL;
1441
1442         efx_stop_all(efx);
1443
1444         EFX_LOG(efx, "changing MTU to %d\n", new_mtu);
1445
1446         efx_fini_channels(efx);
1447         net_dev->mtu = new_mtu;
1448         efx_init_channels(efx);
1449
1450         efx_start_all(efx);
1451         return rc;
1452 }
1453
1454 static int efx_set_mac_address(struct net_device *net_dev, void *data)
1455 {
1456         struct efx_nic *efx = netdev_priv(net_dev);
1457         struct sockaddr *addr = data;
1458         char *new_addr = addr->sa_data;
1459
1460         EFX_ASSERT_RESET_SERIALISED(efx);
1461
1462         if (!is_valid_ether_addr(new_addr)) {
1463                 EFX_ERR(efx, "invalid ethernet MAC address requested: %pM\n",
1464                         new_addr);
1465                 return -EINVAL;
1466         }
1467
1468         memcpy(net_dev->dev_addr, new_addr, net_dev->addr_len);
1469
1470         /* Reconfigure the MAC */
1471         efx_reconfigure_port(efx);
1472
1473         return 0;
1474 }
1475
1476 /* Context: netif_addr_lock held, BHs disabled. */
1477 static void efx_set_multicast_list(struct net_device *net_dev)
1478 {
1479         struct efx_nic *efx = netdev_priv(net_dev);
1480         struct dev_mc_list *mc_list = net_dev->mc_list;
1481         union efx_multicast_hash *mc_hash = &efx->multicast_hash;
1482         bool promiscuous = !!(net_dev->flags & IFF_PROMISC);
1483         bool changed = (efx->promiscuous != promiscuous);
1484         u32 crc;
1485         int bit;
1486         int i;
1487
1488         efx->promiscuous = promiscuous;
1489
1490         /* Build multicast hash table */
1491         if (promiscuous || (net_dev->flags & IFF_ALLMULTI)) {
1492                 memset(mc_hash, 0xff, sizeof(*mc_hash));
1493         } else {
1494                 memset(mc_hash, 0x00, sizeof(*mc_hash));
1495                 for (i = 0; i < net_dev->mc_count; i++) {
1496                         crc = ether_crc_le(ETH_ALEN, mc_list->dmi_addr);
1497                         bit = crc & (EFX_MCAST_HASH_ENTRIES - 1);
1498                         set_bit_le(bit, mc_hash->byte);
1499                         mc_list = mc_list->next;
1500                 }
1501         }
1502
1503         if (!efx->port_enabled)
1504                 /* Delay pushing settings until efx_start_port() */
1505                 return;
1506
1507         if (changed)
1508                 queue_work(efx->workqueue, &efx->phy_work);
1509
1510         /* Create and activate new global multicast hash table */
1511         falcon_set_multicast_hash(efx);
1512 }
1513
1514 static const struct net_device_ops efx_netdev_ops = {
1515         .ndo_open               = efx_net_open,
1516         .ndo_stop               = efx_net_stop,
1517         .ndo_get_stats          = efx_net_stats,
1518         .ndo_tx_timeout         = efx_watchdog,
1519         .ndo_start_xmit         = efx_hard_start_xmit,
1520         .ndo_validate_addr      = eth_validate_addr,
1521         .ndo_do_ioctl           = efx_ioctl,
1522         .ndo_change_mtu         = efx_change_mtu,
1523         .ndo_set_mac_address    = efx_set_mac_address,
1524         .ndo_set_multicast_list = efx_set_multicast_list,
1525 #ifdef CONFIG_NET_POLL_CONTROLLER
1526         .ndo_poll_controller = efx_netpoll,
1527 #endif
1528 };
1529
1530 static void efx_update_name(struct efx_nic *efx)
1531 {
1532         strcpy(efx->name, efx->net_dev->name);
1533         efx_mtd_rename(efx);
1534         efx_set_channel_names(efx);
1535 }
1536
1537 static int efx_netdev_event(struct notifier_block *this,
1538                             unsigned long event, void *ptr)
1539 {
1540         struct net_device *net_dev = ptr;
1541
1542         if (net_dev->netdev_ops == &efx_netdev_ops &&
1543             event == NETDEV_CHANGENAME)
1544                 efx_update_name(netdev_priv(net_dev));
1545
1546         return NOTIFY_DONE;
1547 }
1548
1549 static struct notifier_block efx_netdev_notifier = {
1550         .notifier_call = efx_netdev_event,
1551 };
1552
1553 static ssize_t
1554 show_phy_type(struct device *dev, struct device_attribute *attr, char *buf)
1555 {
1556         struct efx_nic *efx = pci_get_drvdata(to_pci_dev(dev));
1557         return sprintf(buf, "%d\n", efx->phy_type);
1558 }
1559 static DEVICE_ATTR(phy_type, 0644, show_phy_type, NULL);
1560
1561 static int efx_register_netdev(struct efx_nic *efx)
1562 {
1563         struct net_device *net_dev = efx->net_dev;
1564         int rc;
1565
1566         net_dev->watchdog_timeo = 5 * HZ;
1567         net_dev->irq = efx->pci_dev->irq;
1568         net_dev->netdev_ops = &efx_netdev_ops;
1569         SET_NETDEV_DEV(net_dev, &efx->pci_dev->dev);
1570         SET_ETHTOOL_OPS(net_dev, &efx_ethtool_ops);
1571
1572         /* Always start with carrier off; PHY events will detect the link */
1573         netif_carrier_off(efx->net_dev);
1574
1575         /* Clear MAC statistics */
1576         efx->mac_op->update_stats(efx);
1577         memset(&efx->mac_stats, 0, sizeof(efx->mac_stats));
1578
1579         rc = register_netdev(net_dev);
1580         if (rc) {
1581                 EFX_ERR(efx, "could not register net dev\n");
1582                 return rc;
1583         }
1584
1585         rtnl_lock();
1586         efx_update_name(efx);
1587         rtnl_unlock();
1588
1589         rc = device_create_file(&efx->pci_dev->dev, &dev_attr_phy_type);
1590         if (rc) {
1591                 EFX_ERR(efx, "failed to init net dev attributes\n");
1592                 goto fail_registered;
1593         }
1594
1595         return 0;
1596
1597 fail_registered:
1598         unregister_netdev(net_dev);
1599         return rc;
1600 }
1601
1602 static void efx_unregister_netdev(struct efx_nic *efx)
1603 {
1604         struct efx_tx_queue *tx_queue;
1605
1606         if (!efx->net_dev)
1607                 return;
1608
1609         BUG_ON(netdev_priv(efx->net_dev) != efx);
1610
1611         /* Free up any skbs still remaining. This has to happen before
1612          * we try to unregister the netdev as running their destructors
1613          * may be needed to get the device ref. count to 0. */
1614         efx_for_each_tx_queue(tx_queue, efx)
1615                 efx_release_tx_buffers(tx_queue);
1616
1617         if (efx_dev_registered(efx)) {
1618                 strlcpy(efx->name, pci_name(efx->pci_dev), sizeof(efx->name));
1619                 device_remove_file(&efx->pci_dev->dev, &dev_attr_phy_type);
1620                 unregister_netdev(efx->net_dev);
1621         }
1622 }
1623
1624 /**************************************************************************
1625  *
1626  * Device reset and suspend
1627  *
1628  **************************************************************************/
1629
1630 /* Tears down the entire software state and most of the hardware state
1631  * before reset.  */
1632 void efx_reset_down(struct efx_nic *efx, struct ethtool_cmd *ecmd)
1633 {
1634         EFX_ASSERT_RESET_SERIALISED(efx);
1635
1636         /* The net_dev->get_stats handler is quite slow, and will fail
1637          * if a fetch is pending over reset. Serialise against it. */
1638         spin_lock(&efx->stats_lock);
1639         efx->stats_enabled = false;
1640         spin_unlock(&efx->stats_lock);
1641
1642         efx_stop_all(efx);
1643         mutex_lock(&efx->mac_lock);
1644         mutex_lock(&efx->spi_lock);
1645
1646         efx->phy_op->get_settings(efx, ecmd);
1647
1648         efx_fini_channels(efx);
1649 }
1650
1651 /* This function will always ensure that the locks acquired in
1652  * efx_reset_down() are released. A failure return code indicates
1653  * that we were unable to reinitialise the hardware, and the
1654  * driver should be disabled. If ok is false, then the rx and tx
1655  * engines are not restarted, pending a RESET_DISABLE. */
1656 int efx_reset_up(struct efx_nic *efx, struct ethtool_cmd *ecmd, bool ok)
1657 {
1658         int rc;
1659
1660         EFX_ASSERT_RESET_SERIALISED(efx);
1661
1662         rc = falcon_init_nic(efx);
1663         if (rc) {
1664                 EFX_ERR(efx, "failed to initialise NIC\n");
1665                 ok = false;
1666         }
1667
1668         if (ok) {
1669                 efx_init_channels(efx);
1670
1671                 if (efx->phy_op->set_settings(efx, ecmd))
1672                         EFX_ERR(efx, "could not restore PHY settings\n");
1673         }
1674
1675         mutex_unlock(&efx->spi_lock);
1676         mutex_unlock(&efx->mac_lock);
1677
1678         if (ok) {
1679                 efx_start_all(efx);
1680                 efx->stats_enabled = true;
1681         }
1682         return rc;
1683 }
1684
1685 /* Reset the NIC as transparently as possible. Do not reset the PHY
1686  * Note that the reset may fail, in which case the card will be left
1687  * in a most-probably-unusable state.
1688  *
1689  * This function will sleep.  You cannot reset from within an atomic
1690  * state; use efx_schedule_reset() instead.
1691  *
1692  * Grabs the rtnl_lock.
1693  */
1694 static int efx_reset(struct efx_nic *efx)
1695 {
1696         struct ethtool_cmd ecmd;
1697         enum reset_type method = efx->reset_pending;
1698         int rc = 0;
1699
1700         /* Serialise with kernel interfaces */
1701         rtnl_lock();
1702
1703         /* If we're not RUNNING then don't reset. Leave the reset_pending
1704          * flag set so that efx_pci_probe_main will be retried */
1705         if (efx->state != STATE_RUNNING) {
1706                 EFX_INFO(efx, "scheduled reset quenched. NIC not RUNNING\n");
1707                 goto out_unlock;
1708         }
1709
1710         EFX_INFO(efx, "resetting (%d)\n", method);
1711
1712         efx_reset_down(efx, &ecmd);
1713
1714         rc = falcon_reset_hw(efx, method);
1715         if (rc) {
1716                 EFX_ERR(efx, "failed to reset hardware\n");
1717                 goto out_disable;
1718         }
1719
1720         /* Allow resets to be rescheduled. */
1721         efx->reset_pending = RESET_TYPE_NONE;
1722
1723         /* Reinitialise bus-mastering, which may have been turned off before
1724          * the reset was scheduled. This is still appropriate, even in the
1725          * RESET_TYPE_DISABLE since this driver generally assumes the hardware
1726          * can respond to requests. */
1727         pci_set_master(efx->pci_dev);
1728
1729         /* Leave device stopped if necessary */
1730         if (method == RESET_TYPE_DISABLE) {
1731                 efx_reset_up(efx, &ecmd, false);
1732                 rc = -EIO;
1733         } else {
1734                 rc = efx_reset_up(efx, &ecmd, true);
1735         }
1736
1737 out_disable:
1738         if (rc) {
1739                 EFX_ERR(efx, "has been disabled\n");
1740                 efx->state = STATE_DISABLED;
1741                 dev_close(efx->net_dev);
1742         } else {
1743                 EFX_LOG(efx, "reset complete\n");
1744         }
1745
1746 out_unlock:
1747         rtnl_unlock();
1748         return rc;
1749 }
1750
1751 /* The worker thread exists so that code that cannot sleep can
1752  * schedule a reset for later.
1753  */
1754 static void efx_reset_work(struct work_struct *data)
1755 {
1756         struct efx_nic *nic = container_of(data, struct efx_nic, reset_work);
1757
1758         efx_reset(nic);
1759 }
1760
1761 void efx_schedule_reset(struct efx_nic *efx, enum reset_type type)
1762 {
1763         enum reset_type method;
1764
1765         if (efx->reset_pending != RESET_TYPE_NONE) {
1766                 EFX_INFO(efx, "quenching already scheduled reset\n");
1767                 return;
1768         }
1769
1770         switch (type) {
1771         case RESET_TYPE_INVISIBLE:
1772         case RESET_TYPE_ALL:
1773         case RESET_TYPE_WORLD:
1774         case RESET_TYPE_DISABLE:
1775                 method = type;
1776                 break;
1777         case RESET_TYPE_RX_RECOVERY:
1778         case RESET_TYPE_RX_DESC_FETCH:
1779         case RESET_TYPE_TX_DESC_FETCH:
1780         case RESET_TYPE_TX_SKIP:
1781                 method = RESET_TYPE_INVISIBLE;
1782                 break;
1783         default:
1784                 method = RESET_TYPE_ALL;
1785                 break;
1786         }
1787
1788         if (method != type)
1789                 EFX_LOG(efx, "scheduling reset (%d:%d)\n", type, method);
1790         else
1791                 EFX_LOG(efx, "scheduling reset (%d)\n", method);
1792
1793         efx->reset_pending = method;
1794
1795         queue_work(reset_workqueue, &efx->reset_work);
1796 }
1797
1798 /**************************************************************************
1799  *
1800  * List of NICs we support
1801  *
1802  **************************************************************************/
1803
1804 /* PCI device ID table */
1805 static struct pci_device_id efx_pci_table[] __devinitdata = {
1806         {PCI_DEVICE(EFX_VENDID_SFC, FALCON_A_P_DEVID),
1807          .driver_data = (unsigned long) &falcon_a_nic_type},
1808         {PCI_DEVICE(EFX_VENDID_SFC, FALCON_B_P_DEVID),
1809          .driver_data = (unsigned long) &falcon_b_nic_type},
1810         {0}                     /* end of list */
1811 };
1812
1813 /**************************************************************************
1814  *
1815  * Dummy PHY/MAC/Board operations
1816  *
1817  * Can be used for some unimplemented operations
1818  * Needed so all function pointers are valid and do not have to be tested
1819  * before use
1820  *
1821  **************************************************************************/
1822 int efx_port_dummy_op_int(struct efx_nic *efx)
1823 {
1824         return 0;
1825 }
1826 void efx_port_dummy_op_void(struct efx_nic *efx) {}
1827 void efx_port_dummy_op_blink(struct efx_nic *efx, bool blink) {}
1828
1829 static struct efx_mac_operations efx_dummy_mac_operations = {
1830         .reconfigure    = efx_port_dummy_op_void,
1831         .poll           = efx_port_dummy_op_void,
1832         .irq            = efx_port_dummy_op_void,
1833 };
1834
1835 static struct efx_phy_operations efx_dummy_phy_operations = {
1836         .init            = efx_port_dummy_op_int,
1837         .reconfigure     = efx_port_dummy_op_void,
1838         .poll            = efx_port_dummy_op_void,
1839         .fini            = efx_port_dummy_op_void,
1840         .clear_interrupt = efx_port_dummy_op_void,
1841 };
1842
1843 static struct efx_board efx_dummy_board_info = {
1844         .init           = efx_port_dummy_op_int,
1845         .init_leds      = efx_port_dummy_op_int,
1846         .set_fault_led  = efx_port_dummy_op_blink,
1847         .monitor        = efx_port_dummy_op_int,
1848         .blink          = efx_port_dummy_op_blink,
1849         .fini           = efx_port_dummy_op_void,
1850 };
1851
1852 /**************************************************************************
1853  *
1854  * Data housekeeping
1855  *
1856  **************************************************************************/
1857
1858 /* This zeroes out and then fills in the invariants in a struct
1859  * efx_nic (including all sub-structures).
1860  */
1861 static int efx_init_struct(struct efx_nic *efx, struct efx_nic_type *type,
1862                            struct pci_dev *pci_dev, struct net_device *net_dev)
1863 {
1864         struct efx_channel *channel;
1865         struct efx_tx_queue *tx_queue;
1866         struct efx_rx_queue *rx_queue;
1867         int i;
1868
1869         /* Initialise common structures */
1870         memset(efx, 0, sizeof(*efx));
1871         spin_lock_init(&efx->biu_lock);
1872         spin_lock_init(&efx->phy_lock);
1873         mutex_init(&efx->spi_lock);
1874         INIT_WORK(&efx->reset_work, efx_reset_work);
1875         INIT_DELAYED_WORK(&efx->monitor_work, efx_monitor);
1876         efx->pci_dev = pci_dev;
1877         efx->state = STATE_INIT;
1878         efx->reset_pending = RESET_TYPE_NONE;
1879         strlcpy(efx->name, pci_name(pci_dev), sizeof(efx->name));
1880         efx->board_info = efx_dummy_board_info;
1881
1882         efx->net_dev = net_dev;
1883         efx->rx_checksum_enabled = true;
1884         spin_lock_init(&efx->netif_stop_lock);
1885         spin_lock_init(&efx->stats_lock);
1886         mutex_init(&efx->mac_lock);
1887         efx->mac_op = &efx_dummy_mac_operations;
1888         efx->phy_op = &efx_dummy_phy_operations;
1889         efx->mii.dev = net_dev;
1890         INIT_WORK(&efx->phy_work, efx_phy_work);
1891         INIT_WORK(&efx->mac_work, efx_mac_work);
1892         atomic_set(&efx->netif_stop_count, 1);
1893
1894         for (i = 0; i < EFX_MAX_CHANNELS; i++) {
1895                 channel = &efx->channel[i];
1896                 channel->efx = efx;
1897                 channel->channel = i;
1898                 channel->work_pending = false;
1899         }
1900         for (i = 0; i < EFX_TX_QUEUE_COUNT; i++) {
1901                 tx_queue = &efx->tx_queue[i];
1902                 tx_queue->efx = efx;
1903                 tx_queue->queue = i;
1904                 tx_queue->buffer = NULL;
1905                 tx_queue->channel = &efx->channel[0]; /* for safety */
1906                 tx_queue->tso_headers_free = NULL;
1907         }
1908         for (i = 0; i < EFX_MAX_RX_QUEUES; i++) {
1909                 rx_queue = &efx->rx_queue[i];
1910                 rx_queue->efx = efx;
1911                 rx_queue->queue = i;
1912                 rx_queue->channel = &efx->channel[0]; /* for safety */
1913                 rx_queue->buffer = NULL;
1914                 spin_lock_init(&rx_queue->add_lock);
1915                 INIT_DELAYED_WORK(&rx_queue->work, efx_rx_work);
1916         }
1917
1918         efx->type = type;
1919
1920         /* Sanity-check NIC type */
1921         EFX_BUG_ON_PARANOID(efx->type->txd_ring_mask &
1922                             (efx->type->txd_ring_mask + 1));
1923         EFX_BUG_ON_PARANOID(efx->type->rxd_ring_mask &
1924                             (efx->type->rxd_ring_mask + 1));
1925         EFX_BUG_ON_PARANOID(efx->type->evq_size &
1926                             (efx->type->evq_size - 1));
1927         /* As close as we can get to guaranteeing that we don't overflow */
1928         EFX_BUG_ON_PARANOID(efx->type->evq_size <
1929                             (efx->type->txd_ring_mask + 1 +
1930                              efx->type->rxd_ring_mask + 1));
1931         EFX_BUG_ON_PARANOID(efx->type->phys_addr_channels > EFX_MAX_CHANNELS);
1932
1933         /* Higher numbered interrupt modes are less capable! */
1934         efx->interrupt_mode = max(efx->type->max_interrupt_mode,
1935                                   interrupt_mode);
1936
1937         /* Would be good to use the net_dev name, but we're too early */
1938         snprintf(efx->workqueue_name, sizeof(efx->workqueue_name), "sfc%s",
1939                  pci_name(pci_dev));
1940         efx->workqueue = create_singlethread_workqueue(efx->workqueue_name);
1941         if (!efx->workqueue)
1942                 return -ENOMEM;
1943
1944         return 0;
1945 }
1946
1947 static void efx_fini_struct(struct efx_nic *efx)
1948 {
1949         if (efx->workqueue) {
1950                 destroy_workqueue(efx->workqueue);
1951                 efx->workqueue = NULL;
1952         }
1953 }
1954
1955 /**************************************************************************
1956  *
1957  * PCI interface
1958  *
1959  **************************************************************************/
1960
1961 /* Main body of final NIC shutdown code
1962  * This is called only at module unload (or hotplug removal).
1963  */
1964 static void efx_pci_remove_main(struct efx_nic *efx)
1965 {
1966         EFX_ASSERT_RESET_SERIALISED(efx);
1967
1968         /* Skip everything if we never obtained a valid membase */
1969         if (!efx->membase)
1970                 return;
1971
1972         efx_fini_channels(efx);
1973         efx_fini_port(efx);
1974
1975         /* Shutdown the board, then the NIC and board state */
1976         efx->board_info.fini(efx);
1977         falcon_fini_interrupt(efx);
1978
1979         efx_fini_napi(efx);
1980         efx_remove_all(efx);
1981 }
1982
1983 /* Final NIC shutdown
1984  * This is called only at module unload (or hotplug removal).
1985  */
1986 static void efx_pci_remove(struct pci_dev *pci_dev)
1987 {
1988         struct efx_nic *efx;
1989
1990         efx = pci_get_drvdata(pci_dev);
1991         if (!efx)
1992                 return;
1993
1994         /* Mark the NIC as fini, then stop the interface */
1995         rtnl_lock();
1996         efx->state = STATE_FINI;
1997         dev_close(efx->net_dev);
1998
1999         /* Allow any queued efx_resets() to complete */
2000         rtnl_unlock();
2001
2002         if (efx->membase == NULL)
2003                 goto out;
2004
2005         efx_unregister_netdev(efx);
2006
2007         efx_mtd_remove(efx);
2008
2009         /* Wait for any scheduled resets to complete. No more will be
2010          * scheduled from this point because efx_stop_all() has been
2011          * called, we are no longer registered with driverlink, and
2012          * the net_device's have been removed. */
2013         cancel_work_sync(&efx->reset_work);
2014
2015         efx_pci_remove_main(efx);
2016
2017 out:
2018         efx_fini_io(efx);
2019         EFX_LOG(efx, "shutdown successful\n");
2020
2021         pci_set_drvdata(pci_dev, NULL);
2022         efx_fini_struct(efx);
2023         free_netdev(efx->net_dev);
2024 };
2025
2026 /* Main body of NIC initialisation
2027  * This is called at module load (or hotplug insertion, theoretically).
2028  */
2029 static int efx_pci_probe_main(struct efx_nic *efx)
2030 {
2031         int rc;
2032
2033         /* Do start-of-day initialisation */
2034         rc = efx_probe_all(efx);
2035         if (rc)
2036                 goto fail1;
2037
2038         rc = efx_init_napi(efx);
2039         if (rc)
2040                 goto fail2;
2041
2042         /* Initialise the board */
2043         rc = efx->board_info.init(efx);
2044         if (rc) {
2045                 EFX_ERR(efx, "failed to initialise board\n");
2046                 goto fail3;
2047         }
2048
2049         rc = falcon_init_nic(efx);
2050         if (rc) {
2051                 EFX_ERR(efx, "failed to initialise NIC\n");
2052                 goto fail4;
2053         }
2054
2055         rc = efx_init_port(efx);
2056         if (rc) {
2057                 EFX_ERR(efx, "failed to initialise port\n");
2058                 goto fail5;
2059         }
2060
2061         efx_init_channels(efx);
2062
2063         rc = falcon_init_interrupt(efx);
2064         if (rc)
2065                 goto fail6;
2066
2067         return 0;
2068
2069  fail6:
2070         efx_fini_channels(efx);
2071         efx_fini_port(efx);
2072  fail5:
2073  fail4:
2074         efx->board_info.fini(efx);
2075  fail3:
2076         efx_fini_napi(efx);
2077  fail2:
2078         efx_remove_all(efx);
2079  fail1:
2080         return rc;
2081 }
2082
2083 /* NIC initialisation
2084  *
2085  * This is called at module load (or hotplug insertion,
2086  * theoretically).  It sets up PCI mappings, tests and resets the NIC,
2087  * sets up and registers the network devices with the kernel and hooks
2088  * the interrupt service routine.  It does not prepare the device for
2089  * transmission; this is left to the first time one of the network
2090  * interfaces is brought up (i.e. efx_net_open).
2091  */
2092 static int __devinit efx_pci_probe(struct pci_dev *pci_dev,
2093                                    const struct pci_device_id *entry)
2094 {
2095         struct efx_nic_type *type = (struct efx_nic_type *) entry->driver_data;
2096         struct net_device *net_dev;
2097         struct efx_nic *efx;
2098         int i, rc;
2099
2100         /* Allocate and initialise a struct net_device and struct efx_nic */
2101         net_dev = alloc_etherdev(sizeof(*efx));
2102         if (!net_dev)
2103                 return -ENOMEM;
2104         net_dev->features |= (NETIF_F_IP_CSUM | NETIF_F_SG |
2105                               NETIF_F_HIGHDMA | NETIF_F_TSO);
2106         if (lro)
2107                 net_dev->features |= NETIF_F_LRO;
2108         /* Mask for features that also apply to VLAN devices */
2109         net_dev->vlan_features |= (NETIF_F_ALL_CSUM | NETIF_F_SG |
2110                                    NETIF_F_HIGHDMA | NETIF_F_TSO);
2111         efx = netdev_priv(net_dev);
2112         pci_set_drvdata(pci_dev, efx);
2113         rc = efx_init_struct(efx, type, pci_dev, net_dev);
2114         if (rc)
2115                 goto fail1;
2116
2117         EFX_INFO(efx, "Solarflare Communications NIC detected\n");
2118
2119         /* Set up basic I/O (BAR mappings etc) */
2120         rc = efx_init_io(efx);
2121         if (rc)
2122                 goto fail2;
2123
2124         /* No serialisation is required with the reset path because
2125          * we're in STATE_INIT. */
2126         for (i = 0; i < 5; i++) {
2127                 rc = efx_pci_probe_main(efx);
2128
2129                 /* Serialise against efx_reset(). No more resets will be
2130                  * scheduled since efx_stop_all() has been called, and we
2131                  * have not and never have been registered with either
2132                  * the rtnetlink or driverlink layers. */
2133                 cancel_work_sync(&efx->reset_work);
2134
2135                 if (rc == 0) {
2136                         if (efx->reset_pending != RESET_TYPE_NONE) {
2137                                 /* If there was a scheduled reset during
2138                                  * probe, the NIC is probably hosed anyway */
2139                                 efx_pci_remove_main(efx);
2140                                 rc = -EIO;
2141                         } else {
2142                                 break;
2143                         }
2144                 }
2145
2146                 /* Retry if a recoverably reset event has been scheduled */
2147                 if ((efx->reset_pending != RESET_TYPE_INVISIBLE) &&
2148                     (efx->reset_pending != RESET_TYPE_ALL))
2149                         goto fail3;
2150
2151                 efx->reset_pending = RESET_TYPE_NONE;
2152         }
2153
2154         if (rc) {
2155                 EFX_ERR(efx, "Could not reset NIC\n");
2156                 goto fail4;
2157         }
2158
2159         /* Switch to the running state before we expose the device to
2160          * the OS.  This is to ensure that the initial gathering of
2161          * MAC stats succeeds. */
2162         efx->state = STATE_RUNNING;
2163
2164         efx_mtd_probe(efx); /* allowed to fail */
2165
2166         rc = efx_register_netdev(efx);
2167         if (rc)
2168                 goto fail5;
2169
2170         EFX_LOG(efx, "initialisation successful\n");
2171         return 0;
2172
2173  fail5:
2174         efx_pci_remove_main(efx);
2175  fail4:
2176  fail3:
2177         efx_fini_io(efx);
2178  fail2:
2179         efx_fini_struct(efx);
2180  fail1:
2181         EFX_LOG(efx, "initialisation failed. rc=%d\n", rc);
2182         free_netdev(net_dev);
2183         return rc;
2184 }
2185
2186 static struct pci_driver efx_pci_driver = {
2187         .name           = EFX_DRIVER_NAME,
2188         .id_table       = efx_pci_table,
2189         .probe          = efx_pci_probe,
2190         .remove         = efx_pci_remove,
2191 };
2192
2193 /**************************************************************************
2194  *
2195  * Kernel module interface
2196  *
2197  *************************************************************************/
2198
2199 module_param(interrupt_mode, uint, 0444);
2200 MODULE_PARM_DESC(interrupt_mode,
2201                  "Interrupt mode (0=>MSIX 1=>MSI 2=>legacy)");
2202
2203 static int __init efx_init_module(void)
2204 {
2205         int rc;
2206
2207         printk(KERN_INFO "Solarflare NET driver v" EFX_DRIVER_VERSION "\n");
2208
2209         rc = register_netdevice_notifier(&efx_netdev_notifier);
2210         if (rc)
2211                 goto err_notifier;
2212
2213         refill_workqueue = create_workqueue("sfc_refill");
2214         if (!refill_workqueue) {
2215                 rc = -ENOMEM;
2216                 goto err_refill;
2217         }
2218         reset_workqueue = create_singlethread_workqueue("sfc_reset");
2219         if (!reset_workqueue) {
2220                 rc = -ENOMEM;
2221                 goto err_reset;
2222         }
2223
2224         rc = pci_register_driver(&efx_pci_driver);
2225         if (rc < 0)
2226                 goto err_pci;
2227
2228         return 0;
2229
2230  err_pci:
2231         destroy_workqueue(reset_workqueue);
2232  err_reset:
2233         destroy_workqueue(refill_workqueue);
2234  err_refill:
2235         unregister_netdevice_notifier(&efx_netdev_notifier);
2236  err_notifier:
2237         return rc;
2238 }
2239
2240 static void __exit efx_exit_module(void)
2241 {
2242         printk(KERN_INFO "Solarflare NET driver unloading\n");
2243
2244         pci_unregister_driver(&efx_pci_driver);
2245         destroy_workqueue(reset_workqueue);
2246         destroy_workqueue(refill_workqueue);
2247         unregister_netdevice_notifier(&efx_netdev_notifier);
2248
2249 }
2250
2251 module_init(efx_init_module);
2252 module_exit(efx_exit_module);
2253
2254 MODULE_AUTHOR("Michael Brown <mbrown@fensystems.co.uk> and "
2255               "Solarflare Communications");
2256 MODULE_DESCRIPTION("Solarflare Communications network driver");
2257 MODULE_LICENSE("GPL");
2258 MODULE_DEVICE_TABLE(pci, efx_pci_table);