]> pilppa.org Git - linux-2.6-omap-h63xx.git/blob - drivers/net/smc91x.c
Merge branch 'master' of master.kernel.org:/pub/scm/linux/kernel/git/davem/net-2.6
[linux-2.6-omap-h63xx.git] / drivers / net / smc91x.c
1 /*
2  * smc91x.c
3  * This is a driver for SMSC's 91C9x/91C1xx single-chip Ethernet devices.
4  *
5  * Copyright (C) 1996 by Erik Stahlman
6  * Copyright (C) 2001 Standard Microsystems Corporation
7  *      Developed by Simple Network Magic Corporation
8  * Copyright (C) 2003 Monta Vista Software, Inc.
9  *      Unified SMC91x driver by Nicolas Pitre
10  *
11  * This program is free software; you can redistribute it and/or modify
12  * it under the terms of the GNU General Public License as published by
13  * the Free Software Foundation; either version 2 of the License, or
14  * (at your option) any later version.
15  *
16  * This program is distributed in the hope that it will be useful,
17  * but WITHOUT ANY WARRANTY; without even the implied warranty of
18  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
19  * GNU General Public License for more details.
20  *
21  * You should have received a copy of the GNU General Public License
22  * along with this program; if not, write to the Free Software
23  * Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA  02111-1307  USA
24  *
25  * Arguments:
26  *      io      = for the base address
27  *      irq     = for the IRQ
28  *      nowait  = 0 for normal wait states, 1 eliminates additional wait states
29  *
30  * original author:
31  *      Erik Stahlman <erik@vt.edu>
32  *
33  * hardware multicast code:
34  *    Peter Cammaert <pc@denkart.be>
35  *
36  * contributors:
37  *      Daris A Nevil <dnevil@snmc.com>
38  *      Nicolas Pitre <nico@cam.org>
39  *      Russell King <rmk@arm.linux.org.uk>
40  *
41  * History:
42  *   08/20/00  Arnaldo Melo       fix kfree(skb) in smc_hardware_send_packet
43  *   12/15/00  Christian Jullien  fix "Warning: kfree_skb on hard IRQ"
44  *   03/16/01  Daris A Nevil      modified smc9194.c for use with LAN91C111
45  *   08/22/01  Scott Anderson     merge changes from smc9194 to smc91111
46  *   08/21/01  Pramod B Bhardwaj  added support for RevB of LAN91C111
47  *   12/20/01  Jeff Sutherland    initial port to Xscale PXA with DMA support
48  *   04/07/03  Nicolas Pitre      unified SMC91x driver, killed irq races,
49  *                                more bus abstraction, big cleanup, etc.
50  *   29/09/03  Russell King       - add driver model support
51  *                                - ethtool support
52  *                                - convert to use generic MII interface
53  *                                - add link up/down notification
54  *                                - don't try to handle full negotiation in
55  *                                  smc_phy_configure
56  *                                - clean up (and fix stack overrun) in PHY
57  *                                  MII read/write functions
58  *   22/09/04  Nicolas Pitre      big update (see commit log for details)
59  */
60 static const char version[] =
61         "smc91x.c: v1.1, sep 22 2004 by Nicolas Pitre <nico@cam.org>\n";
62
63 /* Debugging level */
64 #ifndef SMC_DEBUG
65 #define SMC_DEBUG               0
66 #endif
67
68
69 #include <linux/init.h>
70 #include <linux/module.h>
71 #include <linux/kernel.h>
72 #include <linux/sched.h>
73 #include <linux/slab.h>
74 #include <linux/delay.h>
75 #include <linux/interrupt.h>
76 #include <linux/errno.h>
77 #include <linux/ioport.h>
78 #include <linux/crc32.h>
79 #include <linux/platform_device.h>
80 #include <linux/spinlock.h>
81 #include <linux/ethtool.h>
82 #include <linux/mii.h>
83 #include <linux/workqueue.h>
84
85 #include <linux/netdevice.h>
86 #include <linux/etherdevice.h>
87 #include <linux/skbuff.h>
88
89 #include <asm/io.h>
90
91 #include "smc91x.h"
92
93 #ifdef CONFIG_ISA
94 /*
95  * the LAN91C111 can be at any of the following port addresses.  To change,
96  * for a slightly different card, you can add it to the array.  Keep in
97  * mind that the array must end in zero.
98  */
99 static unsigned int smc_portlist[] __initdata = {
100         0x200, 0x220, 0x240, 0x260, 0x280, 0x2A0, 0x2C0, 0x2E0,
101         0x300, 0x320, 0x340, 0x360, 0x380, 0x3A0, 0x3C0, 0x3E0, 0
102 };
103
104 #ifndef SMC_IOADDR
105 # define SMC_IOADDR             -1
106 #endif
107 static unsigned long io = SMC_IOADDR;
108 module_param(io, ulong, 0400);
109 MODULE_PARM_DESC(io, "I/O base address");
110
111 #ifndef SMC_IRQ
112 # define SMC_IRQ                -1
113 #endif
114 static int irq = SMC_IRQ;
115 module_param(irq, int, 0400);
116 MODULE_PARM_DESC(irq, "IRQ number");
117
118 #endif  /* CONFIG_ISA */
119
120 #ifndef SMC_NOWAIT
121 # define SMC_NOWAIT             0
122 #endif
123 static int nowait = SMC_NOWAIT;
124 module_param(nowait, int, 0400);
125 MODULE_PARM_DESC(nowait, "set to 1 for no wait state");
126
127 /*
128  * Transmit timeout, default 5 seconds.
129  */
130 static int watchdog = 1000;
131 module_param(watchdog, int, 0400);
132 MODULE_PARM_DESC(watchdog, "transmit timeout in milliseconds");
133
134 MODULE_LICENSE("GPL");
135 MODULE_ALIAS("platform:smc91x");
136
137 /*
138  * The internal workings of the driver.  If you are changing anything
139  * here with the SMC stuff, you should have the datasheet and know
140  * what you are doing.
141  */
142 #define CARDNAME "smc91x"
143
144 /*
145  * Use power-down feature of the chip
146  */
147 #define POWER_DOWN              1
148
149 /*
150  * Wait time for memory to be free.  This probably shouldn't be
151  * tuned that much, as waiting for this means nothing else happens
152  * in the system
153  */
154 #define MEMORY_WAIT_TIME        16
155
156 /*
157  * The maximum number of processing loops allowed for each call to the
158  * IRQ handler.
159  */
160 #define MAX_IRQ_LOOPS           8
161
162 /*
163  * This selects whether TX packets are sent one by one to the SMC91x internal
164  * memory and throttled until transmission completes.  This may prevent
165  * RX overruns a litle by keeping much of the memory free for RX packets
166  * but to the expense of reduced TX throughput and increased IRQ overhead.
167  * Note this is not a cure for a too slow data bus or too high IRQ latency.
168  */
169 #define THROTTLE_TX_PKTS        0
170
171 /*
172  * The MII clock high/low times.  2x this number gives the MII clock period
173  * in microseconds. (was 50, but this gives 6.4ms for each MII transaction!)
174  */
175 #define MII_DELAY               1
176
177 #if SMC_DEBUG > 0
178 #define DBG(n, args...)                                 \
179         do {                                            \
180                 if (SMC_DEBUG >= (n))                   \
181                         printk(args);   \
182         } while (0)
183
184 #define PRINTK(args...)   printk(args)
185 #else
186 #define DBG(n, args...)   do { } while(0)
187 #define PRINTK(args...)   printk(KERN_DEBUG args)
188 #endif
189
190 #if SMC_DEBUG > 3
191 static void PRINT_PKT(u_char *buf, int length)
192 {
193         int i;
194         int remainder;
195         int lines;
196
197         lines = length / 16;
198         remainder = length % 16;
199
200         for (i = 0; i < lines ; i ++) {
201                 int cur;
202                 for (cur = 0; cur < 8; cur++) {
203                         u_char a, b;
204                         a = *buf++;
205                         b = *buf++;
206                         printk("%02x%02x ", a, b);
207                 }
208                 printk("\n");
209         }
210         for (i = 0; i < remainder/2 ; i++) {
211                 u_char a, b;
212                 a = *buf++;
213                 b = *buf++;
214                 printk("%02x%02x ", a, b);
215         }
216         printk("\n");
217 }
218 #else
219 #define PRINT_PKT(x...)  do { } while(0)
220 #endif
221
222
223 /* this enables an interrupt in the interrupt mask register */
224 #define SMC_ENABLE_INT(lp, x) do {                                      \
225         unsigned char mask;                                             \
226         spin_lock_irq(&lp->lock);                                       \
227         mask = SMC_GET_INT_MASK(lp);                                    \
228         mask |= (x);                                                    \
229         SMC_SET_INT_MASK(lp, mask);                                     \
230         spin_unlock_irq(&lp->lock);                                     \
231 } while (0)
232
233 /* this disables an interrupt from the interrupt mask register */
234 #define SMC_DISABLE_INT(lp, x) do {                                     \
235         unsigned char mask;                                             \
236         spin_lock_irq(&lp->lock);                                       \
237         mask = SMC_GET_INT_MASK(lp);                                    \
238         mask &= ~(x);                                                   \
239         SMC_SET_INT_MASK(lp, mask);                                     \
240         spin_unlock_irq(&lp->lock);                                     \
241 } while (0)
242
243 /*
244  * Wait while MMU is busy.  This is usually in the order of a few nanosecs
245  * if at all, but let's avoid deadlocking the system if the hardware
246  * decides to go south.
247  */
248 #define SMC_WAIT_MMU_BUSY(lp) do {                                      \
249         if (unlikely(SMC_GET_MMU_CMD(lp) & MC_BUSY)) {          \
250                 unsigned long timeout = jiffies + 2;                    \
251                 while (SMC_GET_MMU_CMD(lp) & MC_BUSY) {         \
252                         if (time_after(jiffies, timeout)) {             \
253                                 printk("%s: timeout %s line %d\n",      \
254                                         dev->name, __FILE__, __LINE__); \
255                                 break;                                  \
256                         }                                               \
257                         cpu_relax();                                    \
258                 }                                                       \
259         }                                                               \
260 } while (0)
261
262
263 /*
264  * this does a soft reset on the device
265  */
266 static void smc_reset(struct net_device *dev)
267 {
268         struct smc_local *lp = netdev_priv(dev);
269         void __iomem *ioaddr = lp->base;
270         unsigned int ctl, cfg;
271         struct sk_buff *pending_skb;
272
273         DBG(2, "%s: %s\n", dev->name, __func__);
274
275         /* Disable all interrupts, block TX tasklet */
276         spin_lock_irq(&lp->lock);
277         SMC_SELECT_BANK(lp, 2);
278         SMC_SET_INT_MASK(lp, 0);
279         pending_skb = lp->pending_tx_skb;
280         lp->pending_tx_skb = NULL;
281         spin_unlock_irq(&lp->lock);
282
283         /* free any pending tx skb */
284         if (pending_skb) {
285                 dev_kfree_skb(pending_skb);
286                 dev->stats.tx_errors++;
287                 dev->stats.tx_aborted_errors++;
288         }
289
290         /*
291          * This resets the registers mostly to defaults, but doesn't
292          * affect EEPROM.  That seems unnecessary
293          */
294         SMC_SELECT_BANK(lp, 0);
295         SMC_SET_RCR(lp, RCR_SOFTRST);
296
297         /*
298          * Setup the Configuration Register
299          * This is necessary because the CONFIG_REG is not affected
300          * by a soft reset
301          */
302         SMC_SELECT_BANK(lp, 1);
303
304         cfg = CONFIG_DEFAULT;
305
306         /*
307          * Setup for fast accesses if requested.  If the card/system
308          * can't handle it then there will be no recovery except for
309          * a hard reset or power cycle
310          */
311         if (lp->cfg.flags & SMC91X_NOWAIT)
312                 cfg |= CONFIG_NO_WAIT;
313
314         /*
315          * Release from possible power-down state
316          * Configuration register is not affected by Soft Reset
317          */
318         cfg |= CONFIG_EPH_POWER_EN;
319
320         SMC_SET_CONFIG(lp, cfg);
321
322         /* this should pause enough for the chip to be happy */
323         /*
324          * elaborate?  What does the chip _need_? --jgarzik
325          *
326          * This seems to be undocumented, but something the original
327          * driver(s) have always done.  Suspect undocumented timing
328          * info/determined empirically. --rmk
329          */
330         udelay(1);
331
332         /* Disable transmit and receive functionality */
333         SMC_SELECT_BANK(lp, 0);
334         SMC_SET_RCR(lp, RCR_CLEAR);
335         SMC_SET_TCR(lp, TCR_CLEAR);
336
337         SMC_SELECT_BANK(lp, 1);
338         ctl = SMC_GET_CTL(lp) | CTL_LE_ENABLE;
339
340         /*
341          * Set the control register to automatically release successfully
342          * transmitted packets, to make the best use out of our limited
343          * memory
344          */
345         if(!THROTTLE_TX_PKTS)
346                 ctl |= CTL_AUTO_RELEASE;
347         else
348                 ctl &= ~CTL_AUTO_RELEASE;
349         SMC_SET_CTL(lp, ctl);
350
351         /* Reset the MMU */
352         SMC_SELECT_BANK(lp, 2);
353         SMC_SET_MMU_CMD(lp, MC_RESET);
354         SMC_WAIT_MMU_BUSY(lp);
355 }
356
357 /*
358  * Enable Interrupts, Receive, and Transmit
359  */
360 static void smc_enable(struct net_device *dev)
361 {
362         struct smc_local *lp = netdev_priv(dev);
363         void __iomem *ioaddr = lp->base;
364         int mask;
365
366         DBG(2, "%s: %s\n", dev->name, __func__);
367
368         /* see the header file for options in TCR/RCR DEFAULT */
369         SMC_SELECT_BANK(lp, 0);
370         SMC_SET_TCR(lp, lp->tcr_cur_mode);
371         SMC_SET_RCR(lp, lp->rcr_cur_mode);
372
373         SMC_SELECT_BANK(lp, 1);
374         SMC_SET_MAC_ADDR(lp, dev->dev_addr);
375
376         /* now, enable interrupts */
377         mask = IM_EPH_INT|IM_RX_OVRN_INT|IM_RCV_INT;
378         if (lp->version >= (CHIP_91100 << 4))
379                 mask |= IM_MDINT;
380         SMC_SELECT_BANK(lp, 2);
381         SMC_SET_INT_MASK(lp, mask);
382
383         /*
384          * From this point the register bank must _NOT_ be switched away
385          * to something else than bank 2 without proper locking against
386          * races with any tasklet or interrupt handlers until smc_shutdown()
387          * or smc_reset() is called.
388          */
389 }
390
391 /*
392  * this puts the device in an inactive state
393  */
394 static void smc_shutdown(struct net_device *dev)
395 {
396         struct smc_local *lp = netdev_priv(dev);
397         void __iomem *ioaddr = lp->base;
398         struct sk_buff *pending_skb;
399
400         DBG(2, "%s: %s\n", CARDNAME, __func__);
401
402         /* no more interrupts for me */
403         spin_lock_irq(&lp->lock);
404         SMC_SELECT_BANK(lp, 2);
405         SMC_SET_INT_MASK(lp, 0);
406         pending_skb = lp->pending_tx_skb;
407         lp->pending_tx_skb = NULL;
408         spin_unlock_irq(&lp->lock);
409         if (pending_skb)
410                 dev_kfree_skb(pending_skb);
411
412         /* and tell the card to stay away from that nasty outside world */
413         SMC_SELECT_BANK(lp, 0);
414         SMC_SET_RCR(lp, RCR_CLEAR);
415         SMC_SET_TCR(lp, TCR_CLEAR);
416
417 #ifdef POWER_DOWN
418         /* finally, shut the chip down */
419         SMC_SELECT_BANK(lp, 1);
420         SMC_SET_CONFIG(lp, SMC_GET_CONFIG(lp) & ~CONFIG_EPH_POWER_EN);
421 #endif
422 }
423
424 /*
425  * This is the procedure to handle the receipt of a packet.
426  */
427 static inline void  smc_rcv(struct net_device *dev)
428 {
429         struct smc_local *lp = netdev_priv(dev);
430         void __iomem *ioaddr = lp->base;
431         unsigned int packet_number, status, packet_len;
432
433         DBG(3, "%s: %s\n", dev->name, __func__);
434
435         packet_number = SMC_GET_RXFIFO(lp);
436         if (unlikely(packet_number & RXFIFO_REMPTY)) {
437                 PRINTK("%s: smc_rcv with nothing on FIFO.\n", dev->name);
438                 return;
439         }
440
441         /* read from start of packet */
442         SMC_SET_PTR(lp, PTR_READ | PTR_RCV | PTR_AUTOINC);
443
444         /* First two words are status and packet length */
445         SMC_GET_PKT_HDR(lp, status, packet_len);
446         packet_len &= 0x07ff;  /* mask off top bits */
447         DBG(2, "%s: RX PNR 0x%x STATUS 0x%04x LENGTH 0x%04x (%d)\n",
448                 dev->name, packet_number, status,
449                 packet_len, packet_len);
450
451         back:
452         if (unlikely(packet_len < 6 || status & RS_ERRORS)) {
453                 if (status & RS_TOOLONG && packet_len <= (1514 + 4 + 6)) {
454                         /* accept VLAN packets */
455                         status &= ~RS_TOOLONG;
456                         goto back;
457                 }
458                 if (packet_len < 6) {
459                         /* bloody hardware */
460                         printk(KERN_ERR "%s: fubar (rxlen %u status %x\n",
461                                         dev->name, packet_len, status);
462                         status |= RS_TOOSHORT;
463                 }
464                 SMC_WAIT_MMU_BUSY(lp);
465                 SMC_SET_MMU_CMD(lp, MC_RELEASE);
466                 dev->stats.rx_errors++;
467                 if (status & RS_ALGNERR)
468                         dev->stats.rx_frame_errors++;
469                 if (status & (RS_TOOSHORT | RS_TOOLONG))
470                         dev->stats.rx_length_errors++;
471                 if (status & RS_BADCRC)
472                         dev->stats.rx_crc_errors++;
473         } else {
474                 struct sk_buff *skb;
475                 unsigned char *data;
476                 unsigned int data_len;
477
478                 /* set multicast stats */
479                 if (status & RS_MULTICAST)
480                         dev->stats.multicast++;
481
482                 /*
483                  * Actual payload is packet_len - 6 (or 5 if odd byte).
484                  * We want skb_reserve(2) and the final ctrl word
485                  * (2 bytes, possibly containing the payload odd byte).
486                  * Furthermore, we add 2 bytes to allow rounding up to
487                  * multiple of 4 bytes on 32 bit buses.
488                  * Hence packet_len - 6 + 2 + 2 + 2.
489                  */
490                 skb = dev_alloc_skb(packet_len);
491                 if (unlikely(skb == NULL)) {
492                         printk(KERN_NOTICE "%s: Low memory, packet dropped.\n",
493                                 dev->name);
494                         SMC_WAIT_MMU_BUSY(lp);
495                         SMC_SET_MMU_CMD(lp, MC_RELEASE);
496                         dev->stats.rx_dropped++;
497                         return;
498                 }
499
500                 /* Align IP header to 32 bits */
501                 skb_reserve(skb, 2);
502
503                 /* BUG: the LAN91C111 rev A never sets this bit. Force it. */
504                 if (lp->version == 0x90)
505                         status |= RS_ODDFRAME;
506
507                 /*
508                  * If odd length: packet_len - 5,
509                  * otherwise packet_len - 6.
510                  * With the trailing ctrl byte it's packet_len - 4.
511                  */
512                 data_len = packet_len - ((status & RS_ODDFRAME) ? 5 : 6);
513                 data = skb_put(skb, data_len);
514                 SMC_PULL_DATA(lp, data, packet_len - 4);
515
516                 SMC_WAIT_MMU_BUSY(lp);
517                 SMC_SET_MMU_CMD(lp, MC_RELEASE);
518
519                 PRINT_PKT(data, packet_len - 4);
520
521                 skb->protocol = eth_type_trans(skb, dev);
522                 netif_rx(skb);
523                 dev->stats.rx_packets++;
524                 dev->stats.rx_bytes += data_len;
525         }
526 }
527
528 #ifdef CONFIG_SMP
529 /*
530  * On SMP we have the following problem:
531  *
532  *      A = smc_hardware_send_pkt()
533  *      B = smc_hard_start_xmit()
534  *      C = smc_interrupt()
535  *
536  * A and B can never be executed simultaneously.  However, at least on UP,
537  * it is possible (and even desirable) for C to interrupt execution of
538  * A or B in order to have better RX reliability and avoid overruns.
539  * C, just like A and B, must have exclusive access to the chip and
540  * each of them must lock against any other concurrent access.
541  * Unfortunately this is not possible to have C suspend execution of A or
542  * B taking place on another CPU. On UP this is no an issue since A and B
543  * are run from softirq context and C from hard IRQ context, and there is
544  * no other CPU where concurrent access can happen.
545  * If ever there is a way to force at least B and C to always be executed
546  * on the same CPU then we could use read/write locks to protect against
547  * any other concurrent access and C would always interrupt B. But life
548  * isn't that easy in a SMP world...
549  */
550 #define smc_special_trylock(lock)                                       \
551 ({                                                                      \
552         int __ret;                                                      \
553         local_irq_disable();                                            \
554         __ret = spin_trylock(lock);                                     \
555         if (!__ret)                                                     \
556                 local_irq_enable();                                     \
557         __ret;                                                          \
558 })
559 #define smc_special_lock(lock)          spin_lock_irq(lock)
560 #define smc_special_unlock(lock)        spin_unlock_irq(lock)
561 #else
562 #define smc_special_trylock(lock)       (1)
563 #define smc_special_lock(lock)          do { } while (0)
564 #define smc_special_unlock(lock)        do { } while (0)
565 #endif
566
567 /*
568  * This is called to actually send a packet to the chip.
569  */
570 static void smc_hardware_send_pkt(unsigned long data)
571 {
572         struct net_device *dev = (struct net_device *)data;
573         struct smc_local *lp = netdev_priv(dev);
574         void __iomem *ioaddr = lp->base;
575         struct sk_buff *skb;
576         unsigned int packet_no, len;
577         unsigned char *buf;
578
579         DBG(3, "%s: %s\n", dev->name, __func__);
580
581         if (!smc_special_trylock(&lp->lock)) {
582                 netif_stop_queue(dev);
583                 tasklet_schedule(&lp->tx_task);
584                 return;
585         }
586
587         skb = lp->pending_tx_skb;
588         if (unlikely(!skb)) {
589                 smc_special_unlock(&lp->lock);
590                 return;
591         }
592         lp->pending_tx_skb = NULL;
593
594         packet_no = SMC_GET_AR(lp);
595         if (unlikely(packet_no & AR_FAILED)) {
596                 printk("%s: Memory allocation failed.\n", dev->name);
597                 dev->stats.tx_errors++;
598                 dev->stats.tx_fifo_errors++;
599                 smc_special_unlock(&lp->lock);
600                 goto done;
601         }
602
603         /* point to the beginning of the packet */
604         SMC_SET_PN(lp, packet_no);
605         SMC_SET_PTR(lp, PTR_AUTOINC);
606
607         buf = skb->data;
608         len = skb->len;
609         DBG(2, "%s: TX PNR 0x%x LENGTH 0x%04x (%d) BUF 0x%p\n",
610                 dev->name, packet_no, len, len, buf);
611         PRINT_PKT(buf, len);
612
613         /*
614          * Send the packet length (+6 for status words, length, and ctl.
615          * The card will pad to 64 bytes with zeroes if packet is too small.
616          */
617         SMC_PUT_PKT_HDR(lp, 0, len + 6);
618
619         /* send the actual data */
620         SMC_PUSH_DATA(lp, buf, len & ~1);
621
622         /* Send final ctl word with the last byte if there is one */
623         SMC_outw(((len & 1) ? (0x2000 | buf[len-1]) : 0), ioaddr, DATA_REG(lp));
624
625         /*
626          * If THROTTLE_TX_PKTS is set, we stop the queue here. This will
627          * have the effect of having at most one packet queued for TX
628          * in the chip's memory at all time.
629          *
630          * If THROTTLE_TX_PKTS is not set then the queue is stopped only
631          * when memory allocation (MC_ALLOC) does not succeed right away.
632          */
633         if (THROTTLE_TX_PKTS)
634                 netif_stop_queue(dev);
635
636         /* queue the packet for TX */
637         SMC_SET_MMU_CMD(lp, MC_ENQUEUE);
638         smc_special_unlock(&lp->lock);
639
640         dev->trans_start = jiffies;
641         dev->stats.tx_packets++;
642         dev->stats.tx_bytes += len;
643
644         SMC_ENABLE_INT(lp, IM_TX_INT | IM_TX_EMPTY_INT);
645
646 done:   if (!THROTTLE_TX_PKTS)
647                 netif_wake_queue(dev);
648
649         dev_kfree_skb(skb);
650 }
651
652 /*
653  * Since I am not sure if I will have enough room in the chip's ram
654  * to store the packet, I call this routine which either sends it
655  * now, or set the card to generates an interrupt when ready
656  * for the packet.
657  */
658 static int smc_hard_start_xmit(struct sk_buff *skb, struct net_device *dev)
659 {
660         struct smc_local *lp = netdev_priv(dev);
661         void __iomem *ioaddr = lp->base;
662         unsigned int numPages, poll_count, status;
663
664         DBG(3, "%s: %s\n", dev->name, __func__);
665
666         BUG_ON(lp->pending_tx_skb != NULL);
667
668         /*
669          * The MMU wants the number of pages to be the number of 256 bytes
670          * 'pages', minus 1 (since a packet can't ever have 0 pages :))
671          *
672          * The 91C111 ignores the size bits, but earlier models don't.
673          *
674          * Pkt size for allocating is data length +6 (for additional status
675          * words, length and ctl)
676          *
677          * If odd size then last byte is included in ctl word.
678          */
679         numPages = ((skb->len & ~1) + (6 - 1)) >> 8;
680         if (unlikely(numPages > 7)) {
681                 printk("%s: Far too big packet error.\n", dev->name);
682                 dev->stats.tx_errors++;
683                 dev->stats.tx_dropped++;
684                 dev_kfree_skb(skb);
685                 return 0;
686         }
687
688         smc_special_lock(&lp->lock);
689
690         /* now, try to allocate the memory */
691         SMC_SET_MMU_CMD(lp, MC_ALLOC | numPages);
692
693         /*
694          * Poll the chip for a short amount of time in case the
695          * allocation succeeds quickly.
696          */
697         poll_count = MEMORY_WAIT_TIME;
698         do {
699                 status = SMC_GET_INT(lp);
700                 if (status & IM_ALLOC_INT) {
701                         SMC_ACK_INT(lp, IM_ALLOC_INT);
702                         break;
703                 }
704         } while (--poll_count);
705
706         smc_special_unlock(&lp->lock);
707
708         lp->pending_tx_skb = skb;
709         if (!poll_count) {
710                 /* oh well, wait until the chip finds memory later */
711                 netif_stop_queue(dev);
712                 DBG(2, "%s: TX memory allocation deferred.\n", dev->name);
713                 SMC_ENABLE_INT(lp, IM_ALLOC_INT);
714         } else {
715                 /*
716                  * Allocation succeeded: push packet to the chip's own memory
717                  * immediately.
718                  */
719                 smc_hardware_send_pkt((unsigned long)dev);
720         }
721
722         return 0;
723 }
724
725 /*
726  * This handles a TX interrupt, which is only called when:
727  * - a TX error occurred, or
728  * - CTL_AUTO_RELEASE is not set and TX of a packet completed.
729  */
730 static void smc_tx(struct net_device *dev)
731 {
732         struct smc_local *lp = netdev_priv(dev);
733         void __iomem *ioaddr = lp->base;
734         unsigned int saved_packet, packet_no, tx_status, pkt_len;
735
736         DBG(3, "%s: %s\n", dev->name, __func__);
737
738         /* If the TX FIFO is empty then nothing to do */
739         packet_no = SMC_GET_TXFIFO(lp);
740         if (unlikely(packet_no & TXFIFO_TEMPTY)) {
741                 PRINTK("%s: smc_tx with nothing on FIFO.\n", dev->name);
742                 return;
743         }
744
745         /* select packet to read from */
746         saved_packet = SMC_GET_PN(lp);
747         SMC_SET_PN(lp, packet_no);
748
749         /* read the first word (status word) from this packet */
750         SMC_SET_PTR(lp, PTR_AUTOINC | PTR_READ);
751         SMC_GET_PKT_HDR(lp, tx_status, pkt_len);
752         DBG(2, "%s: TX STATUS 0x%04x PNR 0x%02x\n",
753                 dev->name, tx_status, packet_no);
754
755         if (!(tx_status & ES_TX_SUC))
756                 dev->stats.tx_errors++;
757
758         if (tx_status & ES_LOSTCARR)
759                 dev->stats.tx_carrier_errors++;
760
761         if (tx_status & (ES_LATCOL | ES_16COL)) {
762                 PRINTK("%s: %s occurred on last xmit\n", dev->name,
763                        (tx_status & ES_LATCOL) ?
764                         "late collision" : "too many collisions");
765                 dev->stats.tx_window_errors++;
766                 if (!(dev->stats.tx_window_errors & 63) && net_ratelimit()) {
767                         printk(KERN_INFO "%s: unexpectedly large number of "
768                                "bad collisions. Please check duplex "
769                                "setting.\n", dev->name);
770                 }
771         }
772
773         /* kill the packet */
774         SMC_WAIT_MMU_BUSY(lp);
775         SMC_SET_MMU_CMD(lp, MC_FREEPKT);
776
777         /* Don't restore Packet Number Reg until busy bit is cleared */
778         SMC_WAIT_MMU_BUSY(lp);
779         SMC_SET_PN(lp, saved_packet);
780
781         /* re-enable transmit */
782         SMC_SELECT_BANK(lp, 0);
783         SMC_SET_TCR(lp, lp->tcr_cur_mode);
784         SMC_SELECT_BANK(lp, 2);
785 }
786
787
788 /*---PHY CONTROL AND CONFIGURATION-----------------------------------------*/
789
790 static void smc_mii_out(struct net_device *dev, unsigned int val, int bits)
791 {
792         struct smc_local *lp = netdev_priv(dev);
793         void __iomem *ioaddr = lp->base;
794         unsigned int mii_reg, mask;
795
796         mii_reg = SMC_GET_MII(lp) & ~(MII_MCLK | MII_MDOE | MII_MDO);
797         mii_reg |= MII_MDOE;
798
799         for (mask = 1 << (bits - 1); mask; mask >>= 1) {
800                 if (val & mask)
801                         mii_reg |= MII_MDO;
802                 else
803                         mii_reg &= ~MII_MDO;
804
805                 SMC_SET_MII(lp, mii_reg);
806                 udelay(MII_DELAY);
807                 SMC_SET_MII(lp, mii_reg | MII_MCLK);
808                 udelay(MII_DELAY);
809         }
810 }
811
812 static unsigned int smc_mii_in(struct net_device *dev, int bits)
813 {
814         struct smc_local *lp = netdev_priv(dev);
815         void __iomem *ioaddr = lp->base;
816         unsigned int mii_reg, mask, val;
817
818         mii_reg = SMC_GET_MII(lp) & ~(MII_MCLK | MII_MDOE | MII_MDO);
819         SMC_SET_MII(lp, mii_reg);
820
821         for (mask = 1 << (bits - 1), val = 0; mask; mask >>= 1) {
822                 if (SMC_GET_MII(lp) & MII_MDI)
823                         val |= mask;
824
825                 SMC_SET_MII(lp, mii_reg);
826                 udelay(MII_DELAY);
827                 SMC_SET_MII(lp, mii_reg | MII_MCLK);
828                 udelay(MII_DELAY);
829         }
830
831         return val;
832 }
833
834 /*
835  * Reads a register from the MII Management serial interface
836  */
837 static int smc_phy_read(struct net_device *dev, int phyaddr, int phyreg)
838 {
839         struct smc_local *lp = netdev_priv(dev);
840         void __iomem *ioaddr = lp->base;
841         unsigned int phydata;
842
843         SMC_SELECT_BANK(lp, 3);
844
845         /* Idle - 32 ones */
846         smc_mii_out(dev, 0xffffffff, 32);
847
848         /* Start code (01) + read (10) + phyaddr + phyreg */
849         smc_mii_out(dev, 6 << 10 | phyaddr << 5 | phyreg, 14);
850
851         /* Turnaround (2bits) + phydata */
852         phydata = smc_mii_in(dev, 18);
853
854         /* Return to idle state */
855         SMC_SET_MII(lp, SMC_GET_MII(lp) & ~(MII_MCLK|MII_MDOE|MII_MDO));
856
857         DBG(3, "%s: phyaddr=0x%x, phyreg=0x%x, phydata=0x%x\n",
858                 __func__, phyaddr, phyreg, phydata);
859
860         SMC_SELECT_BANK(lp, 2);
861         return phydata;
862 }
863
864 /*
865  * Writes a register to the MII Management serial interface
866  */
867 static void smc_phy_write(struct net_device *dev, int phyaddr, int phyreg,
868                           int phydata)
869 {
870         struct smc_local *lp = netdev_priv(dev);
871         void __iomem *ioaddr = lp->base;
872
873         SMC_SELECT_BANK(lp, 3);
874
875         /* Idle - 32 ones */
876         smc_mii_out(dev, 0xffffffff, 32);
877
878         /* Start code (01) + write (01) + phyaddr + phyreg + turnaround + phydata */
879         smc_mii_out(dev, 5 << 28 | phyaddr << 23 | phyreg << 18 | 2 << 16 | phydata, 32);
880
881         /* Return to idle state */
882         SMC_SET_MII(lp, SMC_GET_MII(lp) & ~(MII_MCLK|MII_MDOE|MII_MDO));
883
884         DBG(3, "%s: phyaddr=0x%x, phyreg=0x%x, phydata=0x%x\n",
885                 __func__, phyaddr, phyreg, phydata);
886
887         SMC_SELECT_BANK(lp, 2);
888 }
889
890 /*
891  * Finds and reports the PHY address
892  */
893 static void smc_phy_detect(struct net_device *dev)
894 {
895         struct smc_local *lp = netdev_priv(dev);
896         int phyaddr;
897
898         DBG(2, "%s: %s\n", dev->name, __func__);
899
900         lp->phy_type = 0;
901
902         /*
903          * Scan all 32 PHY addresses if necessary, starting at
904          * PHY#1 to PHY#31, and then PHY#0 last.
905          */
906         for (phyaddr = 1; phyaddr < 33; ++phyaddr) {
907                 unsigned int id1, id2;
908
909                 /* Read the PHY identifiers */
910                 id1 = smc_phy_read(dev, phyaddr & 31, MII_PHYSID1);
911                 id2 = smc_phy_read(dev, phyaddr & 31, MII_PHYSID2);
912
913                 DBG(3, "%s: phy_id1=0x%x, phy_id2=0x%x\n",
914                         dev->name, id1, id2);
915
916                 /* Make sure it is a valid identifier */
917                 if (id1 != 0x0000 && id1 != 0xffff && id1 != 0x8000 &&
918                     id2 != 0x0000 && id2 != 0xffff && id2 != 0x8000) {
919                         /* Save the PHY's address */
920                         lp->mii.phy_id = phyaddr & 31;
921                         lp->phy_type = id1 << 16 | id2;
922                         break;
923                 }
924         }
925 }
926
927 /*
928  * Sets the PHY to a configuration as determined by the user
929  */
930 static int smc_phy_fixed(struct net_device *dev)
931 {
932         struct smc_local *lp = netdev_priv(dev);
933         void __iomem *ioaddr = lp->base;
934         int phyaddr = lp->mii.phy_id;
935         int bmcr, cfg1;
936
937         DBG(3, "%s: %s\n", dev->name, __func__);
938
939         /* Enter Link Disable state */
940         cfg1 = smc_phy_read(dev, phyaddr, PHY_CFG1_REG);
941         cfg1 |= PHY_CFG1_LNKDIS;
942         smc_phy_write(dev, phyaddr, PHY_CFG1_REG, cfg1);
943
944         /*
945          * Set our fixed capabilities
946          * Disable auto-negotiation
947          */
948         bmcr = 0;
949
950         if (lp->ctl_rfduplx)
951                 bmcr |= BMCR_FULLDPLX;
952
953         if (lp->ctl_rspeed == 100)
954                 bmcr |= BMCR_SPEED100;
955
956         /* Write our capabilities to the phy control register */
957         smc_phy_write(dev, phyaddr, MII_BMCR, bmcr);
958
959         /* Re-Configure the Receive/Phy Control register */
960         SMC_SELECT_BANK(lp, 0);
961         SMC_SET_RPC(lp, lp->rpc_cur_mode);
962         SMC_SELECT_BANK(lp, 2);
963
964         return 1;
965 }
966
967 /*
968  * smc_phy_reset - reset the phy
969  * @dev: net device
970  * @phy: phy address
971  *
972  * Issue a software reset for the specified PHY and
973  * wait up to 100ms for the reset to complete.  We should
974  * not access the PHY for 50ms after issuing the reset.
975  *
976  * The time to wait appears to be dependent on the PHY.
977  *
978  * Must be called with lp->lock locked.
979  */
980 static int smc_phy_reset(struct net_device *dev, int phy)
981 {
982         struct smc_local *lp = netdev_priv(dev);
983         unsigned int bmcr;
984         int timeout;
985
986         smc_phy_write(dev, phy, MII_BMCR, BMCR_RESET);
987
988         for (timeout = 2; timeout; timeout--) {
989                 spin_unlock_irq(&lp->lock);
990                 msleep(50);
991                 spin_lock_irq(&lp->lock);
992
993                 bmcr = smc_phy_read(dev, phy, MII_BMCR);
994                 if (!(bmcr & BMCR_RESET))
995                         break;
996         }
997
998         return bmcr & BMCR_RESET;
999 }
1000
1001 /*
1002  * smc_phy_powerdown - powerdown phy
1003  * @dev: net device
1004  *
1005  * Power down the specified PHY
1006  */
1007 static void smc_phy_powerdown(struct net_device *dev)
1008 {
1009         struct smc_local *lp = netdev_priv(dev);
1010         unsigned int bmcr;
1011         int phy = lp->mii.phy_id;
1012
1013         if (lp->phy_type == 0)
1014                 return;
1015
1016         /* We need to ensure that no calls to smc_phy_configure are
1017            pending.
1018         */
1019         cancel_work_sync(&lp->phy_configure);
1020
1021         bmcr = smc_phy_read(dev, phy, MII_BMCR);
1022         smc_phy_write(dev, phy, MII_BMCR, bmcr | BMCR_PDOWN);
1023 }
1024
1025 /*
1026  * smc_phy_check_media - check the media status and adjust TCR
1027  * @dev: net device
1028  * @init: set true for initialisation
1029  *
1030  * Select duplex mode depending on negotiation state.  This
1031  * also updates our carrier state.
1032  */
1033 static void smc_phy_check_media(struct net_device *dev, int init)
1034 {
1035         struct smc_local *lp = netdev_priv(dev);
1036         void __iomem *ioaddr = lp->base;
1037
1038         if (mii_check_media(&lp->mii, netif_msg_link(lp), init)) {
1039                 /* duplex state has changed */
1040                 if (lp->mii.full_duplex) {
1041                         lp->tcr_cur_mode |= TCR_SWFDUP;
1042                 } else {
1043                         lp->tcr_cur_mode &= ~TCR_SWFDUP;
1044                 }
1045
1046                 SMC_SELECT_BANK(lp, 0);
1047                 SMC_SET_TCR(lp, lp->tcr_cur_mode);
1048         }
1049 }
1050
1051 /*
1052  * Configures the specified PHY through the MII management interface
1053  * using Autonegotiation.
1054  * Calls smc_phy_fixed() if the user has requested a certain config.
1055  * If RPC ANEG bit is set, the media selection is dependent purely on
1056  * the selection by the MII (either in the MII BMCR reg or the result
1057  * of autonegotiation.)  If the RPC ANEG bit is cleared, the selection
1058  * is controlled by the RPC SPEED and RPC DPLX bits.
1059  */
1060 static void smc_phy_configure(struct work_struct *work)
1061 {
1062         struct smc_local *lp =
1063                 container_of(work, struct smc_local, phy_configure);
1064         struct net_device *dev = lp->dev;
1065         void __iomem *ioaddr = lp->base;
1066         int phyaddr = lp->mii.phy_id;
1067         int my_phy_caps; /* My PHY capabilities */
1068         int my_ad_caps; /* My Advertised capabilities */
1069         int status;
1070
1071         DBG(3, "%s:smc_program_phy()\n", dev->name);
1072
1073         spin_lock_irq(&lp->lock);
1074
1075         /*
1076          * We should not be called if phy_type is zero.
1077          */
1078         if (lp->phy_type == 0)
1079                 goto smc_phy_configure_exit;
1080
1081         if (smc_phy_reset(dev, phyaddr)) {
1082                 printk("%s: PHY reset timed out\n", dev->name);
1083                 goto smc_phy_configure_exit;
1084         }
1085
1086         /*
1087          * Enable PHY Interrupts (for register 18)
1088          * Interrupts listed here are disabled
1089          */
1090         smc_phy_write(dev, phyaddr, PHY_MASK_REG,
1091                 PHY_INT_LOSSSYNC | PHY_INT_CWRD | PHY_INT_SSD |
1092                 PHY_INT_ESD | PHY_INT_RPOL | PHY_INT_JAB |
1093                 PHY_INT_SPDDET | PHY_INT_DPLXDET);
1094
1095         /* Configure the Receive/Phy Control register */
1096         SMC_SELECT_BANK(lp, 0);
1097         SMC_SET_RPC(lp, lp->rpc_cur_mode);
1098
1099         /* If the user requested no auto neg, then go set his request */
1100         if (lp->mii.force_media) {
1101                 smc_phy_fixed(dev);
1102                 goto smc_phy_configure_exit;
1103         }
1104
1105         /* Copy our capabilities from MII_BMSR to MII_ADVERTISE */
1106         my_phy_caps = smc_phy_read(dev, phyaddr, MII_BMSR);
1107
1108         if (!(my_phy_caps & BMSR_ANEGCAPABLE)) {
1109                 printk(KERN_INFO "Auto negotiation NOT supported\n");
1110                 smc_phy_fixed(dev);
1111                 goto smc_phy_configure_exit;
1112         }
1113
1114         my_ad_caps = ADVERTISE_CSMA; /* I am CSMA capable */
1115
1116         if (my_phy_caps & BMSR_100BASE4)
1117                 my_ad_caps |= ADVERTISE_100BASE4;
1118         if (my_phy_caps & BMSR_100FULL)
1119                 my_ad_caps |= ADVERTISE_100FULL;
1120         if (my_phy_caps & BMSR_100HALF)
1121                 my_ad_caps |= ADVERTISE_100HALF;
1122         if (my_phy_caps & BMSR_10FULL)
1123                 my_ad_caps |= ADVERTISE_10FULL;
1124         if (my_phy_caps & BMSR_10HALF)
1125                 my_ad_caps |= ADVERTISE_10HALF;
1126
1127         /* Disable capabilities not selected by our user */
1128         if (lp->ctl_rspeed != 100)
1129                 my_ad_caps &= ~(ADVERTISE_100BASE4|ADVERTISE_100FULL|ADVERTISE_100HALF);
1130
1131         if (!lp->ctl_rfduplx)
1132                 my_ad_caps &= ~(ADVERTISE_100FULL|ADVERTISE_10FULL);
1133
1134         /* Update our Auto-Neg Advertisement Register */
1135         smc_phy_write(dev, phyaddr, MII_ADVERTISE, my_ad_caps);
1136         lp->mii.advertising = my_ad_caps;
1137
1138         /*
1139          * Read the register back.  Without this, it appears that when
1140          * auto-negotiation is restarted, sometimes it isn't ready and
1141          * the link does not come up.
1142          */
1143         status = smc_phy_read(dev, phyaddr, MII_ADVERTISE);
1144
1145         DBG(2, "%s: phy caps=%x\n", dev->name, my_phy_caps);
1146         DBG(2, "%s: phy advertised caps=%x\n", dev->name, my_ad_caps);
1147
1148         /* Restart auto-negotiation process in order to advertise my caps */
1149         smc_phy_write(dev, phyaddr, MII_BMCR, BMCR_ANENABLE | BMCR_ANRESTART);
1150
1151         smc_phy_check_media(dev, 1);
1152
1153 smc_phy_configure_exit:
1154         SMC_SELECT_BANK(lp, 2);
1155         spin_unlock_irq(&lp->lock);
1156 }
1157
1158 /*
1159  * smc_phy_interrupt
1160  *
1161  * Purpose:  Handle interrupts relating to PHY register 18. This is
1162  *  called from the "hard" interrupt handler under our private spinlock.
1163  */
1164 static void smc_phy_interrupt(struct net_device *dev)
1165 {
1166         struct smc_local *lp = netdev_priv(dev);
1167         int phyaddr = lp->mii.phy_id;
1168         int phy18;
1169
1170         DBG(2, "%s: %s\n", dev->name, __func__);
1171
1172         if (lp->phy_type == 0)
1173                 return;
1174
1175         for(;;) {
1176                 smc_phy_check_media(dev, 0);
1177
1178                 /* Read PHY Register 18, Status Output */
1179                 phy18 = smc_phy_read(dev, phyaddr, PHY_INT_REG);
1180                 if ((phy18 & PHY_INT_INT) == 0)
1181                         break;
1182         }
1183 }
1184
1185 /*--- END PHY CONTROL AND CONFIGURATION-------------------------------------*/
1186
1187 static void smc_10bt_check_media(struct net_device *dev, int init)
1188 {
1189         struct smc_local *lp = netdev_priv(dev);
1190         void __iomem *ioaddr = lp->base;
1191         unsigned int old_carrier, new_carrier;
1192
1193         old_carrier = netif_carrier_ok(dev) ? 1 : 0;
1194
1195         SMC_SELECT_BANK(lp, 0);
1196         new_carrier = (SMC_GET_EPH_STATUS(lp) & ES_LINK_OK) ? 1 : 0;
1197         SMC_SELECT_BANK(lp, 2);
1198
1199         if (init || (old_carrier != new_carrier)) {
1200                 if (!new_carrier) {
1201                         netif_carrier_off(dev);
1202                 } else {
1203                         netif_carrier_on(dev);
1204                 }
1205                 if (netif_msg_link(lp))
1206                         printk(KERN_INFO "%s: link %s\n", dev->name,
1207                                new_carrier ? "up" : "down");
1208         }
1209 }
1210
1211 static void smc_eph_interrupt(struct net_device *dev)
1212 {
1213         struct smc_local *lp = netdev_priv(dev);
1214         void __iomem *ioaddr = lp->base;
1215         unsigned int ctl;
1216
1217         smc_10bt_check_media(dev, 0);
1218
1219         SMC_SELECT_BANK(lp, 1);
1220         ctl = SMC_GET_CTL(lp);
1221         SMC_SET_CTL(lp, ctl & ~CTL_LE_ENABLE);
1222         SMC_SET_CTL(lp, ctl);
1223         SMC_SELECT_BANK(lp, 2);
1224 }
1225
1226 /*
1227  * This is the main routine of the driver, to handle the device when
1228  * it needs some attention.
1229  */
1230 static irqreturn_t smc_interrupt(int irq, void *dev_id)
1231 {
1232         struct net_device *dev = dev_id;
1233         struct smc_local *lp = netdev_priv(dev);
1234         void __iomem *ioaddr = lp->base;
1235         int status, mask, timeout, card_stats;
1236         int saved_pointer;
1237
1238         DBG(3, "%s: %s\n", dev->name, __func__);
1239
1240         spin_lock(&lp->lock);
1241
1242         /* A preamble may be used when there is a potential race
1243          * between the interruptible transmit functions and this
1244          * ISR. */
1245         SMC_INTERRUPT_PREAMBLE;
1246
1247         saved_pointer = SMC_GET_PTR(lp);
1248         mask = SMC_GET_INT_MASK(lp);
1249         SMC_SET_INT_MASK(lp, 0);
1250
1251         /* set a timeout value, so I don't stay here forever */
1252         timeout = MAX_IRQ_LOOPS;
1253
1254         do {
1255                 status = SMC_GET_INT(lp);
1256
1257                 DBG(2, "%s: INT 0x%02x MASK 0x%02x MEM 0x%04x FIFO 0x%04x\n",
1258                         dev->name, status, mask,
1259                         ({ int meminfo; SMC_SELECT_BANK(lp, 0);
1260                            meminfo = SMC_GET_MIR(lp);
1261                            SMC_SELECT_BANK(lp, 2); meminfo; }),
1262                         SMC_GET_FIFO(lp));
1263
1264                 status &= mask;
1265                 if (!status)
1266                         break;
1267
1268                 if (status & IM_TX_INT) {
1269                         /* do this before RX as it will free memory quickly */
1270                         DBG(3, "%s: TX int\n", dev->name);
1271                         smc_tx(dev);
1272                         SMC_ACK_INT(lp, IM_TX_INT);
1273                         if (THROTTLE_TX_PKTS)
1274                                 netif_wake_queue(dev);
1275                 } else if (status & IM_RCV_INT) {
1276                         DBG(3, "%s: RX irq\n", dev->name);
1277                         smc_rcv(dev);
1278                 } else if (status & IM_ALLOC_INT) {
1279                         DBG(3, "%s: Allocation irq\n", dev->name);
1280                         tasklet_hi_schedule(&lp->tx_task);
1281                         mask &= ~IM_ALLOC_INT;
1282                 } else if (status & IM_TX_EMPTY_INT) {
1283                         DBG(3, "%s: TX empty\n", dev->name);
1284                         mask &= ~IM_TX_EMPTY_INT;
1285
1286                         /* update stats */
1287                         SMC_SELECT_BANK(lp, 0);
1288                         card_stats = SMC_GET_COUNTER(lp);
1289                         SMC_SELECT_BANK(lp, 2);
1290
1291                         /* single collisions */
1292                         dev->stats.collisions += card_stats & 0xF;
1293                         card_stats >>= 4;
1294
1295                         /* multiple collisions */
1296                         dev->stats.collisions += card_stats & 0xF;
1297                 } else if (status & IM_RX_OVRN_INT) {
1298                         DBG(1, "%s: RX overrun (EPH_ST 0x%04x)\n", dev->name,
1299                                ({ int eph_st; SMC_SELECT_BANK(lp, 0);
1300                                   eph_st = SMC_GET_EPH_STATUS(lp);
1301                                   SMC_SELECT_BANK(lp, 2); eph_st; }));
1302                         SMC_ACK_INT(lp, IM_RX_OVRN_INT);
1303                         dev->stats.rx_errors++;
1304                         dev->stats.rx_fifo_errors++;
1305                 } else if (status & IM_EPH_INT) {
1306                         smc_eph_interrupt(dev);
1307                 } else if (status & IM_MDINT) {
1308                         SMC_ACK_INT(lp, IM_MDINT);
1309                         smc_phy_interrupt(dev);
1310                 } else if (status & IM_ERCV_INT) {
1311                         SMC_ACK_INT(lp, IM_ERCV_INT);
1312                         PRINTK("%s: UNSUPPORTED: ERCV INTERRUPT \n", dev->name);
1313                 }
1314         } while (--timeout);
1315
1316         /* restore register states */
1317         SMC_SET_PTR(lp, saved_pointer);
1318         SMC_SET_INT_MASK(lp, mask);
1319         spin_unlock(&lp->lock);
1320
1321 #ifndef CONFIG_NET_POLL_CONTROLLER
1322         if (timeout == MAX_IRQ_LOOPS)
1323                 PRINTK("%s: spurious interrupt (mask = 0x%02x)\n",
1324                        dev->name, mask);
1325 #endif
1326         DBG(3, "%s: Interrupt done (%d loops)\n",
1327                dev->name, MAX_IRQ_LOOPS - timeout);
1328
1329         /*
1330          * We return IRQ_HANDLED unconditionally here even if there was
1331          * nothing to do.  There is a possibility that a packet might
1332          * get enqueued into the chip right after TX_EMPTY_INT is raised
1333          * but just before the CPU acknowledges the IRQ.
1334          * Better take an unneeded IRQ in some occasions than complexifying
1335          * the code for all cases.
1336          */
1337         return IRQ_HANDLED;
1338 }
1339
1340 #ifdef CONFIG_NET_POLL_CONTROLLER
1341 /*
1342  * Polling receive - used by netconsole and other diagnostic tools
1343  * to allow network i/o with interrupts disabled.
1344  */
1345 static void smc_poll_controller(struct net_device *dev)
1346 {
1347         disable_irq(dev->irq);
1348         smc_interrupt(dev->irq, dev);
1349         enable_irq(dev->irq);
1350 }
1351 #endif
1352
1353 /* Our watchdog timed out. Called by the networking layer */
1354 static void smc_timeout(struct net_device *dev)
1355 {
1356         struct smc_local *lp = netdev_priv(dev);
1357         void __iomem *ioaddr = lp->base;
1358         int status, mask, eph_st, meminfo, fifo;
1359
1360         DBG(2, "%s: %s\n", dev->name, __func__);
1361
1362         spin_lock_irq(&lp->lock);
1363         status = SMC_GET_INT(lp);
1364         mask = SMC_GET_INT_MASK(lp);
1365         fifo = SMC_GET_FIFO(lp);
1366         SMC_SELECT_BANK(lp, 0);
1367         eph_st = SMC_GET_EPH_STATUS(lp);
1368         meminfo = SMC_GET_MIR(lp);
1369         SMC_SELECT_BANK(lp, 2);
1370         spin_unlock_irq(&lp->lock);
1371         PRINTK( "%s: TX timeout (INT 0x%02x INTMASK 0x%02x "
1372                 "MEM 0x%04x FIFO 0x%04x EPH_ST 0x%04x)\n",
1373                 dev->name, status, mask, meminfo, fifo, eph_st );
1374
1375         smc_reset(dev);
1376         smc_enable(dev);
1377
1378         /*
1379          * Reconfiguring the PHY doesn't seem like a bad idea here, but
1380          * smc_phy_configure() calls msleep() which calls schedule_timeout()
1381          * which calls schedule().  Hence we use a work queue.
1382          */
1383         if (lp->phy_type != 0)
1384                 schedule_work(&lp->phy_configure);
1385
1386         /* We can accept TX packets again */
1387         dev->trans_start = jiffies;
1388         netif_wake_queue(dev);
1389 }
1390
1391 /*
1392  * This routine will, depending on the values passed to it,
1393  * either make it accept multicast packets, go into
1394  * promiscuous mode (for TCPDUMP and cousins) or accept
1395  * a select set of multicast packets
1396  */
1397 static void smc_set_multicast_list(struct net_device *dev)
1398 {
1399         struct smc_local *lp = netdev_priv(dev);
1400         void __iomem *ioaddr = lp->base;
1401         unsigned char multicast_table[8];
1402         int update_multicast = 0;
1403
1404         DBG(2, "%s: %s\n", dev->name, __func__);
1405
1406         if (dev->flags & IFF_PROMISC) {
1407                 DBG(2, "%s: RCR_PRMS\n", dev->name);
1408                 lp->rcr_cur_mode |= RCR_PRMS;
1409         }
1410
1411 /* BUG?  I never disable promiscuous mode if multicasting was turned on.
1412    Now, I turn off promiscuous mode, but I don't do anything to multicasting
1413    when promiscuous mode is turned on.
1414 */
1415
1416         /*
1417          * Here, I am setting this to accept all multicast packets.
1418          * I don't need to zero the multicast table, because the flag is
1419          * checked before the table is
1420          */
1421         else if (dev->flags & IFF_ALLMULTI || dev->mc_count > 16) {
1422                 DBG(2, "%s: RCR_ALMUL\n", dev->name);
1423                 lp->rcr_cur_mode |= RCR_ALMUL;
1424         }
1425
1426         /*
1427          * This sets the internal hardware table to filter out unwanted
1428          * multicast packets before they take up memory.
1429          *
1430          * The SMC chip uses a hash table where the high 6 bits of the CRC of
1431          * address are the offset into the table.  If that bit is 1, then the
1432          * multicast packet is accepted.  Otherwise, it's dropped silently.
1433          *
1434          * To use the 6 bits as an offset into the table, the high 3 bits are
1435          * the number of the 8 bit register, while the low 3 bits are the bit
1436          * within that register.
1437          */
1438         else if (dev->mc_count)  {
1439                 int i;
1440                 struct dev_mc_list *cur_addr;
1441
1442                 /* table for flipping the order of 3 bits */
1443                 static const unsigned char invert3[] = {0, 4, 2, 6, 1, 5, 3, 7};
1444
1445                 /* start with a table of all zeros: reject all */
1446                 memset(multicast_table, 0, sizeof(multicast_table));
1447
1448                 cur_addr = dev->mc_list;
1449                 for (i = 0; i < dev->mc_count; i++, cur_addr = cur_addr->next) {
1450                         int position;
1451
1452                         /* do we have a pointer here? */
1453                         if (!cur_addr)
1454                                 break;
1455                         /* make sure this is a multicast address -
1456                            shouldn't this be a given if we have it here ? */
1457                         if (!(*cur_addr->dmi_addr & 1))
1458                                 continue;
1459
1460                         /* only use the low order bits */
1461                         position = crc32_le(~0, cur_addr->dmi_addr, 6) & 0x3f;
1462
1463                         /* do some messy swapping to put the bit in the right spot */
1464                         multicast_table[invert3[position&7]] |=
1465                                 (1<<invert3[(position>>3)&7]);
1466                 }
1467
1468                 /* be sure I get rid of flags I might have set */
1469                 lp->rcr_cur_mode &= ~(RCR_PRMS | RCR_ALMUL);
1470
1471                 /* now, the table can be loaded into the chipset */
1472                 update_multicast = 1;
1473         } else  {
1474                 DBG(2, "%s: ~(RCR_PRMS|RCR_ALMUL)\n", dev->name);
1475                 lp->rcr_cur_mode &= ~(RCR_PRMS | RCR_ALMUL);
1476
1477                 /*
1478                  * since I'm disabling all multicast entirely, I need to
1479                  * clear the multicast list
1480                  */
1481                 memset(multicast_table, 0, sizeof(multicast_table));
1482                 update_multicast = 1;
1483         }
1484
1485         spin_lock_irq(&lp->lock);
1486         SMC_SELECT_BANK(lp, 0);
1487         SMC_SET_RCR(lp, lp->rcr_cur_mode);
1488         if (update_multicast) {
1489                 SMC_SELECT_BANK(lp, 3);
1490                 SMC_SET_MCAST(lp, multicast_table);
1491         }
1492         SMC_SELECT_BANK(lp, 2);
1493         spin_unlock_irq(&lp->lock);
1494 }
1495
1496
1497 /*
1498  * Open and Initialize the board
1499  *
1500  * Set up everything, reset the card, etc..
1501  */
1502 static int
1503 smc_open(struct net_device *dev)
1504 {
1505         struct smc_local *lp = netdev_priv(dev);
1506
1507         DBG(2, "%s: %s\n", dev->name, __func__);
1508
1509         /*
1510          * Check that the address is valid.  If its not, refuse
1511          * to bring the device up.  The user must specify an
1512          * address using ifconfig eth0 hw ether xx:xx:xx:xx:xx:xx
1513          */
1514         if (!is_valid_ether_addr(dev->dev_addr)) {
1515                 PRINTK("%s: no valid ethernet hw addr\n", __func__);
1516                 return -EINVAL;
1517         }
1518
1519         /* Setup the default Register Modes */
1520         lp->tcr_cur_mode = TCR_DEFAULT;
1521         lp->rcr_cur_mode = RCR_DEFAULT;
1522         lp->rpc_cur_mode = RPC_DEFAULT |
1523                                 lp->cfg.leda << RPC_LSXA_SHFT |
1524                                 lp->cfg.ledb << RPC_LSXB_SHFT;
1525
1526         /*
1527          * If we are not using a MII interface, we need to
1528          * monitor our own carrier signal to detect faults.
1529          */
1530         if (lp->phy_type == 0)
1531                 lp->tcr_cur_mode |= TCR_MON_CSN;
1532
1533         /* reset the hardware */
1534         smc_reset(dev);
1535         smc_enable(dev);
1536
1537         /* Configure the PHY, initialize the link state */
1538         if (lp->phy_type != 0)
1539                 smc_phy_configure(&lp->phy_configure);
1540         else {
1541                 spin_lock_irq(&lp->lock);
1542                 smc_10bt_check_media(dev, 1);
1543                 spin_unlock_irq(&lp->lock);
1544         }
1545
1546         netif_start_queue(dev);
1547         return 0;
1548 }
1549
1550 /*
1551  * smc_close
1552  *
1553  * this makes the board clean up everything that it can
1554  * and not talk to the outside world.   Caused by
1555  * an 'ifconfig ethX down'
1556  */
1557 static int smc_close(struct net_device *dev)
1558 {
1559         struct smc_local *lp = netdev_priv(dev);
1560
1561         DBG(2, "%s: %s\n", dev->name, __func__);
1562
1563         netif_stop_queue(dev);
1564         netif_carrier_off(dev);
1565
1566         /* clear everything */
1567         smc_shutdown(dev);
1568         tasklet_kill(&lp->tx_task);
1569         smc_phy_powerdown(dev);
1570         return 0;
1571 }
1572
1573 /*
1574  * Ethtool support
1575  */
1576 static int
1577 smc_ethtool_getsettings(struct net_device *dev, struct ethtool_cmd *cmd)
1578 {
1579         struct smc_local *lp = netdev_priv(dev);
1580         int ret;
1581
1582         cmd->maxtxpkt = 1;
1583         cmd->maxrxpkt = 1;
1584
1585         if (lp->phy_type != 0) {
1586                 spin_lock_irq(&lp->lock);
1587                 ret = mii_ethtool_gset(&lp->mii, cmd);
1588                 spin_unlock_irq(&lp->lock);
1589         } else {
1590                 cmd->supported = SUPPORTED_10baseT_Half |
1591                                  SUPPORTED_10baseT_Full |
1592                                  SUPPORTED_TP | SUPPORTED_AUI;
1593
1594                 if (lp->ctl_rspeed == 10)
1595                         cmd->speed = SPEED_10;
1596                 else if (lp->ctl_rspeed == 100)
1597                         cmd->speed = SPEED_100;
1598
1599                 cmd->autoneg = AUTONEG_DISABLE;
1600                 cmd->transceiver = XCVR_INTERNAL;
1601                 cmd->port = 0;
1602                 cmd->duplex = lp->tcr_cur_mode & TCR_SWFDUP ? DUPLEX_FULL : DUPLEX_HALF;
1603
1604                 ret = 0;
1605         }
1606
1607         return ret;
1608 }
1609
1610 static int
1611 smc_ethtool_setsettings(struct net_device *dev, struct ethtool_cmd *cmd)
1612 {
1613         struct smc_local *lp = netdev_priv(dev);
1614         int ret;
1615
1616         if (lp->phy_type != 0) {
1617                 spin_lock_irq(&lp->lock);
1618                 ret = mii_ethtool_sset(&lp->mii, cmd);
1619                 spin_unlock_irq(&lp->lock);
1620         } else {
1621                 if (cmd->autoneg != AUTONEG_DISABLE ||
1622                     cmd->speed != SPEED_10 ||
1623                     (cmd->duplex != DUPLEX_HALF && cmd->duplex != DUPLEX_FULL) ||
1624                     (cmd->port != PORT_TP && cmd->port != PORT_AUI))
1625                         return -EINVAL;
1626
1627 //              lp->port = cmd->port;
1628                 lp->ctl_rfduplx = cmd->duplex == DUPLEX_FULL;
1629
1630 //              if (netif_running(dev))
1631 //                      smc_set_port(dev);
1632
1633                 ret = 0;
1634         }
1635
1636         return ret;
1637 }
1638
1639 static void
1640 smc_ethtool_getdrvinfo(struct net_device *dev, struct ethtool_drvinfo *info)
1641 {
1642         strncpy(info->driver, CARDNAME, sizeof(info->driver));
1643         strncpy(info->version, version, sizeof(info->version));
1644         strncpy(info->bus_info, dev->dev.parent->bus_id, sizeof(info->bus_info));
1645 }
1646
1647 static int smc_ethtool_nwayreset(struct net_device *dev)
1648 {
1649         struct smc_local *lp = netdev_priv(dev);
1650         int ret = -EINVAL;
1651
1652         if (lp->phy_type != 0) {
1653                 spin_lock_irq(&lp->lock);
1654                 ret = mii_nway_restart(&lp->mii);
1655                 spin_unlock_irq(&lp->lock);
1656         }
1657
1658         return ret;
1659 }
1660
1661 static u32 smc_ethtool_getmsglevel(struct net_device *dev)
1662 {
1663         struct smc_local *lp = netdev_priv(dev);
1664         return lp->msg_enable;
1665 }
1666
1667 static void smc_ethtool_setmsglevel(struct net_device *dev, u32 level)
1668 {
1669         struct smc_local *lp = netdev_priv(dev);
1670         lp->msg_enable = level;
1671 }
1672
1673 static const struct ethtool_ops smc_ethtool_ops = {
1674         .get_settings   = smc_ethtool_getsettings,
1675         .set_settings   = smc_ethtool_setsettings,
1676         .get_drvinfo    = smc_ethtool_getdrvinfo,
1677
1678         .get_msglevel   = smc_ethtool_getmsglevel,
1679         .set_msglevel   = smc_ethtool_setmsglevel,
1680         .nway_reset     = smc_ethtool_nwayreset,
1681         .get_link       = ethtool_op_get_link,
1682 //      .get_eeprom     = smc_ethtool_geteeprom,
1683 //      .set_eeprom     = smc_ethtool_seteeprom,
1684 };
1685
1686 /*
1687  * smc_findirq
1688  *
1689  * This routine has a simple purpose -- make the SMC chip generate an
1690  * interrupt, so an auto-detect routine can detect it, and find the IRQ,
1691  */
1692 /*
1693  * does this still work?
1694  *
1695  * I just deleted auto_irq.c, since it was never built...
1696  *   --jgarzik
1697  */
1698 static int __init smc_findirq(struct smc_local *lp)
1699 {
1700         void __iomem *ioaddr = lp->base;
1701         int timeout = 20;
1702         unsigned long cookie;
1703
1704         DBG(2, "%s: %s\n", CARDNAME, __func__);
1705
1706         cookie = probe_irq_on();
1707
1708         /*
1709          * What I try to do here is trigger an ALLOC_INT. This is done
1710          * by allocating a small chunk of memory, which will give an interrupt
1711          * when done.
1712          */
1713         /* enable ALLOCation interrupts ONLY */
1714         SMC_SELECT_BANK(lp, 2);
1715         SMC_SET_INT_MASK(lp, IM_ALLOC_INT);
1716
1717         /*
1718          * Allocate 512 bytes of memory.  Note that the chip was just
1719          * reset so all the memory is available
1720          */
1721         SMC_SET_MMU_CMD(lp, MC_ALLOC | 1);
1722
1723         /*
1724          * Wait until positive that the interrupt has been generated
1725          */
1726         do {
1727                 int int_status;
1728                 udelay(10);
1729                 int_status = SMC_GET_INT(lp);
1730                 if (int_status & IM_ALLOC_INT)
1731                         break;          /* got the interrupt */
1732         } while (--timeout);
1733
1734         /*
1735          * there is really nothing that I can do here if timeout fails,
1736          * as autoirq_report will return a 0 anyway, which is what I
1737          * want in this case.   Plus, the clean up is needed in both
1738          * cases.
1739          */
1740
1741         /* and disable all interrupts again */
1742         SMC_SET_INT_MASK(lp, 0);
1743
1744         /* and return what I found */
1745         return probe_irq_off(cookie);
1746 }
1747
1748 /*
1749  * Function: smc_probe(unsigned long ioaddr)
1750  *
1751  * Purpose:
1752  *      Tests to see if a given ioaddr points to an SMC91x chip.
1753  *      Returns a 0 on success
1754  *
1755  * Algorithm:
1756  *      (1) see if the high byte of BANK_SELECT is 0x33
1757  *      (2) compare the ioaddr with the base register's address
1758  *      (3) see if I recognize the chip ID in the appropriate register
1759  *
1760  * Here I do typical initialization tasks.
1761  *
1762  * o  Initialize the structure if needed
1763  * o  print out my vanity message if not done so already
1764  * o  print out what type of hardware is detected
1765  * o  print out the ethernet address
1766  * o  find the IRQ
1767  * o  set up my private data
1768  * o  configure the dev structure with my subroutines
1769  * o  actually GRAB the irq.
1770  * o  GRAB the region
1771  */
1772 static int __init smc_probe(struct net_device *dev, void __iomem *ioaddr,
1773                             unsigned long irq_flags)
1774 {
1775         struct smc_local *lp = netdev_priv(dev);
1776         static int version_printed = 0;
1777         int retval;
1778         unsigned int val, revision_register;
1779         const char *version_string;
1780
1781         DBG(2, "%s: %s\n", CARDNAME, __func__);
1782
1783         /* First, see if the high byte is 0x33 */
1784         val = SMC_CURRENT_BANK(lp);
1785         DBG(2, "%s: bank signature probe returned 0x%04x\n", CARDNAME, val);
1786         if ((val & 0xFF00) != 0x3300) {
1787                 if ((val & 0xFF) == 0x33) {
1788                         printk(KERN_WARNING
1789                                 "%s: Detected possible byte-swapped interface"
1790                                 " at IOADDR %p\n", CARDNAME, ioaddr);
1791                 }
1792                 retval = -ENODEV;
1793                 goto err_out;
1794         }
1795
1796         /*
1797          * The above MIGHT indicate a device, but I need to write to
1798          * further test this.
1799          */
1800         SMC_SELECT_BANK(lp, 0);
1801         val = SMC_CURRENT_BANK(lp);
1802         if ((val & 0xFF00) != 0x3300) {
1803                 retval = -ENODEV;
1804                 goto err_out;
1805         }
1806
1807         /*
1808          * well, we've already written once, so hopefully another
1809          * time won't hurt.  This time, I need to switch the bank
1810          * register to bank 1, so I can access the base address
1811          * register
1812          */
1813         SMC_SELECT_BANK(lp, 1);
1814         val = SMC_GET_BASE(lp);
1815         val = ((val & 0x1F00) >> 3) << SMC_IO_SHIFT;
1816         if (((unsigned int)ioaddr & (0x3e0 << SMC_IO_SHIFT)) != val) {
1817                 printk("%s: IOADDR %p doesn't match configuration (%x).\n",
1818                         CARDNAME, ioaddr, val);
1819         }
1820
1821         /*
1822          * check if the revision register is something that I
1823          * recognize.  These might need to be added to later,
1824          * as future revisions could be added.
1825          */
1826         SMC_SELECT_BANK(lp, 3);
1827         revision_register = SMC_GET_REV(lp);
1828         DBG(2, "%s: revision = 0x%04x\n", CARDNAME, revision_register);
1829         version_string = chip_ids[ (revision_register >> 4) & 0xF];
1830         if (!version_string || (revision_register & 0xff00) != 0x3300) {
1831                 /* I don't recognize this chip, so... */
1832                 printk("%s: IO %p: Unrecognized revision register 0x%04x"
1833                         ", Contact author.\n", CARDNAME,
1834                         ioaddr, revision_register);
1835
1836                 retval = -ENODEV;
1837                 goto err_out;
1838         }
1839
1840         /* At this point I'll assume that the chip is an SMC91x. */
1841         if (version_printed++ == 0)
1842                 printk("%s", version);
1843
1844         /* fill in some of the fields */
1845         dev->base_addr = (unsigned long)ioaddr;
1846         lp->base = ioaddr;
1847         lp->version = revision_register & 0xff;
1848         spin_lock_init(&lp->lock);
1849
1850         /* Get the MAC address */
1851         SMC_SELECT_BANK(lp, 1);
1852         SMC_GET_MAC_ADDR(lp, dev->dev_addr);
1853
1854         /* now, reset the chip, and put it into a known state */
1855         smc_reset(dev);
1856
1857         /*
1858          * If dev->irq is 0, then the device has to be banged on to see
1859          * what the IRQ is.
1860          *
1861          * This banging doesn't always detect the IRQ, for unknown reasons.
1862          * a workaround is to reset the chip and try again.
1863          *
1864          * Interestingly, the DOS packet driver *SETS* the IRQ on the card to
1865          * be what is requested on the command line.   I don't do that, mostly
1866          * because the card that I have uses a non-standard method of accessing
1867          * the IRQs, and because this _should_ work in most configurations.
1868          *
1869          * Specifying an IRQ is done with the assumption that the user knows
1870          * what (s)he is doing.  No checking is done!!!!
1871          */
1872         if (dev->irq < 1) {
1873                 int trials;
1874
1875                 trials = 3;
1876                 while (trials--) {
1877                         dev->irq = smc_findirq(lp);
1878                         if (dev->irq)
1879                                 break;
1880                         /* kick the card and try again */
1881                         smc_reset(dev);
1882                 }
1883         }
1884         if (dev->irq == 0) {
1885                 printk("%s: Couldn't autodetect your IRQ. Use irq=xx.\n",
1886                         dev->name);
1887                 retval = -ENODEV;
1888                 goto err_out;
1889         }
1890         dev->irq = irq_canonicalize(dev->irq);
1891
1892         /* Fill in the fields of the device structure with ethernet values. */
1893         ether_setup(dev);
1894
1895         dev->open = smc_open;
1896         dev->stop = smc_close;
1897         dev->hard_start_xmit = smc_hard_start_xmit;
1898         dev->tx_timeout = smc_timeout;
1899         dev->watchdog_timeo = msecs_to_jiffies(watchdog);
1900         dev->set_multicast_list = smc_set_multicast_list;
1901         dev->ethtool_ops = &smc_ethtool_ops;
1902 #ifdef CONFIG_NET_POLL_CONTROLLER
1903         dev->poll_controller = smc_poll_controller;
1904 #endif
1905
1906         tasklet_init(&lp->tx_task, smc_hardware_send_pkt, (unsigned long)dev);
1907         INIT_WORK(&lp->phy_configure, smc_phy_configure);
1908         lp->dev = dev;
1909         lp->mii.phy_id_mask = 0x1f;
1910         lp->mii.reg_num_mask = 0x1f;
1911         lp->mii.force_media = 0;
1912         lp->mii.full_duplex = 0;
1913         lp->mii.dev = dev;
1914         lp->mii.mdio_read = smc_phy_read;
1915         lp->mii.mdio_write = smc_phy_write;
1916
1917         /*
1918          * Locate the phy, if any.
1919          */
1920         if (lp->version >= (CHIP_91100 << 4))
1921                 smc_phy_detect(dev);
1922
1923         /* then shut everything down to save power */
1924         smc_shutdown(dev);
1925         smc_phy_powerdown(dev);
1926
1927         /* Set default parameters */
1928         lp->msg_enable = NETIF_MSG_LINK;
1929         lp->ctl_rfduplx = 0;
1930         lp->ctl_rspeed = 10;
1931
1932         if (lp->version >= (CHIP_91100 << 4)) {
1933                 lp->ctl_rfduplx = 1;
1934                 lp->ctl_rspeed = 100;
1935         }
1936
1937         /* Grab the IRQ */
1938         retval = request_irq(dev->irq, &smc_interrupt, irq_flags, dev->name, dev);
1939         if (retval)
1940                 goto err_out;
1941
1942 #ifdef CONFIG_ARCH_PXA
1943 #  ifdef SMC_USE_PXA_DMA
1944         lp->cfg.flags |= SMC91X_USE_DMA;
1945 #  endif
1946         if (lp->cfg.flags & SMC91X_USE_DMA) {
1947                 int dma = pxa_request_dma(dev->name, DMA_PRIO_LOW,
1948                                           smc_pxa_dma_irq, NULL);
1949                 if (dma >= 0)
1950                         dev->dma = dma;
1951         }
1952 #endif
1953
1954         retval = register_netdev(dev);
1955         if (retval == 0) {
1956                 /* now, print out the card info, in a short format.. */
1957                 printk("%s: %s (rev %d) at %p IRQ %d",
1958                         dev->name, version_string, revision_register & 0x0f,
1959                         lp->base, dev->irq);
1960
1961                 if (dev->dma != (unsigned char)-1)
1962                         printk(" DMA %d", dev->dma);
1963
1964                 printk("%s%s\n",
1965                         lp->cfg.flags & SMC91X_NOWAIT ? " [nowait]" : "",
1966                         THROTTLE_TX_PKTS ? " [throttle_tx]" : "");
1967
1968                 if (!is_valid_ether_addr(dev->dev_addr)) {
1969                         printk("%s: Invalid ethernet MAC address.  Please "
1970                                "set using ifconfig\n", dev->name);
1971                 } else {
1972                         /* Print the Ethernet address */
1973                         printk("%s: Ethernet addr: %pM\n",
1974                                dev->name, dev->dev_addr);
1975                 }
1976
1977                 if (lp->phy_type == 0) {
1978                         PRINTK("%s: No PHY found\n", dev->name);
1979                 } else if ((lp->phy_type & 0xfffffff0) == 0x0016f840) {
1980                         PRINTK("%s: PHY LAN83C183 (LAN91C111 Internal)\n", dev->name);
1981                 } else if ((lp->phy_type & 0xfffffff0) == 0x02821c50) {
1982                         PRINTK("%s: PHY LAN83C180\n", dev->name);
1983                 }
1984         }
1985
1986 err_out:
1987 #ifdef CONFIG_ARCH_PXA
1988         if (retval && dev->dma != (unsigned char)-1)
1989                 pxa_free_dma(dev->dma);
1990 #endif
1991         return retval;
1992 }
1993
1994 static int smc_enable_device(struct platform_device *pdev)
1995 {
1996         struct net_device *ndev = platform_get_drvdata(pdev);
1997         struct smc_local *lp = netdev_priv(ndev);
1998         unsigned long flags;
1999         unsigned char ecor, ecsr;
2000         void __iomem *addr;
2001         struct resource * res;
2002
2003         res = platform_get_resource_byname(pdev, IORESOURCE_MEM, "smc91x-attrib");
2004         if (!res)
2005                 return 0;
2006
2007         /*
2008          * Map the attribute space.  This is overkill, but clean.
2009          */
2010         addr = ioremap(res->start, ATTRIB_SIZE);
2011         if (!addr)
2012                 return -ENOMEM;
2013
2014         /*
2015          * Reset the device.  We must disable IRQs around this
2016          * since a reset causes the IRQ line become active.
2017          */
2018         local_irq_save(flags);
2019         ecor = readb(addr + (ECOR << SMC_IO_SHIFT)) & ~ECOR_RESET;
2020         writeb(ecor | ECOR_RESET, addr + (ECOR << SMC_IO_SHIFT));
2021         readb(addr + (ECOR << SMC_IO_SHIFT));
2022
2023         /*
2024          * Wait 100us for the chip to reset.
2025          */
2026         udelay(100);
2027
2028         /*
2029          * The device will ignore all writes to the enable bit while
2030          * reset is asserted, even if the reset bit is cleared in the
2031          * same write.  Must clear reset first, then enable the device.
2032          */
2033         writeb(ecor, addr + (ECOR << SMC_IO_SHIFT));
2034         writeb(ecor | ECOR_ENABLE, addr + (ECOR << SMC_IO_SHIFT));
2035
2036         /*
2037          * Set the appropriate byte/word mode.
2038          */
2039         ecsr = readb(addr + (ECSR << SMC_IO_SHIFT)) & ~ECSR_IOIS8;
2040         if (!SMC_16BIT(lp))
2041                 ecsr |= ECSR_IOIS8;
2042         writeb(ecsr, addr + (ECSR << SMC_IO_SHIFT));
2043         local_irq_restore(flags);
2044
2045         iounmap(addr);
2046
2047         /*
2048          * Wait for the chip to wake up.  We could poll the control
2049          * register in the main register space, but that isn't mapped
2050          * yet.  We know this is going to take 750us.
2051          */
2052         msleep(1);
2053
2054         return 0;
2055 }
2056
2057 static int smc_request_attrib(struct platform_device *pdev,
2058                               struct net_device *ndev)
2059 {
2060         struct resource * res = platform_get_resource_byname(pdev, IORESOURCE_MEM, "smc91x-attrib");
2061         struct smc_local *lp __maybe_unused = netdev_priv(ndev);
2062
2063         if (!res)
2064                 return 0;
2065
2066         if (!request_mem_region(res->start, ATTRIB_SIZE, CARDNAME))
2067                 return -EBUSY;
2068
2069         return 0;
2070 }
2071
2072 static void smc_release_attrib(struct platform_device *pdev,
2073                                struct net_device *ndev)
2074 {
2075         struct resource * res = platform_get_resource_byname(pdev, IORESOURCE_MEM, "smc91x-attrib");
2076         struct smc_local *lp __maybe_unused = netdev_priv(ndev);
2077
2078         if (res)
2079                 release_mem_region(res->start, ATTRIB_SIZE);
2080 }
2081
2082 static inline void smc_request_datacs(struct platform_device *pdev, struct net_device *ndev)
2083 {
2084         if (SMC_CAN_USE_DATACS) {
2085                 struct resource * res = platform_get_resource_byname(pdev, IORESOURCE_MEM, "smc91x-data32");
2086                 struct smc_local *lp = netdev_priv(ndev);
2087
2088                 if (!res)
2089                         return;
2090
2091                 if(!request_mem_region(res->start, SMC_DATA_EXTENT, CARDNAME)) {
2092                         printk(KERN_INFO "%s: failed to request datacs memory region.\n", CARDNAME);
2093                         return;
2094                 }
2095
2096                 lp->datacs = ioremap(res->start, SMC_DATA_EXTENT);
2097         }
2098 }
2099
2100 static void smc_release_datacs(struct platform_device *pdev, struct net_device *ndev)
2101 {
2102         if (SMC_CAN_USE_DATACS) {
2103                 struct smc_local *lp = netdev_priv(ndev);
2104                 struct resource * res = platform_get_resource_byname(pdev, IORESOURCE_MEM, "smc91x-data32");
2105
2106                 if (lp->datacs)
2107                         iounmap(lp->datacs);
2108
2109                 lp->datacs = NULL;
2110
2111                 if (res)
2112                         release_mem_region(res->start, SMC_DATA_EXTENT);
2113         }
2114 }
2115
2116 /*
2117  * smc_init(void)
2118  *   Input parameters:
2119  *      dev->base_addr == 0, try to find all possible locations
2120  *      dev->base_addr > 0x1ff, this is the address to check
2121  *      dev->base_addr == <anything else>, return failure code
2122  *
2123  *   Output:
2124  *      0 --> there is a device
2125  *      anything else, error
2126  */
2127 static int __init smc_drv_probe(struct platform_device *pdev)
2128 {
2129         struct smc91x_platdata *pd = pdev->dev.platform_data;
2130         struct smc_local *lp;
2131         struct net_device *ndev;
2132         struct resource *res, *ires;
2133         unsigned int __iomem *addr;
2134         unsigned long irq_flags = SMC_IRQ_FLAGS;
2135         int ret;
2136
2137         ndev = alloc_etherdev(sizeof(struct smc_local));
2138         if (!ndev) {
2139                 printk("%s: could not allocate device.\n", CARDNAME);
2140                 ret = -ENOMEM;
2141                 goto out;
2142         }
2143         SET_NETDEV_DEV(ndev, &pdev->dev);
2144
2145         /* get configuration from platform data, only allow use of
2146          * bus width if both SMC_CAN_USE_xxx and SMC91X_USE_xxx are set.
2147          */
2148
2149         lp = netdev_priv(ndev);
2150
2151         if (pd) {
2152                 memcpy(&lp->cfg, pd, sizeof(lp->cfg));
2153                 lp->io_shift = SMC91X_IO_SHIFT(lp->cfg.flags);
2154         } else {
2155                 lp->cfg.flags |= (SMC_CAN_USE_8BIT)  ? SMC91X_USE_8BIT  : 0;
2156                 lp->cfg.flags |= (SMC_CAN_USE_16BIT) ? SMC91X_USE_16BIT : 0;
2157                 lp->cfg.flags |= (SMC_CAN_USE_32BIT) ? SMC91X_USE_32BIT : 0;
2158                 lp->cfg.flags |= (nowait) ? SMC91X_NOWAIT : 0;
2159         }
2160
2161         if (!lp->cfg.leda && !lp->cfg.ledb) {
2162                 lp->cfg.leda = RPC_LSA_DEFAULT;
2163                 lp->cfg.ledb = RPC_LSB_DEFAULT;
2164         }
2165
2166         ndev->dma = (unsigned char)-1;
2167
2168         res = platform_get_resource_byname(pdev, IORESOURCE_MEM, "smc91x-regs");
2169         if (!res)
2170                 res = platform_get_resource(pdev, IORESOURCE_MEM, 0);
2171         if (!res) {
2172                 ret = -ENODEV;
2173                 goto out_free_netdev;
2174         }
2175
2176
2177         if (!request_mem_region(res->start, SMC_IO_EXTENT, CARDNAME)) {
2178                 ret = -EBUSY;
2179                 goto out_free_netdev;
2180         }
2181
2182         ires = platform_get_resource(pdev, IORESOURCE_IRQ, 0);
2183         if (!ires) {
2184                 ret = -ENODEV;
2185                 goto out_release_io;
2186         }
2187
2188         ndev->irq = ires->start;
2189
2190         if (ires->flags & IRQF_TRIGGER_MASK)
2191                 irq_flags = ires->flags & IRQF_TRIGGER_MASK;
2192
2193         ret = smc_request_attrib(pdev, ndev);
2194         if (ret)
2195                 goto out_release_io;
2196 #if defined(CONFIG_SA1100_ASSABET)
2197         NCR_0 |= NCR_ENET_OSC_EN;
2198 #endif
2199         platform_set_drvdata(pdev, ndev);
2200         ret = smc_enable_device(pdev);
2201         if (ret)
2202                 goto out_release_attrib;
2203
2204         addr = ioremap(res->start, SMC_IO_EXTENT);
2205         if (!addr) {
2206                 ret = -ENOMEM;
2207                 goto out_release_attrib;
2208         }
2209
2210 #ifdef CONFIG_ARCH_PXA
2211         {
2212                 struct smc_local *lp = netdev_priv(ndev);
2213                 lp->device = &pdev->dev;
2214                 lp->physaddr = res->start;
2215         }
2216 #endif
2217
2218         ret = smc_probe(ndev, addr, irq_flags);
2219         if (ret != 0)
2220                 goto out_iounmap;
2221
2222         smc_request_datacs(pdev, ndev);
2223
2224         return 0;
2225
2226  out_iounmap:
2227         platform_set_drvdata(pdev, NULL);
2228         iounmap(addr);
2229  out_release_attrib:
2230         smc_release_attrib(pdev, ndev);
2231  out_release_io:
2232         release_mem_region(res->start, SMC_IO_EXTENT);
2233  out_free_netdev:
2234         free_netdev(ndev);
2235  out:
2236         printk("%s: not found (%d).\n", CARDNAME, ret);
2237
2238         return ret;
2239 }
2240
2241 static int smc_drv_remove(struct platform_device *pdev)
2242 {
2243         struct net_device *ndev = platform_get_drvdata(pdev);
2244         struct smc_local *lp = netdev_priv(ndev);
2245         struct resource *res;
2246
2247         platform_set_drvdata(pdev, NULL);
2248
2249         unregister_netdev(ndev);
2250
2251         free_irq(ndev->irq, ndev);
2252
2253 #ifdef CONFIG_ARCH_PXA
2254         if (ndev->dma != (unsigned char)-1)
2255                 pxa_free_dma(ndev->dma);
2256 #endif
2257         iounmap(lp->base);
2258
2259         smc_release_datacs(pdev,ndev);
2260         smc_release_attrib(pdev,ndev);
2261
2262         res = platform_get_resource_byname(pdev, IORESOURCE_MEM, "smc91x-regs");
2263         if (!res)
2264                 res = platform_get_resource(pdev, IORESOURCE_MEM, 0);
2265         release_mem_region(res->start, SMC_IO_EXTENT);
2266
2267         free_netdev(ndev);
2268
2269         return 0;
2270 }
2271
2272 static int smc_drv_suspend(struct platform_device *dev, pm_message_t state)
2273 {
2274         struct net_device *ndev = platform_get_drvdata(dev);
2275
2276         if (ndev) {
2277                 if (netif_running(ndev)) {
2278                         netif_device_detach(ndev);
2279                         smc_shutdown(ndev);
2280                         smc_phy_powerdown(ndev);
2281                 }
2282         }
2283         return 0;
2284 }
2285
2286 static int smc_drv_resume(struct platform_device *dev)
2287 {
2288         struct net_device *ndev = platform_get_drvdata(dev);
2289
2290         if (ndev) {
2291                 struct smc_local *lp = netdev_priv(ndev);
2292                 smc_enable_device(dev);
2293                 if (netif_running(ndev)) {
2294                         smc_reset(ndev);
2295                         smc_enable(ndev);
2296                         if (lp->phy_type != 0)
2297                                 smc_phy_configure(&lp->phy_configure);
2298                         netif_device_attach(ndev);
2299                 }
2300         }
2301         return 0;
2302 }
2303
2304 static struct platform_driver smc_driver = {
2305         .probe          = smc_drv_probe,
2306         .remove         = smc_drv_remove,
2307         .suspend        = smc_drv_suspend,
2308         .resume         = smc_drv_resume,
2309         .driver         = {
2310                 .name   = CARDNAME,
2311                 .owner  = THIS_MODULE,
2312         },
2313 };
2314
2315 static int __init smc_init(void)
2316 {
2317 #ifdef MODULE
2318 #ifdef CONFIG_ISA
2319         if (io == -1)
2320                 printk(KERN_WARNING
2321                         "%s: You shouldn't use auto-probing with insmod!\n",
2322                         CARDNAME);
2323 #endif
2324 #endif
2325
2326         return platform_driver_register(&smc_driver);
2327 }
2328
2329 static void __exit smc_cleanup(void)
2330 {
2331         platform_driver_unregister(&smc_driver);
2332 }
2333
2334 module_init(smc_init);
2335 module_exit(smc_cleanup);