]> pilppa.org Git - linux-2.6-omap-h63xx.git/blob - drivers/net/smc91x.h
[PATCH] Update smc91x driver with ARM Versatile board info
[linux-2.6-omap-h63xx.git] / drivers / net / smc91x.h
1 /*------------------------------------------------------------------------
2  . smc91x.h - macros for SMSC's 91C9x/91C1xx single-chip Ethernet device.
3  .
4  . Copyright (C) 1996 by Erik Stahlman
5  . Copyright (C) 2001 Standard Microsystems Corporation
6  .      Developed by Simple Network Magic Corporation
7  . Copyright (C) 2003 Monta Vista Software, Inc.
8  .      Unified SMC91x driver by Nicolas Pitre
9  .
10  . This program is free software; you can redistribute it and/or modify
11  . it under the terms of the GNU General Public License as published by
12  . the Free Software Foundation; either version 2 of the License, or
13  . (at your option) any later version.
14  .
15  . This program is distributed in the hope that it will be useful,
16  . but WITHOUT ANY WARRANTY; without even the implied warranty of
17  . MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
18  . GNU General Public License for more details.
19  .
20  . You should have received a copy of the GNU General Public License
21  . along with this program; if not, write to the Free Software
22  . Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA  02111-1307  USA
23  .
24  . Information contained in this file was obtained from the LAN91C111
25  . manual from SMC.  To get a copy, if you really want one, you can find
26  . information under www.smsc.com.
27  .
28  . Authors
29  .      Erik Stahlman           <erik@vt.edu>
30  .      Daris A Nevil           <dnevil@snmc.com>
31  .      Nicolas Pitre           <nico@cam.org>
32  .
33  ---------------------------------------------------------------------------*/
34 #ifndef _SMC91X_H_
35 #define _SMC91X_H_
36
37
38 /*
39  * Define your architecture specific bus configuration parameters here.
40  */
41
42 #if     defined(CONFIG_ARCH_LUBBOCK)
43
44 /* We can only do 16-bit reads and writes in the static memory space. */
45 #define SMC_CAN_USE_8BIT        0
46 #define SMC_CAN_USE_16BIT       1
47 #define SMC_CAN_USE_32BIT       0
48 #define SMC_NOWAIT              1
49
50 /* The first two address lines aren't connected... */
51 #define SMC_IO_SHIFT            2
52
53 #define SMC_inw(a, r)           readw((a) + (r))
54 #define SMC_outw(v, a, r)       writew(v, (a) + (r))
55 #define SMC_insw(a, r, p, l)    readsw((a) + (r), p, l)
56 #define SMC_outsw(a, r, p, l)   writesw((a) + (r), p, l)
57
58 #elif defined(CONFIG_REDWOOD_5) || defined(CONFIG_REDWOOD_6)
59
60 /* We can only do 16-bit reads and writes in the static memory space. */
61 #define SMC_CAN_USE_8BIT        0
62 #define SMC_CAN_USE_16BIT       1
63 #define SMC_CAN_USE_32BIT       0
64 #define SMC_NOWAIT              1
65
66 #define SMC_IO_SHIFT            0
67
68 #define SMC_inw(a, r)           in_be16((volatile u16 *)((a) + (r)))
69 #define SMC_outw(v, a, r)       out_be16((volatile u16 *)((a) + (r)), v)
70 #define SMC_insw(a, r, p, l)                                            \
71         do {                                                            \
72                 unsigned long __port = (a) + (r);                       \
73                 u16 *__p = (u16 *)(p);                                  \
74                 int __l = (l);                                          \
75                 insw(__port, __p, __l);                                 \
76                 while (__l > 0) {                                       \
77                         *__p = swab16(*__p);                            \
78                         __p++;                                          \
79                         __l--;                                          \
80                 }                                                       \
81         } while (0)
82 #define SMC_outsw(a, r, p, l)                                           \
83         do {                                                            \
84                 unsigned long __port = (a) + (r);                       \
85                 u16 *__p = (u16 *)(p);                                  \
86                 int __l = (l);                                          \
87                 while (__l > 0) {                                       \
88                         /* Believe it or not, the swab isn't needed. */ \
89                         outw( /* swab16 */ (*__p++), __port);           \
90                         __l--;                                          \
91                 }                                                       \
92         } while (0)
93 #define SMC_IRQ_FLAGS           (0)
94
95 #elif defined(CONFIG_SA1100_PLEB)
96 /* We can only do 16-bit reads and writes in the static memory space. */
97 #define SMC_CAN_USE_8BIT        1
98 #define SMC_CAN_USE_16BIT       1
99 #define SMC_CAN_USE_32BIT       0
100 #define SMC_IO_SHIFT            0
101 #define SMC_NOWAIT              1
102
103 #define SMC_inb(a, r)           readb((a) + (r))
104 #define SMC_insb(a, r, p, l)    readsb((a) + (r), p, (l))
105 #define SMC_inw(a, r)           readw((a) + (r))
106 #define SMC_insw(a, r, p, l)    readsw((a) + (r), p, l)
107 #define SMC_outb(v, a, r)       writeb(v, (a) + (r))
108 #define SMC_outsb(a, r, p, l)   writesb((a) + (r), p, (l))
109 #define SMC_outw(v, a, r)       writew(v, (a) + (r))
110 #define SMC_outsw(a, r, p, l)   writesw((a) + (r), p, l)
111
112 #define SMC_IRQ_FLAGS           (0)
113
114 #elif defined(CONFIG_SA1100_ASSABET)
115
116 #include <asm/arch/neponset.h>
117
118 /* We can only do 8-bit reads and writes in the static memory space. */
119 #define SMC_CAN_USE_8BIT        1
120 #define SMC_CAN_USE_16BIT       0
121 #define SMC_CAN_USE_32BIT       0
122 #define SMC_NOWAIT              1
123
124 /* The first two address lines aren't connected... */
125 #define SMC_IO_SHIFT            2
126
127 #define SMC_inb(a, r)           readb((a) + (r))
128 #define SMC_outb(v, a, r)       writeb(v, (a) + (r))
129 #define SMC_insb(a, r, p, l)    readsb((a) + (r), p, (l))
130 #define SMC_outsb(a, r, p, l)   writesb((a) + (r), p, (l))
131
132 #elif   defined(CONFIG_MACH_LOGICPD_PXA270)
133
134 #define SMC_CAN_USE_8BIT        0
135 #define SMC_CAN_USE_16BIT       1
136 #define SMC_CAN_USE_32BIT       0
137 #define SMC_IO_SHIFT            0
138 #define SMC_NOWAIT              1
139
140 #define SMC_inw(a, r)           readw((a) + (r))
141 #define SMC_outw(v, a, r)       writew(v, (a) + (r))
142 #define SMC_insw(a, r, p, l)    readsw((a) + (r), p, l)
143 #define SMC_outsw(a, r, p, l)   writesw((a) + (r), p, l)
144
145 #elif   defined(CONFIG_ARCH_INNOKOM) || \
146         defined(CONFIG_MACH_MAINSTONE) || \
147         defined(CONFIG_ARCH_PXA_IDP) || \
148         defined(CONFIG_ARCH_RAMSES)
149
150 #define SMC_CAN_USE_8BIT        1
151 #define SMC_CAN_USE_16BIT       1
152 #define SMC_CAN_USE_32BIT       1
153 #define SMC_IO_SHIFT            0
154 #define SMC_NOWAIT              1
155 #define SMC_USE_PXA_DMA         1
156
157 #define SMC_inb(a, r)           readb((a) + (r))
158 #define SMC_inw(a, r)           readw((a) + (r))
159 #define SMC_inl(a, r)           readl((a) + (r))
160 #define SMC_outb(v, a, r)       writeb(v, (a) + (r))
161 #define SMC_outl(v, a, r)       writel(v, (a) + (r))
162 #define SMC_insl(a, r, p, l)    readsl((a) + (r), p, l)
163 #define SMC_outsl(a, r, p, l)   writesl((a) + (r), p, l)
164
165 /* We actually can't write halfwords properly if not word aligned */
166 static inline void
167 SMC_outw(u16 val, void __iomem *ioaddr, int reg)
168 {
169         if (reg & 2) {
170                 unsigned int v = val << 16;
171                 v |= readl(ioaddr + (reg & ~2)) & 0xffff;
172                 writel(v, ioaddr + (reg & ~2));
173         } else {
174                 writew(val, ioaddr + reg);
175         }
176 }
177
178 #elif   defined(CONFIG_ARCH_OMAP)
179
180 /* We can only do 16-bit reads and writes in the static memory space. */
181 #define SMC_CAN_USE_8BIT        0
182 #define SMC_CAN_USE_16BIT       1
183 #define SMC_CAN_USE_32BIT       0
184 #define SMC_IO_SHIFT            0
185 #define SMC_NOWAIT              1
186
187 #define SMC_inb(a, r)           readb((a) + (r))
188 #define SMC_outb(v, a, r)       writeb(v, (a) + (r))
189 #define SMC_inw(a, r)           readw((a) + (r))
190 #define SMC_outw(v, a, r)       writew(v, (a) + (r))
191 #define SMC_insw(a, r, p, l)    readsw((a) + (r), p, l)
192 #define SMC_outsw(a, r, p, l)   writesw((a) + (r), p, l)
193 #define SMC_inl(a, r)           readl((a) + (r))
194 #define SMC_outl(v, a, r)       writel(v, (a) + (r))
195 #define SMC_insl(a, r, p, l)    readsl((a) + (r), p, l)
196 #define SMC_outsl(a, r, p, l)   writesl((a) + (r), p, l)
197
198 #include <asm/mach-types.h>
199 #include <asm/arch/cpu.h>
200
201 #define SMC_IRQ_FLAGS (( \
202                    machine_is_omap_h2() \
203                 || machine_is_omap_h3() \
204                 || (machine_is_omap_innovator() && !cpu_is_omap1510()) \
205         ) ? IRQF_TRIGGER_FALLING : IRQF_TRIGGER_RISING)
206
207
208 #elif   defined(CONFIG_SH_SH4202_MICRODEV)
209
210 #define SMC_CAN_USE_8BIT        0
211 #define SMC_CAN_USE_16BIT       1
212 #define SMC_CAN_USE_32BIT       0
213
214 #define SMC_inb(a, r)           inb((a) + (r) - 0xa0000000)
215 #define SMC_inw(a, r)           inw((a) + (r) - 0xa0000000)
216 #define SMC_inl(a, r)           inl((a) + (r) - 0xa0000000)
217 #define SMC_outb(v, a, r)       outb(v, (a) + (r) - 0xa0000000)
218 #define SMC_outw(v, a, r)       outw(v, (a) + (r) - 0xa0000000)
219 #define SMC_outl(v, a, r)       outl(v, (a) + (r) - 0xa0000000)
220 #define SMC_insl(a, r, p, l)    insl((a) + (r) - 0xa0000000, p, l)
221 #define SMC_outsl(a, r, p, l)   outsl((a) + (r) - 0xa0000000, p, l)
222 #define SMC_insw(a, r, p, l)    insw((a) + (r) - 0xa0000000, p, l)
223 #define SMC_outsw(a, r, p, l)   outsw((a) + (r) - 0xa0000000, p, l)
224
225 #define SMC_IRQ_FLAGS           (0)
226
227 #elif   defined(CONFIG_ISA)
228
229 #define SMC_CAN_USE_8BIT        1
230 #define SMC_CAN_USE_16BIT       1
231 #define SMC_CAN_USE_32BIT       0
232
233 #define SMC_inb(a, r)           inb((a) + (r))
234 #define SMC_inw(a, r)           inw((a) + (r))
235 #define SMC_outb(v, a, r)       outb(v, (a) + (r))
236 #define SMC_outw(v, a, r)       outw(v, (a) + (r))
237 #define SMC_insw(a, r, p, l)    insw((a) + (r), p, l)
238 #define SMC_outsw(a, r, p, l)   outsw((a) + (r), p, l)
239
240 #elif   defined(CONFIG_M32R)
241
242 #define SMC_CAN_USE_8BIT        0
243 #define SMC_CAN_USE_16BIT       1
244 #define SMC_CAN_USE_32BIT       0
245
246 #define SMC_inb(a, r)           inb((u32)a) + (r))
247 #define SMC_inw(a, r)           inw(((u32)a) + (r))
248 #define SMC_outb(v, a, r)       outb(v, ((u32)a) + (r))
249 #define SMC_outw(v, a, r)       outw(v, ((u32)a) + (r))
250 #define SMC_insw(a, r, p, l)    insw(((u32)a) + (r), p, l)
251 #define SMC_outsw(a, r, p, l)   outsw(((u32)a) + (r), p, l)
252
253 #define SMC_IRQ_FLAGS           (0)
254
255 #define RPC_LSA_DEFAULT         RPC_LED_TX_RX
256 #define RPC_LSB_DEFAULT         RPC_LED_100_10
257
258 #elif   defined(CONFIG_MACH_LPD79520) \
259      || defined(CONFIG_MACH_LPD7A400) \
260      || defined(CONFIG_MACH_LPD7A404)
261
262 /* The LPD7X_IOBARRIER is necessary to overcome a mismatch between the
263  * way that the CPU handles chip selects and the way that the SMC chip
264  * expects the chip select to operate.  Refer to
265  * Documentation/arm/Sharp-LH/IOBarrier for details.  The read from
266  * IOBARRIER is a byte, in order that we read the least-common
267  * denominator.  It would be wasteful to read 32 bits from an 8-bit
268  * accessible region.
269  *
270  * There is no explicit protection against interrupts intervening
271  * between the writew and the IOBARRIER.  In SMC ISR there is a
272  * preamble that performs an IOBARRIER in the extremely unlikely event
273  * that the driver interrupts itself between a writew to the chip an
274  * the IOBARRIER that follows *and* the cache is large enough that the
275  * first off-chip access while handing the interrupt is to the SMC
276  * chip.  Other devices in the same address space as the SMC chip must
277  * be aware of the potential for trouble and perform a similar
278  * IOBARRIER on entry to their ISR.
279  */
280
281 #include <asm/arch/constants.h> /* IOBARRIER_VIRT */
282
283 #define SMC_CAN_USE_8BIT        0
284 #define SMC_CAN_USE_16BIT       1
285 #define SMC_CAN_USE_32BIT       0
286 #define SMC_NOWAIT              0
287 #define LPD7X_IOBARRIER         readb (IOBARRIER_VIRT)
288
289 #define SMC_inw(a,r)\
290    ({ unsigned short v = readw ((void*) ((a) + (r))); LPD7X_IOBARRIER; v; })
291 #define SMC_outw(v,a,r)   ({ writew ((v), (a) + (r)); LPD7X_IOBARRIER; })
292
293 #define SMC_insw                LPD7_SMC_insw
294 static inline void LPD7_SMC_insw (unsigned char* a, int r,
295                                   unsigned char* p, int l)
296 {
297         unsigned short* ps = (unsigned short*) p;
298         while (l-- > 0) {
299                 *ps++ = readw (a + r);
300                 LPD7X_IOBARRIER;
301         }
302 }
303
304 #define SMC_outsw               LPD7_SMC_outsw
305 static inline void LPD7_SMC_outsw (unsigned char* a, int r,
306                                    unsigned char* p, int l)
307 {
308         unsigned short* ps = (unsigned short*) p;
309         while (l-- > 0) {
310                 writew (*ps++, a + r);
311                 LPD7X_IOBARRIER;
312         }
313 }
314
315 #define SMC_INTERRUPT_PREAMBLE  LPD7X_IOBARRIER
316
317 #define RPC_LSA_DEFAULT         RPC_LED_TX_RX
318 #define RPC_LSB_DEFAULT         RPC_LED_100_10
319
320 #elif defined(CONFIG_SOC_AU1X00)
321
322 #include <au1xxx.h>
323
324 /* We can only do 16-bit reads and writes in the static memory space. */
325 #define SMC_CAN_USE_8BIT        0
326 #define SMC_CAN_USE_16BIT       1
327 #define SMC_CAN_USE_32BIT       0
328 #define SMC_IO_SHIFT            0
329 #define SMC_NOWAIT              1
330
331 #define SMC_inw(a, r)           au_readw((unsigned long)((a) + (r)))
332 #define SMC_insw(a, r, p, l)    \
333         do {    \
334                 unsigned long _a = (unsigned long)((a) + (r)); \
335                 int _l = (l); \
336                 u16 *_p = (u16 *)(p); \
337                 while (_l-- > 0) \
338                         *_p++ = au_readw(_a); \
339         } while(0)
340 #define SMC_outw(v, a, r)       au_writew(v, (unsigned long)((a) + (r)))
341 #define SMC_outsw(a, r, p, l)   \
342         do {    \
343                 unsigned long _a = (unsigned long)((a) + (r)); \
344                 int _l = (l); \
345                 const u16 *_p = (const u16 *)(p); \
346                 while (_l-- > 0) \
347                         au_writew(*_p++ , _a); \
348         } while(0)
349
350 #define SMC_IRQ_FLAGS           (0)
351
352 #elif   defined(CONFIG_ARCH_VERSATILE)
353
354 #define SMC_CAN_USE_8BIT        1
355 #define SMC_CAN_USE_16BIT       1
356 #define SMC_CAN_USE_32BIT       1
357 #define SMC_NOWAIT              1
358
359 #define SMC_inb(a, r)           readb((a) + (r))
360 #define SMC_inw(a, r)           readw((a) + (r))
361 #define SMC_inl(a, r)           readl((a) + (r))
362 #define SMC_outb(v, a, r)       writeb(v, (a) + (r))
363 #define SMC_outw(v, a, r)       writew(v, (a) + (r))
364 #define SMC_outl(v, a, r)       writel(v, (a) + (r))
365 #define SMC_insl(a, r, p, l)    readsl((a) + (r), p, l)
366 #define SMC_outsl(a, r, p, l)   writesl((a) + (r), p, l)
367
368 #define SMC_IRQ_FLAGS           (0)
369
370 #elif   defined(CONFIG_ARCH_VERSATILE)
371
372 #define SMC_CAN_USE_8BIT        1
373 #define SMC_CAN_USE_16BIT       1
374 #define SMC_CAN_USE_32BIT       1
375 #define SMC_NOWAIT              1
376
377 #define SMC_inb(a, r)           readb((a) + (r))
378 #define SMC_inw(a, r)           readw((a) + (r))
379 #define SMC_inl(a, r)           readl((a) + (r))
380 #define SMC_outb(v, a, r)       writeb(v, (a) + (r))
381 #define SMC_outw(v, a, r)       writew(v, (a) + (r))
382 #define SMC_outl(v, a, r)       writel(v, (a) + (r))
383 #define SMC_insl(a, r, p, l)    readsl((a) + (r), p, l)
384 #define SMC_outsl(a, r, p, l)   writesl((a) + (r), p, l)
385
386 #define SMC_IRQ_FLAGS           (0)
387
388 #else
389
390 #define SMC_CAN_USE_8BIT        1
391 #define SMC_CAN_USE_16BIT       1
392 #define SMC_CAN_USE_32BIT       1
393 #define SMC_NOWAIT              1
394
395 #define SMC_inb(a, r)           readb((a) + (r))
396 #define SMC_inw(a, r)           readw((a) + (r))
397 #define SMC_inl(a, r)           readl((a) + (r))
398 #define SMC_outb(v, a, r)       writeb(v, (a) + (r))
399 #define SMC_outw(v, a, r)       writew(v, (a) + (r))
400 #define SMC_outl(v, a, r)       writel(v, (a) + (r))
401 #define SMC_insl(a, r, p, l)    readsl((a) + (r), p, l)
402 #define SMC_outsl(a, r, p, l)   writesl((a) + (r), p, l)
403
404 #define RPC_LSA_DEFAULT         RPC_LED_100_10
405 #define RPC_LSB_DEFAULT         RPC_LED_TX_RX
406
407 #endif
408
409 #ifdef SMC_USE_PXA_DMA
410 /*
411  * Let's use the DMA engine on the XScale PXA2xx for RX packets. This is
412  * always happening in irq context so no need to worry about races.  TX is
413  * different and probably not worth it for that reason, and not as critical
414  * as RX which can overrun memory and lose packets.
415  */
416 #include <linux/dma-mapping.h>
417 #include <asm/dma.h>
418 #include <asm/arch/pxa-regs.h>
419
420 #ifdef SMC_insl
421 #undef SMC_insl
422 #define SMC_insl(a, r, p, l) \
423         smc_pxa_dma_insl(a, lp->physaddr, r, dev->dma, p, l)
424 static inline void
425 smc_pxa_dma_insl(void __iomem *ioaddr, u_long physaddr, int reg, int dma,
426                  u_char *buf, int len)
427 {
428         dma_addr_t dmabuf;
429
430         /* fallback if no DMA available */
431         if (dma == (unsigned char)-1) {
432                 readsl(ioaddr + reg, buf, len);
433                 return;
434         }
435
436         /* 64 bit alignment is required for memory to memory DMA */
437         if ((long)buf & 4) {
438                 *((u32 *)buf) = SMC_inl(ioaddr, reg);
439                 buf += 4;
440                 len--;
441         }
442
443         len *= 4;
444         dmabuf = dma_map_single(NULL, buf, len, DMA_FROM_DEVICE);
445         DCSR(dma) = DCSR_NODESC;
446         DTADR(dma) = dmabuf;
447         DSADR(dma) = physaddr + reg;
448         DCMD(dma) = (DCMD_INCTRGADDR | DCMD_BURST32 |
449                      DCMD_WIDTH4 | (DCMD_LENGTH & len));
450         DCSR(dma) = DCSR_NODESC | DCSR_RUN;
451         while (!(DCSR(dma) & DCSR_STOPSTATE))
452                 cpu_relax();
453         DCSR(dma) = 0;
454         dma_unmap_single(NULL, dmabuf, len, DMA_FROM_DEVICE);
455 }
456 #endif
457
458 #ifdef SMC_insw
459 #undef SMC_insw
460 #define SMC_insw(a, r, p, l) \
461         smc_pxa_dma_insw(a, lp->physaddr, r, dev->dma, p, l)
462 static inline void
463 smc_pxa_dma_insw(void __iomem *ioaddr, u_long physaddr, int reg, int dma,
464                  u_char *buf, int len)
465 {
466         dma_addr_t dmabuf;
467
468         /* fallback if no DMA available */
469         if (dma == (unsigned char)-1) {
470                 readsw(ioaddr + reg, buf, len);
471                 return;
472         }
473
474         /* 64 bit alignment is required for memory to memory DMA */
475         while ((long)buf & 6) {
476                 *((u16 *)buf) = SMC_inw(ioaddr, reg);
477                 buf += 2;
478                 len--;
479         }
480
481         len *= 2;
482         dmabuf = dma_map_single(NULL, buf, len, DMA_FROM_DEVICE);
483         DCSR(dma) = DCSR_NODESC;
484         DTADR(dma) = dmabuf;
485         DSADR(dma) = physaddr + reg;
486         DCMD(dma) = (DCMD_INCTRGADDR | DCMD_BURST32 |
487                      DCMD_WIDTH2 | (DCMD_LENGTH & len));
488         DCSR(dma) = DCSR_NODESC | DCSR_RUN;
489         while (!(DCSR(dma) & DCSR_STOPSTATE))
490                 cpu_relax();
491         DCSR(dma) = 0;
492         dma_unmap_single(NULL, dmabuf, len, DMA_FROM_DEVICE);
493 }
494 #endif
495
496 static void
497 smc_pxa_dma_irq(int dma, void *dummy, struct pt_regs *regs)
498 {
499         DCSR(dma) = 0;
500 }
501 #endif  /* SMC_USE_PXA_DMA */
502
503
504 /*
505  * Everything a particular hardware setup needs should have been defined
506  * at this point.  Add stubs for the undefined cases, mainly to avoid
507  * compilation warnings since they'll be optimized away, or to prevent buggy
508  * use of them.
509  */
510
511 #if ! SMC_CAN_USE_32BIT
512 #define SMC_inl(ioaddr, reg)            ({ BUG(); 0; })
513 #define SMC_outl(x, ioaddr, reg)        BUG()
514 #define SMC_insl(a, r, p, l)            BUG()
515 #define SMC_outsl(a, r, p, l)           BUG()
516 #endif
517
518 #if !defined(SMC_insl) || !defined(SMC_outsl)
519 #define SMC_insl(a, r, p, l)            BUG()
520 #define SMC_outsl(a, r, p, l)           BUG()
521 #endif
522
523 #if ! SMC_CAN_USE_16BIT
524
525 /*
526  * Any 16-bit access is performed with two 8-bit accesses if the hardware
527  * can't do it directly. Most registers are 16-bit so those are mandatory.
528  */
529 #define SMC_outw(x, ioaddr, reg)                                        \
530         do {                                                            \
531                 unsigned int __val16 = (x);                             \
532                 SMC_outb( __val16, ioaddr, reg );                       \
533                 SMC_outb( __val16 >> 8, ioaddr, reg + (1 << SMC_IO_SHIFT));\
534         } while (0)
535 #define SMC_inw(ioaddr, reg)                                            \
536         ({                                                              \
537                 unsigned int __val16;                                   \
538                 __val16 =  SMC_inb( ioaddr, reg );                      \
539                 __val16 |= SMC_inb( ioaddr, reg + (1 << SMC_IO_SHIFT)) << 8; \
540                 __val16;                                                \
541         })
542
543 #define SMC_insw(a, r, p, l)            BUG()
544 #define SMC_outsw(a, r, p, l)           BUG()
545
546 #endif
547
548 #if !defined(SMC_insw) || !defined(SMC_outsw)
549 #define SMC_insw(a, r, p, l)            BUG()
550 #define SMC_outsw(a, r, p, l)           BUG()
551 #endif
552
553 #if ! SMC_CAN_USE_8BIT
554 #define SMC_inb(ioaddr, reg)            ({ BUG(); 0; })
555 #define SMC_outb(x, ioaddr, reg)        BUG()
556 #define SMC_insb(a, r, p, l)            BUG()
557 #define SMC_outsb(a, r, p, l)           BUG()
558 #endif
559
560 #if !defined(SMC_insb) || !defined(SMC_outsb)
561 #define SMC_insb(a, r, p, l)            BUG()
562 #define SMC_outsb(a, r, p, l)           BUG()
563 #endif
564
565 #ifndef SMC_CAN_USE_DATACS
566 #define SMC_CAN_USE_DATACS      0
567 #endif
568
569 #ifndef SMC_IO_SHIFT
570 #define SMC_IO_SHIFT    0
571 #endif
572
573 #ifndef SMC_IRQ_FLAGS
574 #define SMC_IRQ_FLAGS           IRQF_TRIGGER_RISING
575 #endif
576
577 #ifndef SMC_INTERRUPT_PREAMBLE
578 #define SMC_INTERRUPT_PREAMBLE
579 #endif
580
581
582 /* Because of bank switching, the LAN91x uses only 16 I/O ports */
583 #define SMC_IO_EXTENT   (16 << SMC_IO_SHIFT)
584 #define SMC_DATA_EXTENT (4)
585
586 /*
587  . Bank Select Register:
588  .
589  .              yyyy yyyy 0000 00xx
590  .              xx              = bank number
591  .              yyyy yyyy       = 0x33, for identification purposes.
592 */
593 #define BANK_SELECT             (14 << SMC_IO_SHIFT)
594
595
596 // Transmit Control Register
597 /* BANK 0  */
598 #define TCR_REG         SMC_REG(0x0000, 0)
599 #define TCR_ENABLE      0x0001  // When 1 we can transmit
600 #define TCR_LOOP        0x0002  // Controls output pin LBK
601 #define TCR_FORCOL      0x0004  // When 1 will force a collision
602 #define TCR_PAD_EN      0x0080  // When 1 will pad tx frames < 64 bytes w/0
603 #define TCR_NOCRC       0x0100  // When 1 will not append CRC to tx frames
604 #define TCR_MON_CSN     0x0400  // When 1 tx monitors carrier
605 #define TCR_FDUPLX      0x0800  // When 1 enables full duplex operation
606 #define TCR_STP_SQET    0x1000  // When 1 stops tx if Signal Quality Error
607 #define TCR_EPH_LOOP    0x2000  // When 1 enables EPH block loopback
608 #define TCR_SWFDUP      0x8000  // When 1 enables Switched Full Duplex mode
609
610 #define TCR_CLEAR       0       /* do NOTHING */
611 /* the default settings for the TCR register : */
612 #define TCR_DEFAULT     (TCR_ENABLE | TCR_PAD_EN)
613
614
615 // EPH Status Register
616 /* BANK 0  */
617 #define EPH_STATUS_REG  SMC_REG(0x0002, 0)
618 #define ES_TX_SUC       0x0001  // Last TX was successful
619 #define ES_SNGL_COL     0x0002  // Single collision detected for last tx
620 #define ES_MUL_COL      0x0004  // Multiple collisions detected for last tx
621 #define ES_LTX_MULT     0x0008  // Last tx was a multicast
622 #define ES_16COL        0x0010  // 16 Collisions Reached
623 #define ES_SQET         0x0020  // Signal Quality Error Test
624 #define ES_LTXBRD       0x0040  // Last tx was a broadcast
625 #define ES_TXDEFR       0x0080  // Transmit Deferred
626 #define ES_LATCOL       0x0200  // Late collision detected on last tx
627 #define ES_LOSTCARR     0x0400  // Lost Carrier Sense
628 #define ES_EXC_DEF      0x0800  // Excessive Deferral
629 #define ES_CTR_ROL      0x1000  // Counter Roll Over indication
630 #define ES_LINK_OK      0x4000  // Driven by inverted value of nLNK pin
631 #define ES_TXUNRN       0x8000  // Tx Underrun
632
633
634 // Receive Control Register
635 /* BANK 0  */
636 #define RCR_REG         SMC_REG(0x0004, 0)
637 #define RCR_RX_ABORT    0x0001  // Set if a rx frame was aborted
638 #define RCR_PRMS        0x0002  // Enable promiscuous mode
639 #define RCR_ALMUL       0x0004  // When set accepts all multicast frames
640 #define RCR_RXEN        0x0100  // IFF this is set, we can receive packets
641 #define RCR_STRIP_CRC   0x0200  // When set strips CRC from rx packets
642 #define RCR_ABORT_ENB   0x0200  // When set will abort rx on collision
643 #define RCR_FILT_CAR    0x0400  // When set filters leading 12 bit s of carrier
644 #define RCR_SOFTRST     0x8000  // resets the chip
645
646 /* the normal settings for the RCR register : */
647 #define RCR_DEFAULT     (RCR_STRIP_CRC | RCR_RXEN)
648 #define RCR_CLEAR       0x0     // set it to a base state
649
650
651 // Counter Register
652 /* BANK 0  */
653 #define COUNTER_REG     SMC_REG(0x0006, 0)
654
655
656 // Memory Information Register
657 /* BANK 0  */
658 #define MIR_REG         SMC_REG(0x0008, 0)
659
660
661 // Receive/Phy Control Register
662 /* BANK 0  */
663 #define RPC_REG         SMC_REG(0x000A, 0)
664 #define RPC_SPEED       0x2000  // When 1 PHY is in 100Mbps mode.
665 #define RPC_DPLX        0x1000  // When 1 PHY is in Full-Duplex Mode
666 #define RPC_ANEG        0x0800  // When 1 PHY is in Auto-Negotiate Mode
667 #define RPC_LSXA_SHFT   5       // Bits to shift LS2A,LS1A,LS0A to lsb
668 #define RPC_LSXB_SHFT   2       // Bits to get LS2B,LS1B,LS0B to lsb
669 #define RPC_LED_100_10  (0x00)  // LED = 100Mbps OR's with 10Mbps link detect
670 #define RPC_LED_RES     (0x01)  // LED = Reserved
671 #define RPC_LED_10      (0x02)  // LED = 10Mbps link detect
672 #define RPC_LED_FD      (0x03)  // LED = Full Duplex Mode
673 #define RPC_LED_TX_RX   (0x04)  // LED = TX or RX packet occurred
674 #define RPC_LED_100     (0x05)  // LED = 100Mbps link dectect
675 #define RPC_LED_TX      (0x06)  // LED = TX packet occurred
676 #define RPC_LED_RX      (0x07)  // LED = RX packet occurred
677
678 #ifndef RPC_LSA_DEFAULT
679 #define RPC_LSA_DEFAULT RPC_LED_100
680 #endif
681 #ifndef RPC_LSB_DEFAULT
682 #define RPC_LSB_DEFAULT RPC_LED_FD
683 #endif
684
685 #define RPC_DEFAULT (RPC_ANEG | (RPC_LSA_DEFAULT << RPC_LSXA_SHFT) | (RPC_LSB_DEFAULT << RPC_LSXB_SHFT) | RPC_SPEED | RPC_DPLX)
686
687
688 /* Bank 0 0x0C is reserved */
689
690 // Bank Select Register
691 /* All Banks */
692 #define BSR_REG         0x000E
693
694
695 // Configuration Reg
696 /* BANK 1 */
697 #define CONFIG_REG      SMC_REG(0x0000, 1)
698 #define CONFIG_EXT_PHY  0x0200  // 1=external MII, 0=internal Phy
699 #define CONFIG_GPCNTRL  0x0400  // Inverse value drives pin nCNTRL
700 #define CONFIG_NO_WAIT  0x1000  // When 1 no extra wait states on ISA bus
701 #define CONFIG_EPH_POWER_EN 0x8000 // When 0 EPH is placed into low power mode.
702
703 // Default is powered-up, Internal Phy, Wait States, and pin nCNTRL=low
704 #define CONFIG_DEFAULT  (CONFIG_EPH_POWER_EN)
705
706
707 // Base Address Register
708 /* BANK 1 */
709 #define BASE_REG        SMC_REG(0x0002, 1)
710
711
712 // Individual Address Registers
713 /* BANK 1 */
714 #define ADDR0_REG       SMC_REG(0x0004, 1)
715 #define ADDR1_REG       SMC_REG(0x0006, 1)
716 #define ADDR2_REG       SMC_REG(0x0008, 1)
717
718
719 // General Purpose Register
720 /* BANK 1 */
721 #define GP_REG          SMC_REG(0x000A, 1)
722
723
724 // Control Register
725 /* BANK 1 */
726 #define CTL_REG         SMC_REG(0x000C, 1)
727 #define CTL_RCV_BAD     0x4000 // When 1 bad CRC packets are received
728 #define CTL_AUTO_RELEASE 0x0800 // When 1 tx pages are released automatically
729 #define CTL_LE_ENABLE   0x0080 // When 1 enables Link Error interrupt
730 #define CTL_CR_ENABLE   0x0040 // When 1 enables Counter Rollover interrupt
731 #define CTL_TE_ENABLE   0x0020 // When 1 enables Transmit Error interrupt
732 #define CTL_EEPROM_SELECT 0x0004 // Controls EEPROM reload & store
733 #define CTL_RELOAD      0x0002 // When set reads EEPROM into registers
734 #define CTL_STORE       0x0001 // When set stores registers into EEPROM
735
736
737 // MMU Command Register
738 /* BANK 2 */
739 #define MMU_CMD_REG     SMC_REG(0x0000, 2)
740 #define MC_BUSY         1       // When 1 the last release has not completed
741 #define MC_NOP          (0<<5)  // No Op
742 #define MC_ALLOC        (1<<5)  // OR with number of 256 byte packets
743 #define MC_RESET        (2<<5)  // Reset MMU to initial state
744 #define MC_REMOVE       (3<<5)  // Remove the current rx packet
745 #define MC_RELEASE      (4<<5)  // Remove and release the current rx packet
746 #define MC_FREEPKT      (5<<5)  // Release packet in PNR register
747 #define MC_ENQUEUE      (6<<5)  // Enqueue the packet for transmit
748 #define MC_RSTTXFIFO    (7<<5)  // Reset the TX FIFOs
749
750
751 // Packet Number Register
752 /* BANK 2 */
753 #define PN_REG          SMC_REG(0x0002, 2)
754
755
756 // Allocation Result Register
757 /* BANK 2 */
758 #define AR_REG          SMC_REG(0x0003, 2)
759 #define AR_FAILED       0x80    // Alocation Failed
760
761
762 // TX FIFO Ports Register
763 /* BANK 2 */
764 #define TXFIFO_REG      SMC_REG(0x0004, 2)
765 #define TXFIFO_TEMPTY   0x80    // TX FIFO Empty
766
767 // RX FIFO Ports Register
768 /* BANK 2 */
769 #define RXFIFO_REG      SMC_REG(0x0005, 2)
770 #define RXFIFO_REMPTY   0x80    // RX FIFO Empty
771
772 #define FIFO_REG        SMC_REG(0x0004, 2)
773
774 // Pointer Register
775 /* BANK 2 */
776 #define PTR_REG         SMC_REG(0x0006, 2)
777 #define PTR_RCV         0x8000 // 1=Receive area, 0=Transmit area
778 #define PTR_AUTOINC     0x4000 // Auto increment the pointer on each access
779 #define PTR_READ        0x2000 // When 1 the operation is a read
780
781
782 // Data Register
783 /* BANK 2 */
784 #define DATA_REG        SMC_REG(0x0008, 2)
785
786
787 // Interrupt Status/Acknowledge Register
788 /* BANK 2 */
789 #define INT_REG         SMC_REG(0x000C, 2)
790
791
792 // Interrupt Mask Register
793 /* BANK 2 */
794 #define IM_REG          SMC_REG(0x000D, 2)
795 #define IM_MDINT        0x80 // PHY MI Register 18 Interrupt
796 #define IM_ERCV_INT     0x40 // Early Receive Interrupt
797 #define IM_EPH_INT      0x20 // Set by Ethernet Protocol Handler section
798 #define IM_RX_OVRN_INT  0x10 // Set by Receiver Overruns
799 #define IM_ALLOC_INT    0x08 // Set when allocation request is completed
800 #define IM_TX_EMPTY_INT 0x04 // Set if the TX FIFO goes empty
801 #define IM_TX_INT       0x02 // Transmit Interrupt
802 #define IM_RCV_INT      0x01 // Receive Interrupt
803
804
805 // Multicast Table Registers
806 /* BANK 3 */
807 #define MCAST_REG1      SMC_REG(0x0000, 3)
808 #define MCAST_REG2      SMC_REG(0x0002, 3)
809 #define MCAST_REG3      SMC_REG(0x0004, 3)
810 #define MCAST_REG4      SMC_REG(0x0006, 3)
811
812
813 // Management Interface Register (MII)
814 /* BANK 3 */
815 #define MII_REG         SMC_REG(0x0008, 3)
816 #define MII_MSK_CRS100  0x4000 // Disables CRS100 detection during tx half dup
817 #define MII_MDOE        0x0008 // MII Output Enable
818 #define MII_MCLK        0x0004 // MII Clock, pin MDCLK
819 #define MII_MDI         0x0002 // MII Input, pin MDI
820 #define MII_MDO         0x0001 // MII Output, pin MDO
821
822
823 // Revision Register
824 /* BANK 3 */
825 /* ( hi: chip id   low: rev # ) */
826 #define REV_REG         SMC_REG(0x000A, 3)
827
828
829 // Early RCV Register
830 /* BANK 3 */
831 /* this is NOT on SMC9192 */
832 #define ERCV_REG        SMC_REG(0x000C, 3)
833 #define ERCV_RCV_DISCRD 0x0080 // When 1 discards a packet being received
834 #define ERCV_THRESHOLD  0x001F // ERCV Threshold Mask
835
836
837 // External Register
838 /* BANK 7 */
839 #define EXT_REG         SMC_REG(0x0000, 7)
840
841
842 #define CHIP_9192       3
843 #define CHIP_9194       4
844 #define CHIP_9195       5
845 #define CHIP_9196       6
846 #define CHIP_91100      7
847 #define CHIP_91100FD    8
848 #define CHIP_91111FD    9
849
850 static const char * chip_ids[ 16 ] =  {
851         NULL, NULL, NULL,
852         /* 3 */ "SMC91C90/91C92",
853         /* 4 */ "SMC91C94",
854         /* 5 */ "SMC91C95",
855         /* 6 */ "SMC91C96",
856         /* 7 */ "SMC91C100",
857         /* 8 */ "SMC91C100FD",
858         /* 9 */ "SMC91C11xFD",
859         NULL, NULL, NULL,
860         NULL, NULL, NULL};
861
862
863 /*
864  . Receive status bits
865 */
866 #define RS_ALGNERR      0x8000
867 #define RS_BRODCAST     0x4000
868 #define RS_BADCRC       0x2000
869 #define RS_ODDFRAME     0x1000
870 #define RS_TOOLONG      0x0800
871 #define RS_TOOSHORT     0x0400
872 #define RS_MULTICAST    0x0001
873 #define RS_ERRORS       (RS_ALGNERR | RS_BADCRC | RS_TOOLONG | RS_TOOSHORT)
874
875
876 /*
877  * PHY IDs
878  *  LAN83C183 == LAN91C111 Internal PHY
879  */
880 #define PHY_LAN83C183   0x0016f840
881 #define PHY_LAN83C180   0x02821c50
882
883 /*
884  * PHY Register Addresses (LAN91C111 Internal PHY)
885  *
886  * Generic PHY registers can be found in <linux/mii.h>
887  *
888  * These phy registers are specific to our on-board phy.
889  */
890
891 // PHY Configuration Register 1
892 #define PHY_CFG1_REG            0x10
893 #define PHY_CFG1_LNKDIS         0x8000  // 1=Rx Link Detect Function disabled
894 #define PHY_CFG1_XMTDIS         0x4000  // 1=TP Transmitter Disabled
895 #define PHY_CFG1_XMTPDN         0x2000  // 1=TP Transmitter Powered Down
896 #define PHY_CFG1_BYPSCR         0x0400  // 1=Bypass scrambler/descrambler
897 #define PHY_CFG1_UNSCDS         0x0200  // 1=Unscramble Idle Reception Disable
898 #define PHY_CFG1_EQLZR          0x0100  // 1=Rx Equalizer Disabled
899 #define PHY_CFG1_CABLE          0x0080  // 1=STP(150ohm), 0=UTP(100ohm)
900 #define PHY_CFG1_RLVL0          0x0040  // 1=Rx Squelch level reduced by 4.5db
901 #define PHY_CFG1_TLVL_SHIFT     2       // Transmit Output Level Adjust
902 #define PHY_CFG1_TLVL_MASK      0x003C
903 #define PHY_CFG1_TRF_MASK       0x0003  // Transmitter Rise/Fall time
904
905
906 // PHY Configuration Register 2
907 #define PHY_CFG2_REG            0x11
908 #define PHY_CFG2_APOLDIS        0x0020  // 1=Auto Polarity Correction disabled
909 #define PHY_CFG2_JABDIS         0x0010  // 1=Jabber disabled
910 #define PHY_CFG2_MREG           0x0008  // 1=Multiple register access (MII mgt)
911 #define PHY_CFG2_INTMDIO        0x0004  // 1=Interrupt signaled with MDIO pulseo
912
913 // PHY Status Output (and Interrupt status) Register
914 #define PHY_INT_REG             0x12    // Status Output (Interrupt Status)
915 #define PHY_INT_INT             0x8000  // 1=bits have changed since last read
916 #define PHY_INT_LNKFAIL         0x4000  // 1=Link Not detected
917 #define PHY_INT_LOSSSYNC        0x2000  // 1=Descrambler has lost sync
918 #define PHY_INT_CWRD            0x1000  // 1=Invalid 4B5B code detected on rx
919 #define PHY_INT_SSD             0x0800  // 1=No Start Of Stream detected on rx
920 #define PHY_INT_ESD             0x0400  // 1=No End Of Stream detected on rx
921 #define PHY_INT_RPOL            0x0200  // 1=Reverse Polarity detected
922 #define PHY_INT_JAB             0x0100  // 1=Jabber detected
923 #define PHY_INT_SPDDET          0x0080  // 1=100Base-TX mode, 0=10Base-T mode
924 #define PHY_INT_DPLXDET         0x0040  // 1=Device in Full Duplex
925
926 // PHY Interrupt/Status Mask Register
927 #define PHY_MASK_REG            0x13    // Interrupt Mask
928 // Uses the same bit definitions as PHY_INT_REG
929
930
931 /*
932  * SMC91C96 ethernet config and status registers.
933  * These are in the "attribute" space.
934  */
935 #define ECOR                    0x8000
936 #define ECOR_RESET              0x80
937 #define ECOR_LEVEL_IRQ          0x40
938 #define ECOR_WR_ATTRIB          0x04
939 #define ECOR_ENABLE             0x01
940
941 #define ECSR                    0x8002
942 #define ECSR_IOIS8              0x20
943 #define ECSR_PWRDWN             0x04
944 #define ECSR_INT                0x02
945
946 #define ATTRIB_SIZE             ((64*1024) << SMC_IO_SHIFT)
947
948
949 /*
950  * Macros to abstract register access according to the data bus
951  * capabilities.  Please use those and not the in/out primitives.
952  * Note: the following macros do *not* select the bank -- this must
953  * be done separately as needed in the main code.  The SMC_REG() macro
954  * only uses the bank argument for debugging purposes (when enabled).
955  *
956  * Note: despite inline functions being safer, everything leading to this
957  * should preferably be macros to let BUG() display the line number in
958  * the core source code since we're interested in the top call site
959  * not in any inline function location.
960  */
961
962 #if SMC_DEBUG > 0
963 #define SMC_REG(reg, bank)                                              \
964         ({                                                              \
965                 int __b = SMC_CURRENT_BANK();                           \
966                 if (unlikely((__b & ~0xf0) != (0x3300 | bank))) {       \
967                         printk( "%s: bank reg screwed (0x%04x)\n",      \
968                                 CARDNAME, __b );                        \
969                         BUG();                                          \
970                 }                                                       \
971                 reg<<SMC_IO_SHIFT;                                      \
972         })
973 #else
974 #define SMC_REG(reg, bank)      (reg<<SMC_IO_SHIFT)
975 #endif
976
977 /*
978  * Hack Alert: Some setups just can't write 8 or 16 bits reliably when not
979  * aligned to a 32 bit boundary.  I tell you that does exist!
980  * Fortunately the affected register accesses can be easily worked around
981  * since we can write zeroes to the preceeding 16 bits without adverse
982  * effects and use a 32-bit access.
983  *
984  * Enforce it on any 32-bit capable setup for now.
985  */
986 #define SMC_MUST_ALIGN_WRITE    SMC_CAN_USE_32BIT
987
988 #define SMC_GET_PN()                                                    \
989         ( SMC_CAN_USE_8BIT      ? (SMC_inb(ioaddr, PN_REG))             \
990                                 : (SMC_inw(ioaddr, PN_REG) & 0xFF) )
991
992 #define SMC_SET_PN(x)                                                   \
993         do {                                                            \
994                 if (SMC_MUST_ALIGN_WRITE)                               \
995                         SMC_outl((x)<<16, ioaddr, SMC_REG(0, 2));       \
996                 else if (SMC_CAN_USE_8BIT)                              \
997                         SMC_outb(x, ioaddr, PN_REG);                    \
998                 else                                                    \
999                         SMC_outw(x, ioaddr, PN_REG);                    \
1000         } while (0)
1001
1002 #define SMC_GET_AR()                                                    \
1003         ( SMC_CAN_USE_8BIT      ? (SMC_inb(ioaddr, AR_REG))             \
1004                                 : (SMC_inw(ioaddr, PN_REG) >> 8) )
1005
1006 #define SMC_GET_TXFIFO()                                                \
1007         ( SMC_CAN_USE_8BIT      ? (SMC_inb(ioaddr, TXFIFO_REG))         \
1008                                 : (SMC_inw(ioaddr, TXFIFO_REG) & 0xFF) )
1009
1010 #define SMC_GET_RXFIFO()                                                \
1011           ( SMC_CAN_USE_8BIT    ? (SMC_inb(ioaddr, RXFIFO_REG))         \
1012                                 : (SMC_inw(ioaddr, TXFIFO_REG) >> 8) )
1013
1014 #define SMC_GET_INT()                                                   \
1015         ( SMC_CAN_USE_8BIT      ? (SMC_inb(ioaddr, INT_REG))            \
1016                                 : (SMC_inw(ioaddr, INT_REG) & 0xFF) )
1017
1018 #define SMC_ACK_INT(x)                                                  \
1019         do {                                                            \
1020                 if (SMC_CAN_USE_8BIT)                                   \
1021                         SMC_outb(x, ioaddr, INT_REG);                   \
1022                 else {                                                  \
1023                         unsigned long __flags;                          \
1024                         int __mask;                                     \
1025                         local_irq_save(__flags);                        \
1026                         __mask = SMC_inw( ioaddr, INT_REG ) & ~0xff;    \
1027                         SMC_outw( __mask | (x), ioaddr, INT_REG );      \
1028                         local_irq_restore(__flags);                     \
1029                 }                                                       \
1030         } while (0)
1031
1032 #define SMC_GET_INT_MASK()                                              \
1033         ( SMC_CAN_USE_8BIT      ? (SMC_inb(ioaddr, IM_REG))             \
1034                                 : (SMC_inw( ioaddr, INT_REG ) >> 8) )
1035
1036 #define SMC_SET_INT_MASK(x)                                             \
1037         do {                                                            \
1038                 if (SMC_CAN_USE_8BIT)                                   \
1039                         SMC_outb(x, ioaddr, IM_REG);                    \
1040                 else                                                    \
1041                         SMC_outw((x) << 8, ioaddr, INT_REG);            \
1042         } while (0)
1043
1044 #define SMC_CURRENT_BANK()      SMC_inw(ioaddr, BANK_SELECT)
1045
1046 #define SMC_SELECT_BANK(x)                                              \
1047         do {                                                            \
1048                 if (SMC_MUST_ALIGN_WRITE)                               \
1049                         SMC_outl((x)<<16, ioaddr, 12<<SMC_IO_SHIFT);    \
1050                 else                                                    \
1051                         SMC_outw(x, ioaddr, BANK_SELECT);               \
1052         } while (0)
1053
1054 #define SMC_GET_BASE()          SMC_inw(ioaddr, BASE_REG)
1055
1056 #define SMC_SET_BASE(x)         SMC_outw(x, ioaddr, BASE_REG)
1057
1058 #define SMC_GET_CONFIG()        SMC_inw(ioaddr, CONFIG_REG)
1059
1060 #define SMC_SET_CONFIG(x)       SMC_outw(x, ioaddr, CONFIG_REG)
1061
1062 #define SMC_GET_COUNTER()       SMC_inw(ioaddr, COUNTER_REG)
1063
1064 #define SMC_GET_CTL()           SMC_inw(ioaddr, CTL_REG)
1065
1066 #define SMC_SET_CTL(x)          SMC_outw(x, ioaddr, CTL_REG)
1067
1068 #define SMC_GET_MII()           SMC_inw(ioaddr, MII_REG)
1069
1070 #define SMC_SET_MII(x)          SMC_outw(x, ioaddr, MII_REG)
1071
1072 #define SMC_GET_MIR()           SMC_inw(ioaddr, MIR_REG)
1073
1074 #define SMC_SET_MIR(x)          SMC_outw(x, ioaddr, MIR_REG)
1075
1076 #define SMC_GET_MMU_CMD()       SMC_inw(ioaddr, MMU_CMD_REG)
1077
1078 #define SMC_SET_MMU_CMD(x)      SMC_outw(x, ioaddr, MMU_CMD_REG)
1079
1080 #define SMC_GET_FIFO()          SMC_inw(ioaddr, FIFO_REG)
1081
1082 #define SMC_GET_PTR()           SMC_inw(ioaddr, PTR_REG)
1083
1084 #define SMC_SET_PTR(x)                                                  \
1085         do {                                                            \
1086                 if (SMC_MUST_ALIGN_WRITE)                               \
1087                         SMC_outl((x)<<16, ioaddr, SMC_REG(4, 2));       \
1088                 else                                                    \
1089                         SMC_outw(x, ioaddr, PTR_REG);                   \
1090         } while (0)
1091
1092 #define SMC_GET_EPH_STATUS()    SMC_inw(ioaddr, EPH_STATUS_REG)
1093
1094 #define SMC_GET_RCR()           SMC_inw(ioaddr, RCR_REG)
1095
1096 #define SMC_SET_RCR(x)          SMC_outw(x, ioaddr, RCR_REG)
1097
1098 #define SMC_GET_REV()           SMC_inw(ioaddr, REV_REG)
1099
1100 #define SMC_GET_RPC()           SMC_inw(ioaddr, RPC_REG)
1101
1102 #define SMC_SET_RPC(x)                                                  \
1103         do {                                                            \
1104                 if (SMC_MUST_ALIGN_WRITE)                               \
1105                         SMC_outl((x)<<16, ioaddr, SMC_REG(8, 0));       \
1106                 else                                                    \
1107                         SMC_outw(x, ioaddr, RPC_REG);                   \
1108         } while (0)
1109
1110 #define SMC_GET_TCR()           SMC_inw(ioaddr, TCR_REG)
1111
1112 #define SMC_SET_TCR(x)          SMC_outw(x, ioaddr, TCR_REG)
1113
1114 #ifndef SMC_GET_MAC_ADDR
1115 #define SMC_GET_MAC_ADDR(addr)                                          \
1116         do {                                                            \
1117                 unsigned int __v;                                       \
1118                 __v = SMC_inw( ioaddr, ADDR0_REG );                     \
1119                 addr[0] = __v; addr[1] = __v >> 8;                      \
1120                 __v = SMC_inw( ioaddr, ADDR1_REG );                     \
1121                 addr[2] = __v; addr[3] = __v >> 8;                      \
1122                 __v = SMC_inw( ioaddr, ADDR2_REG );                     \
1123                 addr[4] = __v; addr[5] = __v >> 8;                      \
1124         } while (0)
1125 #endif
1126
1127 #define SMC_SET_MAC_ADDR(addr)                                          \
1128         do {                                                            \
1129                 SMC_outw( addr[0]|(addr[1] << 8), ioaddr, ADDR0_REG );  \
1130                 SMC_outw( addr[2]|(addr[3] << 8), ioaddr, ADDR1_REG );  \
1131                 SMC_outw( addr[4]|(addr[5] << 8), ioaddr, ADDR2_REG );  \
1132         } while (0)
1133
1134 #define SMC_SET_MCAST(x)                                                \
1135         do {                                                            \
1136                 const unsigned char *mt = (x);                          \
1137                 SMC_outw( mt[0] | (mt[1] << 8), ioaddr, MCAST_REG1 );   \
1138                 SMC_outw( mt[2] | (mt[3] << 8), ioaddr, MCAST_REG2 );   \
1139                 SMC_outw( mt[4] | (mt[5] << 8), ioaddr, MCAST_REG3 );   \
1140                 SMC_outw( mt[6] | (mt[7] << 8), ioaddr, MCAST_REG4 );   \
1141         } while (0)
1142
1143 #define SMC_PUT_PKT_HDR(status, length)                                 \
1144         do {                                                            \
1145                 if (SMC_CAN_USE_32BIT)                                  \
1146                         SMC_outl((status) | (length)<<16, ioaddr, DATA_REG); \
1147                 else {                                                  \
1148                         SMC_outw(status, ioaddr, DATA_REG);             \
1149                         SMC_outw(length, ioaddr, DATA_REG);             \
1150                 }                                                       \
1151         } while (0)
1152
1153 #define SMC_GET_PKT_HDR(status, length)                                 \
1154         do {                                                            \
1155                 if (SMC_CAN_USE_32BIT) {                                \
1156                         unsigned int __val = SMC_inl(ioaddr, DATA_REG); \
1157                         (status) = __val & 0xffff;                      \
1158                         (length) = __val >> 16;                         \
1159                 } else {                                                \
1160                         (status) = SMC_inw(ioaddr, DATA_REG);           \
1161                         (length) = SMC_inw(ioaddr, DATA_REG);           \
1162                 }                                                       \
1163         } while (0)
1164
1165 #define SMC_PUSH_DATA(p, l)                                             \
1166         do {                                                            \
1167                 if (SMC_CAN_USE_32BIT) {                                \
1168                         void *__ptr = (p);                              \
1169                         int __len = (l);                                \
1170                         void *__ioaddr = ioaddr;                        \
1171                         if (__len >= 2 && (unsigned long)__ptr & 2) {   \
1172                                 __len -= 2;                             \
1173                                 SMC_outw(*(u16 *)__ptr, ioaddr, DATA_REG); \
1174                                 __ptr += 2;                             \
1175                         }                                               \
1176                         if (SMC_CAN_USE_DATACS && lp->datacs)           \
1177                                 __ioaddr = lp->datacs;                  \
1178                         SMC_outsl(__ioaddr, DATA_REG, __ptr, __len>>2); \
1179                         if (__len & 2) {                                \
1180                                 __ptr += (__len & ~3);                  \
1181                                 SMC_outw(*((u16 *)__ptr), ioaddr, DATA_REG); \
1182                         }                                               \
1183                 } else if (SMC_CAN_USE_16BIT)                           \
1184                         SMC_outsw(ioaddr, DATA_REG, p, (l) >> 1);       \
1185                 else if (SMC_CAN_USE_8BIT)                              \
1186                         SMC_outsb(ioaddr, DATA_REG, p, l);              \
1187         } while (0)
1188
1189 #define SMC_PULL_DATA(p, l)                                             \
1190         do {                                                            \
1191                 if (SMC_CAN_USE_32BIT) {                                \
1192                         void *__ptr = (p);                              \
1193                         int __len = (l);                                \
1194                         void *__ioaddr = ioaddr;                        \
1195                         if ((unsigned long)__ptr & 2) {                 \
1196                                 /*                                      \
1197                                  * We want 32bit alignment here.        \
1198                                  * Since some buses perform a full      \
1199                                  * 32bit fetch even for 16bit data      \
1200                                  * we can't use SMC_inw() here.         \
1201                                  * Back both source (on-chip) and       \
1202                                  * destination pointers of 2 bytes.     \
1203                                  * This is possible since the call to   \
1204                                  * SMC_GET_PKT_HDR() already advanced   \
1205                                  * the source pointer of 4 bytes, and   \
1206                                  * the skb_reserve(skb, 2) advanced     \
1207                                  * the destination pointer of 2 bytes.  \
1208                                  */                                     \
1209                                 __ptr -= 2;                             \
1210                                 __len += 2;                             \
1211                                 SMC_SET_PTR(2|PTR_READ|PTR_RCV|PTR_AUTOINC); \
1212                         }                                               \
1213                         if (SMC_CAN_USE_DATACS && lp->datacs)           \
1214                                 __ioaddr = lp->datacs;                  \
1215                         __len += 2;                                     \
1216                         SMC_insl(__ioaddr, DATA_REG, __ptr, __len>>2);  \
1217                 } else if (SMC_CAN_USE_16BIT)                           \
1218                         SMC_insw(ioaddr, DATA_REG, p, (l) >> 1);        \
1219                 else if (SMC_CAN_USE_8BIT)                              \
1220                         SMC_insb(ioaddr, DATA_REG, p, l);               \
1221         } while (0)
1222
1223 #endif  /* _SMC91X_H_ */