]> pilppa.org Git - linux-2.6-omap-h63xx.git/blob - include/asm-ppc/commproc.h
Merge git://git.kernel.org/pub/scm/linux/kernel/git/torvalds/linux-2.6
[linux-2.6-omap-h63xx.git] / include / asm-ppc / commproc.h
1 /*
2  * MPC8xx Communication Processor Module.
3  * Copyright (c) 1997 Dan Malek (dmalek@jlc.net)
4  *
5  * This file contains structures and information for the communication
6  * processor channels.  Some CPM control and status is available
7  * throught the MPC8xx internal memory map.  See immap.h for details.
8  * This file only contains what I need for the moment, not the total
9  * CPM capabilities.  I (or someone else) will add definitions as they
10  * are needed.  -- Dan
11  *
12  * On the MBX board, EPPC-Bug loads CPM microcode into the first 512
13  * bytes of the DP RAM and relocates the I2C parameter area to the
14  * IDMA1 space.  The remaining DP RAM is available for buffer descriptors
15  * or other use.
16  */
17 #ifndef __CPM_8XX__
18 #define __CPM_8XX__
19
20 #include <asm/8xx_immap.h>
21 #include <asm/ptrace.h>
22
23 /* CPM Command register.
24 */
25 #define CPM_CR_RST      ((ushort)0x8000)
26 #define CPM_CR_OPCODE   ((ushort)0x0f00)
27 #define CPM_CR_CHAN     ((ushort)0x00f0)
28 #define CPM_CR_FLG      ((ushort)0x0001)
29
30 /* Some commands (there are more...later)
31 */
32 #define CPM_CR_INIT_TRX         ((ushort)0x0000)
33 #define CPM_CR_INIT_RX          ((ushort)0x0001)
34 #define CPM_CR_INIT_TX          ((ushort)0x0002)
35 #define CPM_CR_HUNT_MODE        ((ushort)0x0003)
36 #define CPM_CR_STOP_TX          ((ushort)0x0004)
37 #define CPM_CR_RESTART_TX       ((ushort)0x0006)
38 #define CPM_CR_CLOSE_RX_BD      ((ushort)0x0007)
39 #define CPM_CR_SET_GADDR        ((ushort)0x0008)
40 #define CPM_CR_SET_TIMER        CPM_CR_SET_GADDR
41
42 /* Channel numbers.
43 */
44 #define CPM_CR_CH_SCC1          ((ushort)0x0000)
45 #define CPM_CR_CH_I2C           ((ushort)0x0001)        /* I2C and IDMA1 */
46 #define CPM_CR_CH_SCC2          ((ushort)0x0004)
47 #define CPM_CR_CH_SPI           ((ushort)0x0005)        /* SPI / IDMA2 / Timers */
48 #define CPM_CR_CH_TIMER         CPM_CR_CH_SPI
49 #define CPM_CR_CH_SCC3          ((ushort)0x0008)
50 #define CPM_CR_CH_SMC1          ((ushort)0x0009)        /* SMC1 / DSP1 */
51 #define CPM_CR_CH_SCC4          ((ushort)0x000c)
52 #define CPM_CR_CH_SMC2          ((ushort)0x000d)        /* SMC2 / DSP2 */
53
54 #define mk_cr_cmd(CH, CMD)      ((CMD << 8) | (CH << 4))
55
56 /* The dual ported RAM is multi-functional.  Some areas can be (and are
57  * being) used for microcode.  There is an area that can only be used
58  * as data ram for buffer descriptors, which is all we use right now.
59  * Currently the first 512 and last 256 bytes are used for microcode.
60  */
61 #define CPM_DATAONLY_BASE       ((uint)0x0800)
62 #define CPM_DATAONLY_SIZE       ((uint)0x0700)
63 #define CPM_DP_NOSPACE          ((uint)0x7fffffff)
64
65 static inline long IS_DPERR(const uint offset)
66 {
67         return (uint)offset > (uint)-1000L;
68 }
69
70 /* Export the base address of the communication processor registers
71  * and dual port ram.
72  */
73 extern  cpm8xx_t        *cpmp;          /* Pointer to comm processor */
74 extern uint cpm_dpalloc(uint size, uint align);
75 extern int cpm_dpfree(uint offset);
76 extern uint cpm_dpalloc_fixed(uint offset, uint size, uint align);
77 extern void cpm_dpdump(void);
78 extern void *cpm_dpram_addr(uint offset);
79 extern void cpm_setbrg(uint brg, uint rate);
80
81 extern uint m8xx_cpm_hostalloc(uint size);
82 extern int  m8xx_cpm_hostfree(uint start);
83 extern void m8xx_cpm_hostdump(void);
84
85 extern void cpm_load_patch(volatile immap_t *immr);
86
87 /* Buffer descriptors used by many of the CPM protocols.
88 */
89 typedef struct cpm_buf_desc {
90         ushort  cbd_sc;         /* Status and Control */
91         ushort  cbd_datlen;     /* Data length in buffer */
92         uint    cbd_bufaddr;    /* Buffer address in host memory */
93 } cbd_t;
94
95 #define BD_SC_EMPTY     ((ushort)0x8000)        /* Receive is empty */
96 #define BD_SC_READY     ((ushort)0x8000)        /* Transmit is ready */
97 #define BD_SC_WRAP      ((ushort)0x2000)        /* Last buffer descriptor */
98 #define BD_SC_INTRPT    ((ushort)0x1000)        /* Interrupt on change */
99 #define BD_SC_LAST      ((ushort)0x0800)        /* Last buffer in frame */
100 #define BD_SC_TC        ((ushort)0x0400)        /* Transmit CRC */
101 #define BD_SC_CM        ((ushort)0x0200)        /* Continous mode */
102 #define BD_SC_ID        ((ushort)0x0100)        /* Rec'd too many idles */
103 #define BD_SC_P         ((ushort)0x0100)        /* xmt preamble */
104 #define BD_SC_BR        ((ushort)0x0020)        /* Break received */
105 #define BD_SC_FR        ((ushort)0x0010)        /* Framing error */
106 #define BD_SC_PR        ((ushort)0x0008)        /* Parity error */
107 #define BD_SC_NAK       ((ushort)0x0004)        /* NAK - did not respond */
108 #define BD_SC_OV        ((ushort)0x0002)        /* Overrun */
109 #define BD_SC_UN        ((ushort)0x0002)        /* Underrun */
110 #define BD_SC_CD        ((ushort)0x0001)        /* ?? */
111 #define BD_SC_CL        ((ushort)0x0001)        /* Collision */
112
113 /* Parameter RAM offsets.
114 */
115 #define PROFF_SCC1      ((uint)0x0000)
116 #define PROFF_IIC       ((uint)0x0080)
117 #define PROFF_SCC2      ((uint)0x0100)
118 #define PROFF_SPI       ((uint)0x0180)
119 #define PROFF_SCC3      ((uint)0x0200)
120 #define PROFF_SMC1      ((uint)0x0280)
121 #define PROFF_SCC4      ((uint)0x0300)
122 #define PROFF_SMC2      ((uint)0x0380)
123
124 /* Define enough so I can at least use the serial port as a UART.
125  * The MBX uses SMC1 as the host serial port.
126  */
127 typedef struct smc_uart {
128         ushort  smc_rbase;      /* Rx Buffer descriptor base address */
129         ushort  smc_tbase;      /* Tx Buffer descriptor base address */
130         u_char  smc_rfcr;       /* Rx function code */
131         u_char  smc_tfcr;       /* Tx function code */
132         ushort  smc_mrblr;      /* Max receive buffer length */
133         uint    smc_rstate;     /* Internal */
134         uint    smc_idp;        /* Internal */
135         ushort  smc_rbptr;      /* Internal */
136         ushort  smc_ibc;        /* Internal */
137         uint    smc_rxtmp;      /* Internal */
138         uint    smc_tstate;     /* Internal */
139         uint    smc_tdp;        /* Internal */
140         ushort  smc_tbptr;      /* Internal */
141         ushort  smc_tbc;        /* Internal */
142         uint    smc_txtmp;      /* Internal */
143         ushort  smc_maxidl;     /* Maximum idle characters */
144         ushort  smc_tmpidl;     /* Temporary idle counter */
145         ushort  smc_brklen;     /* Last received break length */
146         ushort  smc_brkec;      /* rcv'd break condition counter */
147         ushort  smc_brkcr;      /* xmt break count register */
148         ushort  smc_rmask;      /* Temporary bit mask */
149         char    res1[8];        /* Reserved */
150         ushort  smc_rpbase;     /* Relocation pointer */
151 } smc_uart_t;
152
153 /* Function code bits.
154 */
155 #define SMC_EB  ((u_char)0x10)  /* Set big endian byte order */
156
157 /* SMC uart mode register.
158 */
159 #define SMCMR_REN       ((ushort)0x0001)
160 #define SMCMR_TEN       ((ushort)0x0002)
161 #define SMCMR_DM        ((ushort)0x000c)
162 #define SMCMR_SM_GCI    ((ushort)0x0000)
163 #define SMCMR_SM_UART   ((ushort)0x0020)
164 #define SMCMR_SM_TRANS  ((ushort)0x0030)
165 #define SMCMR_SM_MASK   ((ushort)0x0030)
166 #define SMCMR_PM_EVEN   ((ushort)0x0100)        /* Even parity, else odd */
167 #define SMCMR_REVD      SMCMR_PM_EVEN
168 #define SMCMR_PEN       ((ushort)0x0200)        /* Parity enable */
169 #define SMCMR_BS        SMCMR_PEN
170 #define SMCMR_SL        ((ushort)0x0400)        /* Two stops, else one */
171 #define SMCR_CLEN_MASK  ((ushort)0x7800)        /* Character length */
172 #define smcr_mk_clen(C) (((C) << 11) & SMCR_CLEN_MASK)
173
174 /* SMC2 as Centronics parallel printer.  It is half duplex, in that
175  * it can only receive or transmit.  The parameter ram values for
176  * each direction are either unique or properly overlap, so we can
177  * include them in one structure.
178  */
179 typedef struct smc_centronics {
180         ushort  scent_rbase;
181         ushort  scent_tbase;
182         u_char  scent_cfcr;
183         u_char  scent_smask;
184         ushort  scent_mrblr;
185         uint    scent_rstate;
186         uint    scent_r_ptr;
187         ushort  scent_rbptr;
188         ushort  scent_r_cnt;
189         uint    scent_rtemp;
190         uint    scent_tstate;
191         uint    scent_t_ptr;
192         ushort  scent_tbptr;
193         ushort  scent_t_cnt;
194         uint    scent_ttemp;
195         ushort  scent_max_sl;
196         ushort  scent_sl_cnt;
197         ushort  scent_character1;
198         ushort  scent_character2;
199         ushort  scent_character3;
200         ushort  scent_character4;
201         ushort  scent_character5;
202         ushort  scent_character6;
203         ushort  scent_character7;
204         ushort  scent_character8;
205         ushort  scent_rccm;
206         ushort  scent_rccr;
207 } smc_cent_t;
208
209 /* Centronics Status Mask Register.
210 */
211 #define SMC_CENT_F      ((u_char)0x08)
212 #define SMC_CENT_PE     ((u_char)0x04)
213 #define SMC_CENT_S      ((u_char)0x02)
214
215 /* SMC Event and Mask register.
216 */
217 #define SMCM_BRKE       ((unsigned char)0x40)   /* When in UART Mode */
218 #define SMCM_BRK        ((unsigned char)0x10)   /* When in UART Mode */
219 #define SMCM_TXE        ((unsigned char)0x10)   /* When in Transparent Mode */
220 #define SMCM_BSY        ((unsigned char)0x04)
221 #define SMCM_TX         ((unsigned char)0x02)
222 #define SMCM_RX         ((unsigned char)0x01)
223
224 /* Baud rate generators.
225 */
226 #define CPM_BRG_RST             ((uint)0x00020000)
227 #define CPM_BRG_EN              ((uint)0x00010000)
228 #define CPM_BRG_EXTC_INT        ((uint)0x00000000)
229 #define CPM_BRG_EXTC_CLK2       ((uint)0x00004000)
230 #define CPM_BRG_EXTC_CLK6       ((uint)0x00008000)
231 #define CPM_BRG_ATB             ((uint)0x00002000)
232 #define CPM_BRG_CD_MASK         ((uint)0x00001ffe)
233 #define CPM_BRG_DIV16           ((uint)0x00000001)
234
235 /* SI Clock Route Register
236 */
237 #define SICR_RCLK_SCC1_BRG1     ((uint)0x00000000)
238 #define SICR_TCLK_SCC1_BRG1     ((uint)0x00000000)
239 #define SICR_RCLK_SCC2_BRG2     ((uint)0x00000800)
240 #define SICR_TCLK_SCC2_BRG2     ((uint)0x00000100)
241 #define SICR_RCLK_SCC3_BRG3     ((uint)0x00100000)
242 #define SICR_TCLK_SCC3_BRG3     ((uint)0x00020000)
243 #define SICR_RCLK_SCC4_BRG4     ((uint)0x18000000)
244 #define SICR_TCLK_SCC4_BRG4     ((uint)0x03000000)
245
246 /* SCCs.
247 */
248 #define SCC_GSMRH_IRP           ((uint)0x00040000)
249 #define SCC_GSMRH_GDE           ((uint)0x00010000)
250 #define SCC_GSMRH_TCRC_CCITT    ((uint)0x00008000)
251 #define SCC_GSMRH_TCRC_BISYNC   ((uint)0x00004000)
252 #define SCC_GSMRH_TCRC_HDLC     ((uint)0x00000000)
253 #define SCC_GSMRH_REVD          ((uint)0x00002000)
254 #define SCC_GSMRH_TRX           ((uint)0x00001000)
255 #define SCC_GSMRH_TTX           ((uint)0x00000800)
256 #define SCC_GSMRH_CDP           ((uint)0x00000400)
257 #define SCC_GSMRH_CTSP          ((uint)0x00000200)
258 #define SCC_GSMRH_CDS           ((uint)0x00000100)
259 #define SCC_GSMRH_CTSS          ((uint)0x00000080)
260 #define SCC_GSMRH_TFL           ((uint)0x00000040)
261 #define SCC_GSMRH_RFW           ((uint)0x00000020)
262 #define SCC_GSMRH_TXSY          ((uint)0x00000010)
263 #define SCC_GSMRH_SYNL16        ((uint)0x0000000c)
264 #define SCC_GSMRH_SYNL8         ((uint)0x00000008)
265 #define SCC_GSMRH_SYNL4         ((uint)0x00000004)
266 #define SCC_GSMRH_RTSM          ((uint)0x00000002)
267 #define SCC_GSMRH_RSYN          ((uint)0x00000001)
268
269 #define SCC_GSMRL_SIR           ((uint)0x80000000)      /* SCC2 only */
270 #define SCC_GSMRL_EDGE_NONE     ((uint)0x60000000)
271 #define SCC_GSMRL_EDGE_NEG      ((uint)0x40000000)
272 #define SCC_GSMRL_EDGE_POS      ((uint)0x20000000)
273 #define SCC_GSMRL_EDGE_BOTH     ((uint)0x00000000)
274 #define SCC_GSMRL_TCI           ((uint)0x10000000)
275 #define SCC_GSMRL_TSNC_3        ((uint)0x0c000000)
276 #define SCC_GSMRL_TSNC_4        ((uint)0x08000000)
277 #define SCC_GSMRL_TSNC_14       ((uint)0x04000000)
278 #define SCC_GSMRL_TSNC_INF      ((uint)0x00000000)
279 #define SCC_GSMRL_RINV          ((uint)0x02000000)
280 #define SCC_GSMRL_TINV          ((uint)0x01000000)
281 #define SCC_GSMRL_TPL_128       ((uint)0x00c00000)
282 #define SCC_GSMRL_TPL_64        ((uint)0x00a00000)
283 #define SCC_GSMRL_TPL_48        ((uint)0x00800000)
284 #define SCC_GSMRL_TPL_32        ((uint)0x00600000)
285 #define SCC_GSMRL_TPL_16        ((uint)0x00400000)
286 #define SCC_GSMRL_TPL_8         ((uint)0x00200000)
287 #define SCC_GSMRL_TPL_NONE      ((uint)0x00000000)
288 #define SCC_GSMRL_TPP_ALL1      ((uint)0x00180000)
289 #define SCC_GSMRL_TPP_01        ((uint)0x00100000)
290 #define SCC_GSMRL_TPP_10        ((uint)0x00080000)
291 #define SCC_GSMRL_TPP_ZEROS     ((uint)0x00000000)
292 #define SCC_GSMRL_TEND          ((uint)0x00040000)
293 #define SCC_GSMRL_TDCR_32       ((uint)0x00030000)
294 #define SCC_GSMRL_TDCR_16       ((uint)0x00020000)
295 #define SCC_GSMRL_TDCR_8        ((uint)0x00010000)
296 #define SCC_GSMRL_TDCR_1        ((uint)0x00000000)
297 #define SCC_GSMRL_RDCR_32       ((uint)0x0000c000)
298 #define SCC_GSMRL_RDCR_16       ((uint)0x00008000)
299 #define SCC_GSMRL_RDCR_8        ((uint)0x00004000)
300 #define SCC_GSMRL_RDCR_1        ((uint)0x00000000)
301 #define SCC_GSMRL_RENC_DFMAN    ((uint)0x00003000)
302 #define SCC_GSMRL_RENC_MANCH    ((uint)0x00002000)
303 #define SCC_GSMRL_RENC_FM0      ((uint)0x00001000)
304 #define SCC_GSMRL_RENC_NRZI     ((uint)0x00000800)
305 #define SCC_GSMRL_RENC_NRZ      ((uint)0x00000000)
306 #define SCC_GSMRL_TENC_DFMAN    ((uint)0x00000600)
307 #define SCC_GSMRL_TENC_MANCH    ((uint)0x00000400)
308 #define SCC_GSMRL_TENC_FM0      ((uint)0x00000200)
309 #define SCC_GSMRL_TENC_NRZI     ((uint)0x00000100)
310 #define SCC_GSMRL_TENC_NRZ      ((uint)0x00000000)
311 #define SCC_GSMRL_DIAG_LE       ((uint)0x000000c0)      /* Loop and echo */
312 #define SCC_GSMRL_DIAG_ECHO     ((uint)0x00000080)
313 #define SCC_GSMRL_DIAG_LOOP     ((uint)0x00000040)
314 #define SCC_GSMRL_DIAG_NORM     ((uint)0x00000000)
315 #define SCC_GSMRL_ENR           ((uint)0x00000020)
316 #define SCC_GSMRL_ENT           ((uint)0x00000010)
317 #define SCC_GSMRL_MODE_ENET     ((uint)0x0000000c)
318 #define SCC_GSMRL_MODE_QMC      ((uint)0x0000000a)
319 #define SCC_GSMRL_MODE_DDCMP    ((uint)0x00000009)
320 #define SCC_GSMRL_MODE_BISYNC   ((uint)0x00000008)
321 #define SCC_GSMRL_MODE_V14      ((uint)0x00000007)
322 #define SCC_GSMRL_MODE_AHDLC    ((uint)0x00000006)
323 #define SCC_GSMRL_MODE_PROFIBUS ((uint)0x00000005)
324 #define SCC_GSMRL_MODE_UART     ((uint)0x00000004)
325 #define SCC_GSMRL_MODE_SS7      ((uint)0x00000003)
326 #define SCC_GSMRL_MODE_ATALK    ((uint)0x00000002)
327 #define SCC_GSMRL_MODE_HDLC     ((uint)0x00000000)
328
329 #define SCC_TODR_TOD            ((ushort)0x8000)
330
331 /* SCC Event and Mask register.
332 */
333 #define SCCM_TXE        ((unsigned char)0x10)
334 #define SCCM_BSY        ((unsigned char)0x04)
335 #define SCCM_TX         ((unsigned char)0x02)
336 #define SCCM_RX         ((unsigned char)0x01)
337
338 typedef struct scc_param {
339         ushort  scc_rbase;      /* Rx Buffer descriptor base address */
340         ushort  scc_tbase;      /* Tx Buffer descriptor base address */
341         u_char  scc_rfcr;       /* Rx function code */
342         u_char  scc_tfcr;       /* Tx function code */
343         ushort  scc_mrblr;      /* Max receive buffer length */
344         uint    scc_rstate;     /* Internal */
345         uint    scc_idp;        /* Internal */
346         ushort  scc_rbptr;      /* Internal */
347         ushort  scc_ibc;        /* Internal */
348         uint    scc_rxtmp;      /* Internal */
349         uint    scc_tstate;     /* Internal */
350         uint    scc_tdp;        /* Internal */
351         ushort  scc_tbptr;      /* Internal */
352         ushort  scc_tbc;        /* Internal */
353         uint    scc_txtmp;      /* Internal */
354         uint    scc_rcrc;       /* Internal */
355         uint    scc_tcrc;       /* Internal */
356 } sccp_t;
357
358 /* Function code bits.
359 */
360 #define SCC_EB  ((u_char)0x10)  /* Set big endian byte order */
361
362 /* CPM Ethernet through SCCx.
363  */
364 typedef struct scc_enet {
365         sccp_t  sen_genscc;
366         uint    sen_cpres;      /* Preset CRC */
367         uint    sen_cmask;      /* Constant mask for CRC */
368         uint    sen_crcec;      /* CRC Error counter */
369         uint    sen_alec;       /* alignment error counter */
370         uint    sen_disfc;      /* discard frame counter */
371         ushort  sen_pads;       /* Tx short frame pad character */
372         ushort  sen_retlim;     /* Retry limit threshold */
373         ushort  sen_retcnt;     /* Retry limit counter */
374         ushort  sen_maxflr;     /* maximum frame length register */
375         ushort  sen_minflr;     /* minimum frame length register */
376         ushort  sen_maxd1;      /* maximum DMA1 length */
377         ushort  sen_maxd2;      /* maximum DMA2 length */
378         ushort  sen_maxd;       /* Rx max DMA */
379         ushort  sen_dmacnt;     /* Rx DMA counter */
380         ushort  sen_maxb;       /* Max BD byte count */
381         ushort  sen_gaddr1;     /* Group address filter */
382         ushort  sen_gaddr2;
383         ushort  sen_gaddr3;
384         ushort  sen_gaddr4;
385         uint    sen_tbuf0data0; /* Save area 0 - current frame */
386         uint    sen_tbuf0data1; /* Save area 1 - current frame */
387         uint    sen_tbuf0rba;   /* Internal */
388         uint    sen_tbuf0crc;   /* Internal */
389         ushort  sen_tbuf0bcnt;  /* Internal */
390         ushort  sen_paddrh;     /* physical address (MSB) */
391         ushort  sen_paddrm;
392         ushort  sen_paddrl;     /* physical address (LSB) */
393         ushort  sen_pper;       /* persistence */
394         ushort  sen_rfbdptr;    /* Rx first BD pointer */
395         ushort  sen_tfbdptr;    /* Tx first BD pointer */
396         ushort  sen_tlbdptr;    /* Tx last BD pointer */
397         uint    sen_tbuf1data0; /* Save area 0 - current frame */
398         uint    sen_tbuf1data1; /* Save area 1 - current frame */
399         uint    sen_tbuf1rba;   /* Internal */
400         uint    sen_tbuf1crc;   /* Internal */
401         ushort  sen_tbuf1bcnt;  /* Internal */
402         ushort  sen_txlen;      /* Tx Frame length counter */
403         ushort  sen_iaddr1;     /* Individual address filter */
404         ushort  sen_iaddr2;
405         ushort  sen_iaddr3;
406         ushort  sen_iaddr4;
407         ushort  sen_boffcnt;    /* Backoff counter */
408
409         /* NOTE: Some versions of the manual have the following items
410          * incorrectly documented.  Below is the proper order.
411          */
412         ushort  sen_taddrh;     /* temp address (MSB) */
413         ushort  sen_taddrm;
414         ushort  sen_taddrl;     /* temp address (LSB) */
415 } scc_enet_t;
416
417 /* SCC Event register as used by Ethernet.
418 */
419 #define SCCE_ENET_GRA   ((ushort)0x0080)        /* Graceful stop complete */
420 #define SCCE_ENET_TXE   ((ushort)0x0010)        /* Transmit Error */
421 #define SCCE_ENET_RXF   ((ushort)0x0008)        /* Full frame received */
422 #define SCCE_ENET_BSY   ((ushort)0x0004)        /* All incoming buffers full */
423 #define SCCE_ENET_TXB   ((ushort)0x0002)        /* A buffer was transmitted */
424 #define SCCE_ENET_RXB   ((ushort)0x0001)        /* A buffer was received */
425
426 /* SCC Mode Register (PMSR) as used by Ethernet.
427 */
428 #define SCC_PSMR_HBC    ((ushort)0x8000)        /* Enable heartbeat */
429 #define SCC_PSMR_FC     ((ushort)0x4000)        /* Force collision */
430 #define SCC_PSMR_RSH    ((ushort)0x2000)        /* Receive short frames */
431 #define SCC_PSMR_IAM    ((ushort)0x1000)        /* Check individual hash */
432 #define SCC_PSMR_ENCRC  ((ushort)0x0800)        /* Ethernet CRC mode */
433 #define SCC_PSMR_PRO    ((ushort)0x0200)        /* Promiscuous mode */
434 #define SCC_PSMR_BRO    ((ushort)0x0100)        /* Catch broadcast pkts */
435 #define SCC_PSMR_SBT    ((ushort)0x0080)        /* Special backoff timer */
436 #define SCC_PSMR_LPB    ((ushort)0x0040)        /* Set Loopback mode */
437 #define SCC_PSMR_SIP    ((ushort)0x0020)        /* Sample Input Pins */
438 #define SCC_PSMR_LCW    ((ushort)0x0010)        /* Late collision window */
439 #define SCC_PSMR_NIB22  ((ushort)0x000a)        /* Start frame search */
440 #define SCC_PSMR_FDE    ((ushort)0x0001)        /* Full duplex enable */
441
442 /* Buffer descriptor control/status used by Ethernet receive.
443 */
444 #define BD_ENET_RX_EMPTY        ((ushort)0x8000)
445 #define BD_ENET_RX_WRAP         ((ushort)0x2000)
446 #define BD_ENET_RX_INTR         ((ushort)0x1000)
447 #define BD_ENET_RX_LAST         ((ushort)0x0800)
448 #define BD_ENET_RX_FIRST        ((ushort)0x0400)
449 #define BD_ENET_RX_MISS         ((ushort)0x0100)
450 #define BD_ENET_RX_LG           ((ushort)0x0020)
451 #define BD_ENET_RX_NO           ((ushort)0x0010)
452 #define BD_ENET_RX_SH           ((ushort)0x0008)
453 #define BD_ENET_RX_CR           ((ushort)0x0004)
454 #define BD_ENET_RX_OV           ((ushort)0x0002)
455 #define BD_ENET_RX_CL           ((ushort)0x0001)
456 #define BD_ENET_RX_BC           ((ushort)0x0080)        /* DA is Broadcast */
457 #define BD_ENET_RX_MC           ((ushort)0x0040)        /* DA is Multicast */
458 #define BD_ENET_RX_STATS        ((ushort)0x013f)        /* All status bits */
459
460 /* Buffer descriptor control/status used by Ethernet transmit.
461 */
462 #define BD_ENET_TX_READY        ((ushort)0x8000)
463 #define BD_ENET_TX_PAD          ((ushort)0x4000)
464 #define BD_ENET_TX_WRAP         ((ushort)0x2000)
465 #define BD_ENET_TX_INTR         ((ushort)0x1000)
466 #define BD_ENET_TX_LAST         ((ushort)0x0800)
467 #define BD_ENET_TX_TC           ((ushort)0x0400)
468 #define BD_ENET_TX_DEF          ((ushort)0x0200)
469 #define BD_ENET_TX_HB           ((ushort)0x0100)
470 #define BD_ENET_TX_LC           ((ushort)0x0080)
471 #define BD_ENET_TX_RL           ((ushort)0x0040)
472 #define BD_ENET_TX_RCMASK       ((ushort)0x003c)
473 #define BD_ENET_TX_UN           ((ushort)0x0002)
474 #define BD_ENET_TX_CSL          ((ushort)0x0001)
475 #define BD_ENET_TX_STATS        ((ushort)0x03ff)        /* All status bits */
476
477 /* SCC as UART
478 */
479 typedef struct scc_uart {
480         sccp_t  scc_genscc;
481         char    res1[8];        /* Reserved */
482         ushort  scc_maxidl;     /* Maximum idle chars */
483         ushort  scc_idlc;       /* temp idle counter */
484         ushort  scc_brkcr;      /* Break count register */
485         ushort  scc_parec;      /* receive parity error counter */
486         ushort  scc_frmec;      /* receive framing error counter */
487         ushort  scc_nosec;      /* receive noise counter */
488         ushort  scc_brkec;      /* receive break condition counter */
489         ushort  scc_brkln;      /* last received break length */
490         ushort  scc_uaddr1;     /* UART address character 1 */
491         ushort  scc_uaddr2;     /* UART address character 2 */
492         ushort  scc_rtemp;      /* Temp storage */
493         ushort  scc_toseq;      /* Transmit out of sequence char */
494         ushort  scc_char1;      /* control character 1 */
495         ushort  scc_char2;      /* control character 2 */
496         ushort  scc_char3;      /* control character 3 */
497         ushort  scc_char4;      /* control character 4 */
498         ushort  scc_char5;      /* control character 5 */
499         ushort  scc_char6;      /* control character 6 */
500         ushort  scc_char7;      /* control character 7 */
501         ushort  scc_char8;      /* control character 8 */
502         ushort  scc_rccm;       /* receive control character mask */
503         ushort  scc_rccr;       /* receive control character register */
504         ushort  scc_rlbc;       /* receive last break character */
505 } scc_uart_t;
506
507 /* SCC Event and Mask registers when it is used as a UART.
508 */
509 #define UART_SCCM_GLR           ((ushort)0x1000)
510 #define UART_SCCM_GLT           ((ushort)0x0800)
511 #define UART_SCCM_AB            ((ushort)0x0200)
512 #define UART_SCCM_IDL           ((ushort)0x0100)
513 #define UART_SCCM_GRA           ((ushort)0x0080)
514 #define UART_SCCM_BRKE          ((ushort)0x0040)
515 #define UART_SCCM_BRKS          ((ushort)0x0020)
516 #define UART_SCCM_CCR           ((ushort)0x0008)
517 #define UART_SCCM_BSY           ((ushort)0x0004)
518 #define UART_SCCM_TX            ((ushort)0x0002)
519 #define UART_SCCM_RX            ((ushort)0x0001)
520
521 /* The SCC PMSR when used as a UART.
522 */
523 #define SCU_PSMR_FLC            ((ushort)0x8000)
524 #define SCU_PSMR_SL             ((ushort)0x4000)
525 #define SCU_PSMR_CL             ((ushort)0x3000)
526 #define SCU_PSMR_UM             ((ushort)0x0c00)
527 #define SCU_PSMR_FRZ            ((ushort)0x0200)
528 #define SCU_PSMR_RZS            ((ushort)0x0100)
529 #define SCU_PSMR_SYN            ((ushort)0x0080)
530 #define SCU_PSMR_DRT            ((ushort)0x0040)
531 #define SCU_PSMR_PEN            ((ushort)0x0010)
532 #define SCU_PSMR_RPM            ((ushort)0x000c)
533 #define SCU_PSMR_REVP           ((ushort)0x0008)
534 #define SCU_PSMR_TPM            ((ushort)0x0003)
535 #define SCU_PSMR_TEVP           ((ushort)0x0002)
536
537 /* CPM Transparent mode SCC.
538  */
539 typedef struct scc_trans {
540         sccp_t  st_genscc;
541         uint    st_cpres;       /* Preset CRC */
542         uint    st_cmask;       /* Constant mask for CRC */
543 } scc_trans_t;
544
545 #define BD_SCC_TX_LAST          ((ushort)0x0800)
546
547 /* IIC parameter RAM.
548 */
549 typedef struct iic {
550         ushort  iic_rbase;      /* Rx Buffer descriptor base address */
551         ushort  iic_tbase;      /* Tx Buffer descriptor base address */
552         u_char  iic_rfcr;       /* Rx function code */
553         u_char  iic_tfcr;       /* Tx function code */
554         ushort  iic_mrblr;      /* Max receive buffer length */
555         uint    iic_rstate;     /* Internal */
556         uint    iic_rdp;        /* Internal */
557         ushort  iic_rbptr;      /* Internal */
558         ushort  iic_rbc;        /* Internal */
559         uint    iic_rxtmp;      /* Internal */
560         uint    iic_tstate;     /* Internal */
561         uint    iic_tdp;        /* Internal */
562         ushort  iic_tbptr;      /* Internal */
563         ushort  iic_tbc;        /* Internal */
564         uint    iic_txtmp;      /* Internal */
565         char    res1[4];        /* Reserved */
566         ushort  iic_rpbase;     /* Relocation pointer */
567         char    res2[2];        /* Reserved */
568 } iic_t;
569
570 #define BD_IIC_START            ((ushort)0x0400)
571
572 /* SPI parameter RAM.
573 */
574 typedef struct spi {
575         ushort  spi_rbase;      /* Rx Buffer descriptor base address */
576         ushort  spi_tbase;      /* Tx Buffer descriptor base address */
577         u_char  spi_rfcr;       /* Rx function code */
578         u_char  spi_tfcr;       /* Tx function code */
579         ushort  spi_mrblr;      /* Max receive buffer length */
580         uint    spi_rstate;     /* Internal */
581         uint    spi_rdp;        /* Internal */
582         ushort  spi_rbptr;      /* Internal */
583         ushort  spi_rbc;        /* Internal */
584         uint    spi_rxtmp;      /* Internal */
585         uint    spi_tstate;     /* Internal */
586         uint    spi_tdp;        /* Internal */
587         ushort  spi_tbptr;      /* Internal */
588         ushort  spi_tbc;        /* Internal */
589         uint    spi_txtmp;      /* Internal */
590         uint    spi_res;
591         ushort  spi_rpbase;     /* Relocation pointer */
592         ushort  spi_res2;
593 } spi_t;
594
595 /* SPI Mode register.
596 */
597 #define SPMODE_LOOP     ((ushort)0x4000)        /* Loopback */
598 #define SPMODE_CI       ((ushort)0x2000)        /* Clock Invert */
599 #define SPMODE_CP       ((ushort)0x1000)        /* Clock Phase */
600 #define SPMODE_DIV16    ((ushort)0x0800)        /* BRG/16 mode */
601 #define SPMODE_REV      ((ushort)0x0400)        /* Reversed Data */
602 #define SPMODE_MSTR     ((ushort)0x0200)        /* SPI Master */
603 #define SPMODE_EN       ((ushort)0x0100)        /* Enable */
604 #define SPMODE_LENMSK   ((ushort)0x00f0)        /* character length */
605 #define SPMODE_LEN4     ((ushort)0x0030)        /*  4 bits per char */
606 #define SPMODE_LEN8     ((ushort)0x0070)        /*  8 bits per char */
607 #define SPMODE_LEN16    ((ushort)0x00f0)        /* 16 bits per char */
608 #define SPMODE_PMMSK    ((ushort)0x000f)        /* prescale modulus */
609
610 /* SPIE fields */
611 #define SPIE_MME        0x20
612 #define SPIE_TXE        0x10
613 #define SPIE_BSY        0x04
614 #define SPIE_TXB        0x02
615 #define SPIE_RXB        0x01
616
617 /*
618  * RISC Controller Configuration Register definitons
619  */
620 #define RCCR_TIME       0x8000                  /* RISC Timer Enable */
621 #define RCCR_TIMEP(t)   (((t) & 0x3F)<<8)       /* RISC Timer Period */
622 #define RCCR_TIME_MASK  0x00FF                  /* not RISC Timer related bits */
623
624 /* RISC Timer Parameter RAM offset */
625 #define PROFF_RTMR      ((uint)0x01B0)
626
627 typedef struct risc_timer_pram {
628         unsigned short  tm_base;        /* RISC Timer Table Base Address */
629         unsigned short  tm_ptr;         /* RISC Timer Table Pointer (internal) */
630         unsigned short  r_tmr;          /* RISC Timer Mode Register */
631         unsigned short  r_tmv;          /* RISC Timer Valid Register */
632         unsigned long   tm_cmd;         /* RISC Timer Command Register */
633         unsigned long   tm_cnt;         /* RISC Timer Internal Count */
634 } rt_pram_t;
635
636 /* Bits in RISC Timer Command Register */
637 #define TM_CMD_VALID    0x80000000      /* Valid - Enables the timer */
638 #define TM_CMD_RESTART  0x40000000      /* Restart - for automatic restart */
639 #define TM_CMD_PWM      0x20000000      /* Run in Pulse Width Modulation Mode */
640 #define TM_CMD_NUM(n)   (((n)&0xF)<<16) /* Timer Number */
641 #define TM_CMD_PERIOD(p) ((p)&0xFFFF)   /* Timer Period */
642
643 /* CPM interrupts.  There are nearly 32 interrupts generated by CPM
644  * channels or devices.  All of these are presented to the PPC core
645  * as a single interrupt.  The CPM interrupt handler dispatches its
646  * own handlers, in a similar fashion to the PPC core handler.  We
647  * use the table as defined in the manuals (i.e. no special high
648  * priority and SCC1 == SCCa, etc...).
649  */
650 #define CPMVEC_NR               32
651 #define CPMVEC_PIO_PC15         ((ushort)0x1f)
652 #define CPMVEC_SCC1             ((ushort)0x1e)
653 #define CPMVEC_SCC2             ((ushort)0x1d)
654 #define CPMVEC_SCC3             ((ushort)0x1c)
655 #define CPMVEC_SCC4             ((ushort)0x1b)
656 #define CPMVEC_PIO_PC14         ((ushort)0x1a)
657 #define CPMVEC_TIMER1           ((ushort)0x19)
658 #define CPMVEC_PIO_PC13         ((ushort)0x18)
659 #define CPMVEC_PIO_PC12         ((ushort)0x17)
660 #define CPMVEC_SDMA_CB_ERR      ((ushort)0x16)
661 #define CPMVEC_IDMA1            ((ushort)0x15)
662 #define CPMVEC_IDMA2            ((ushort)0x14)
663 #define CPMVEC_TIMER2           ((ushort)0x12)
664 #define CPMVEC_RISCTIMER        ((ushort)0x11)
665 #define CPMVEC_I2C              ((ushort)0x10)
666 #define CPMVEC_PIO_PC11         ((ushort)0x0f)
667 #define CPMVEC_PIO_PC10         ((ushort)0x0e)
668 #define CPMVEC_TIMER3           ((ushort)0x0c)
669 #define CPMVEC_PIO_PC9          ((ushort)0x0b)
670 #define CPMVEC_PIO_PC8          ((ushort)0x0a)
671 #define CPMVEC_PIO_PC7          ((ushort)0x09)
672 #define CPMVEC_TIMER4           ((ushort)0x07)
673 #define CPMVEC_PIO_PC6          ((ushort)0x06)
674 #define CPMVEC_SPI              ((ushort)0x05)
675 #define CPMVEC_SMC1             ((ushort)0x04)
676 #define CPMVEC_SMC2             ((ushort)0x03)
677 #define CPMVEC_PIO_PC5          ((ushort)0x02)
678 #define CPMVEC_PIO_PC4          ((ushort)0x01)
679 #define CPMVEC_ERROR            ((ushort)0x00)
680
681 /* CPM interrupt configuration vector.
682 */
683 #define CICR_SCD_SCC4           ((uint)0x00c00000)      /* SCC4 @ SCCd */
684 #define CICR_SCC_SCC3           ((uint)0x00200000)      /* SCC3 @ SCCc */
685 #define CICR_SCB_SCC2           ((uint)0x00040000)      /* SCC2 @ SCCb */
686 #define CICR_SCA_SCC1           ((uint)0x00000000)      /* SCC1 @ SCCa */
687 #define CICR_IRL_MASK           ((uint)0x0000e000)      /* Core interrrupt */
688 #define CICR_HP_MASK            ((uint)0x00001f00)      /* Hi-pri int. */
689 #define CICR_IEN                ((uint)0x00000080)      /* Int. enable */
690 #define CICR_SPS                ((uint)0x00000001)      /* SCC Spread */
691
692 extern void cpm_install_handler(int vec,
693                 void (*handler)(void *, struct pt_regs *regs), void *dev_id);
694 extern void cpm_free_handler(int vec);
695
696 #endif /* __CPM_8XX__ */