ARRAY_SIZE(sh7619_devices));
 }
 __initcall(sh7619_devices_setup);
+
+#define INTC_IPRC      0xf8080000UL
+#define INTC_IPRD      0xf8080002UL
+
+#define CMI0_IRQ       86
+
+#define SCIF0_ERI_IRQ  88
+#define SCIF0_RXI_IRQ  89
+#define SCIF0_BRI_IRQ  90
+#define SCIF0_TXI_IRQ  91
+
+#define SCIF1_ERI_IRQ  92
+#define SCIF1_RXI_IRQ  93
+#define SCIF1_BRI_IRQ  94
+#define SCIF1_TXI_IRQ  95
+
+#define SCIF2_BRI_IRQ  96
+#define SCIF2_ERI_IRQ  97
+#define SCIF2_RXI_IRQ  98
+#define SCIF2_TXI_IRQ  99
+
+static struct ipr_data sh7619_ipr_map[] = {
+       { CMI0_IRQ,      INTC_IPRC, 1, 2 },
+       { SCIF0_ERI_IRQ, INTC_IPRD, 3, 3 },
+       { SCIF0_RXI_IRQ, INTC_IPRD, 3, 3 },
+       { SCIF0_BRI_IRQ, INTC_IPRD, 3, 3 },
+       { SCIF0_TXI_IRQ, INTC_IPRD, 3, 3 },
+       { SCIF1_ERI_IRQ, INTC_IPRD, 2, 3 },
+       { SCIF1_RXI_IRQ, INTC_IPRD, 2, 3 },
+       { SCIF1_BRI_IRQ, INTC_IPRD, 2, 3 },
+       { SCIF1_TXI_IRQ, INTC_IPRD, 2, 3 },
+       { SCIF2_ERI_IRQ, INTC_IPRD, 1, 3 },
+       { SCIF2_RXI_IRQ, INTC_IPRD, 1, 3 },
+       { SCIF2_BRI_IRQ, INTC_IPRD, 1, 3 },
+       { SCIF2_TXI_IRQ, INTC_IPRD, 1, 3 },
+};
+
+void __init init_IRQ_ipr(void)
+{
+       make_ipr_irq(sh7619_ipr_map, ARRAY_SIZE(sh7619_ipr_map));
+}
 
                .mapbase        = 0xfffe8000,
                .flags          = UPF_BOOT_AUTOCONF,
                .type           = PORT_SCIF,
-               .irqs           =  { 240, 241, 242, 243},
+               .irqs           =  { 241, 242, 243, 240},
        }, {
                .mapbase        = 0xfffe8800,
                .flags          = UPF_BOOT_AUTOCONF,
                .type           = PORT_SCIF,
-               .irqs           =  { 244, 245, 246, 247},
+               .irqs           =  { 247, 244, 245, 246},
        }, {
                .mapbase        = 0xfffe9000,
                .flags          = UPF_BOOT_AUTOCONF,
                .type           = PORT_SCIF,
-               .irqs           =  { 248, 249, 250, 251},
+               .irqs           =  { 249, 250, 251, 248},
        }, {
                .mapbase        = 0xfffe9800,
                .flags          = UPF_BOOT_AUTOCONF,
                .type           = PORT_SCIF,
-               .irqs           =  { 252, 253, 254, 255},
+               .irqs           =  { 253, 254, 255, 252},
        }, {
                .flags = 0,
        }
                                    ARRAY_SIZE(sh7206_devices));
 }
 __initcall(sh7206_devices_setup);
+
+#define INTC_IPR08     0xfffe0c04UL
+#define INTC_IPR09     0xfffe0c06UL
+#define INTC_IPR14     0xfffe0c10UL
+
+#define CMI0_IRQ       140
+
+#define MTU1_TGI1A     164
+
+#define SCIF0_BRI_IRQ  240
+#define SCIF0_ERI_IRQ  241
+#define SCIF0_RXI_IRQ  242
+#define SCIF0_TXI_IRQ  243
+
+#define SCIF1_BRI_IRQ  244
+#define SCIF1_ERI_IRQ  245
+#define SCIF1_RXI_IRQ  246
+#define SCIF1_TXI_IRQ  247
+
+#define SCIF2_BRI_IRQ  248
+#define SCIF2_ERI_IRQ  249
+#define SCIF2_RXI_IRQ  250
+#define SCIF2_TXI_IRQ  251
+
+#define SCIF3_BRI_IRQ  252
+#define SCIF3_ERI_IRQ  253
+#define SCIF3_RXI_IRQ  254
+#define SCIF3_TXI_IRQ  255
+
+static struct ipr_data sh7206_ipr_map[] = {
+       { CMI0_IRQ,      INTC_IPR08, 3, 2 },
+       { MTU2_TGI1A,    INTC_IPR09, 1, 2 },
+       { SCIF0_ERI_IRQ, INTC_IPR14, 3, 3 },
+       { SCIF0_RXI_IRQ, INTC_IPR14, 3, 3 },
+       { SCIF0_BRI_IRQ, INTC_IPR14, 3, 3 },
+       { SCIF0_TXI_IRQ, INTC_IPR14, 3, 3 },
+       { SCIF1_ERI_IRQ, INTC_IPR14, 2, 3 },
+       { SCIF1_RXI_IRQ, INTC_IPR14, 2, 3 },
+       { SCIF1_BRI_IRQ, INTC_IPR14, 2, 3 },
+       { SCIF1_TXI_IRQ, INTC_IPR14, 2, 3 },
+       { SCIF2_ERI_IRQ, INTC_IPR14, 1, 3 },
+       { SCIF2_RXI_IRQ, INTC_IPR14, 1, 3 },
+       { SCIF2_BRI_IRQ, INTC_IPR14, 1, 3 },
+       { SCIF2_TXI_IRQ, INTC_IPR14, 1, 3 },
+       { SCIF3_ERI_IRQ, INTC_IPR14, 0, 3 },
+       { SCIF3_RXI_IRQ, INTC_IPR14, 0, 3 },
+       { SCIF3_BRI_IRQ, INTC_IPR14, 0, 3 },
+       { SCIF3_TXI_IRQ, INTC_IPR14, 0, 3 },
+};
+
+void __init init_IRQ_ipr(void)
+{
+       make_ipr_irq(sh7206_ipr_map, ARRAY_SIZE(sh7206_ipr_map));
+}